JPS61154479A - スイツチング駆動回路 - Google Patents
スイツチング駆動回路Info
- Publication number
- JPS61154479A JPS61154479A JP59280638A JP28063884A JPS61154479A JP S61154479 A JPS61154479 A JP S61154479A JP 59280638 A JP59280638 A JP 59280638A JP 28063884 A JP28063884 A JP 28063884A JP S61154479 A JPS61154479 A JP S61154479A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- switching
- discharging
- turned
- switching transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、例えばスイッチング・レギュレータなどのよ
うに、非安定直流入力をオン・オフ動作によりスイッチ
ングして安定化するものに用いて好適のスイッチング駆
動回路に関するものである。
うに、非安定直流入力をオン・オフ動作によりスイッチ
ングして安定化するものに用いて好適のスイッチング駆
動回路に関するものである。
従来のスイッチング・レギュレータとして、第4図に示
すようなものが用いられている。同図において、(1)
はスイッチング回路、(2)は直流化回路、(3)は制
御回路で、+1)にはオン・オフ動作をするスイッチン
グ・トランジスタQ1、抵抗r1及びr2が含まれ、(
2)には整流用ダイオードD1リアクトルL1平滑コン
デンサCが含まれ、(3)にはオン・オフ動作をするス
イッチング制御トランジスタQ3が含まれる。Plは入
力端子で、これに非安定直流電源Eが接続される。P2
は出力端子で、これより安定化された直流出力電圧が取
出される。制御回路(3)としてはスイッチング・レギ
ュレータ制御用ICを使用することができ、その場合は
出力段のトランジスタがスイッチング制御トランジスタ
Q3に対応する。
すようなものが用いられている。同図において、(1)
はスイッチング回路、(2)は直流化回路、(3)は制
御回路で、+1)にはオン・オフ動作をするスイッチン
グ・トランジスタQ1、抵抗r1及びr2が含まれ、(
2)には整流用ダイオードD1リアクトルL1平滑コン
デンサCが含まれ、(3)にはオン・オフ動作をするス
イッチング制御トランジスタQ3が含まれる。Plは入
力端子で、これに非安定直流電源Eが接続される。P2
は出力端子で、これより安定化された直流出力電圧が取
出される。制御回路(3)としてはスイッチング・レギ
ュレータ制御用ICを使用することができ、その場合は
出力段のトランジスタがスイッチング制御トランジスタ
Q3に対応する。
この構成において、スイッチング制御トランジスタQ3
がオンすると、スイッチング・トランジスタQ1がオン
する。このとき、トランジスタQ1のコレクタ電圧Vc
は急速に電源電圧Eの値に立上がり(第5図A参照)、
コレクタ電流LcはOの値から次第に大きくなる(第5
図B参照)。次いで、スイッチング制御トランジスタQ
3がオフになると、スイッチング・トランジスタQ1も
オフになるのであるが、そのとき、スイッチング・トラ
ンジスタQ1のオン時に蓄積されたキャリアを抵抗r1
により消失させるようにしている。
がオンすると、スイッチング・トランジスタQ1がオン
する。このとき、トランジスタQ1のコレクタ電圧Vc
は急速に電源電圧Eの値に立上がり(第5図A参照)、
コレクタ電流LcはOの値から次第に大きくなる(第5
図B参照)。次いで、スイッチング制御トランジスタQ
3がオフになると、スイッチング・トランジスタQ1も
オフになるのであるが、そのとき、スイッチング・トラ
ンジスタQ1のオン時に蓄積されたキャリアを抵抗r1
により消失させるようにしている。
しかし、この方法では、トランジスタQ1のオン時にお
けるエミッタ・ベース間電圧VBtCがトランジスタQ
1のオフ時に抵抗r1の両端に与えられ、この電圧Vs
g (0,6ボルト程度)によって抵抗r1に流れる電
流が決まるので、蓄積キャリアの消失時間を短縮しよう
としても抵抗r1により制限されて十分な効果が得られ
ない。第5図は第4図の動作状況を不す波形図で、同図
AはトランジスタQ1のコレクタ電圧VC1同図Bはそ
のコレクタ電流lcをボす。すなわち、コレクタ電圧V
cは、トランジスタQ1がオフ動作に入っても斜線を付
して不すように直ちに0にならず、コレクタ電流icも
同様に立下がりが遅れる。したがって、このオフ期間に
なっても残留するコレクタ電圧Vcとコレクタ電流ic
の積によって決まる電力が消費される。第5図Cに、こ
れをPα、として示す、このように、第4図の回路は安
価であるが効率が恋い。
けるエミッタ・ベース間電圧VBtCがトランジスタQ
1のオフ時に抵抗r1の両端に与えられ、この電圧Vs
g (0,6ボルト程度)によって抵抗r1に流れる電
流が決まるので、蓄積キャリアの消失時間を短縮しよう
としても抵抗r1により制限されて十分な効果が得られ
ない。第5図は第4図の動作状況を不す波形図で、同図
AはトランジスタQ1のコレクタ電圧VC1同図Bはそ
のコレクタ電流lcをボす。すなわち、コレクタ電圧V
cは、トランジスタQ1がオフ動作に入っても斜線を付
して不すように直ちに0にならず、コレクタ電流icも
同様に立下がりが遅れる。したがって、このオフ期間に
なっても残留するコレクタ電圧Vcとコレクタ電流ic
の積によって決まる電力が消費される。第5図Cに、こ
れをPα、として示す、このように、第4図の回路は安
価であるが効率が恋い。
このような電力損失pa□を低減させるため、更に蓄積
キャリアの消失時間を短縮したものが考えられた。第6
図は、かかるスイッチング駆動回路を具えたスイッチン
グ・レギュレータを示す回路図である。同図において、
第4図と対応する部分には同一の符号を付して説明を省
略する。C21は蓄積キャリア消失用トランジスタ、C
22は駆動トランジスタである。スイッチング制御トラ
ンジスタQ3がオンすると、駆動トランジスタQ22が
オンし、スイッチング・トランジスタQ1がオンする。
キャリアの消失時間を短縮したものが考えられた。第6
図は、かかるスイッチング駆動回路を具えたスイッチン
グ・レギュレータを示す回路図である。同図において、
第4図と対応する部分には同一の符号を付して説明を省
略する。C21は蓄積キャリア消失用トランジスタ、C
22は駆動トランジスタである。スイッチング制御トラ
ンジスタQ3がオンすると、駆動トランジスタQ22が
オンし、スイッチング・トランジスタQ1がオンする。
このとき、蓄積キャリア消失用トランジスタQ21はオ
フである0次いで、スイッチング制御トランジスタQ3
がオフとなり駆動トランジスタQ22がオフ、スイッチ
ング・トランジスタQ1がオフになると、蓄積キャリア
消失用トランジスタQ21がオンして蓄積キャリアは短
時間で消失する。
フである0次いで、スイッチング制御トランジスタQ3
がオフとなり駆動トランジスタQ22がオフ、スイッチ
ング・トランジスタQ1がオフになると、蓄積キャリア
消失用トランジスタQ21がオンして蓄積キャリアは短
時間で消失する。
第6図の回路は、本件出願人がさきに特願昭59129
675号において開示したもので、詳細はその明細書を
参照されたい。
675号において開示したもので、詳細はその明細書を
参照されたい。
第6図の回路構成によれば、蓄積キャリアの消失時間を
短縮して効率を上げることができるが、部品点数が多く
コストが高くなる欠点がある。
短縮して効率を上げることができるが、部品点数が多く
コストが高くなる欠点がある。
したがって、本発明は、部品数が少なく低コストで且つ
高効率のスイッチング駆動回路を提供しようとするもの
である。
高効率のスイッチング駆動回路を提供しようとするもの
である。
C問題点を解決するための手段〕
本発明は、スイッチング・トランジスタQ1のエミッタ
・ベース間にスイッチング・トランジスタ蓄積キャリア
放電用トランジスタ(第1図のQ2)のコレクタ・エミ
ッタ接合を接続し、このスイッチング・トランジスタ蓄
積キャリア放電用トランジスタのベースを抵抗を介して
直流入力端P1に接続すると共に充放電用コンデンサ(
第1図のC1)を介してスイッチング制御トランジスタ
Q3の出力端に接続した。
・ベース間にスイッチング・トランジスタ蓄積キャリア
放電用トランジスタ(第1図のQ2)のコレクタ・エミ
ッタ接合を接続し、このスイッチング・トランジスタ蓄
積キャリア放電用トランジスタのベースを抵抗を介して
直流入力端P1に接続すると共に充放電用コンデンサ(
第1図のC1)を介してスイッチング制御トランジスタ
Q3の出力端に接続した。
スイッチング制御トランジスタQ3がオンし、スイッチ
ング・トランジスタQ1がオンしているときに直流入力
によって充放電用コンデンサC1が充電され、スイッチ
ング制御トランジスタQ3がオフになり、スイッチング
・トランジスタQ1がオフになると、充放電用コンデン
サC1の電荷が蓄積キャリア放電用トランジスタQ2を
経由して放電し、この瞬間にスイッチング・トランジス
タQ1に残っている蓄積キャリアがこの蓄積キャリア放
電用トランジスタQ2を介して放電される。
ング・トランジスタQ1がオンしているときに直流入力
によって充放電用コンデンサC1が充電され、スイッチ
ング制御トランジスタQ3がオフになり、スイッチング
・トランジスタQ1がオフになると、充放電用コンデン
サC1の電荷が蓄積キャリア放電用トランジスタQ2を
経由して放電し、この瞬間にスイッチング・トランジス
タQ1に残っている蓄積キャリアがこの蓄積キャリア放
電用トランジスタQ2を介して放電される。
以下、図面により本発明の実施例を述べる。
第1図は、本発明の第1の実施例を丞す回路図である0
図の例は、本発明をスイ・ノチング・レギュレータに適
用したもので、これまで説明した部分には同じ符号が付
しである。第1図において、C2はスイッチング・トラ
ンジスタ蓄積キャリア放電用トランジスタ、R1,R2
及びR3は抵抗、C1は充放電用コンデンサである。
図の例は、本発明をスイ・ノチング・レギュレータに適
用したもので、これまで説明した部分には同じ符号が付
しである。第1図において、C2はスイッチング・トラ
ンジスタ蓄積キャリア放電用トランジスタ、R1,R2
及びR3は抵抗、C1は充放電用コンデンサである。
第3図は第1図の動作説明用波形図で、同図Aはスイッ
チング・トランジスタQ1のエミッタ・コレクタ間電圧
vc区、同図Bはスイッチング・トランジスタ蓄積キャ
リア放電用トランジスタQ2のコレクタ電流1cを示す
。スイッチング制御トランジスタQ3がオンすると、ス
イッチング・トランジスタQ1はオンとなるが、このオ
ンの間に、直流入力端P1より抵抗Ri、R2を通して
充放電用コンデンサC1に充電が行われる。次いで、ス
イッチング制御トランジスタQ3がオフになると、スイ
ッチング・トランジスタQ1はオフとなるが、スイッチ
ング制御トランジスタQ3がオフとなる瞬間にトランジ
スタQ2のベース電位が上昇するので、コンデンサC1
の電荷はトランジスタQ2のペース・エミッタ間を通っ
て放電する。
チング・トランジスタQ1のエミッタ・コレクタ間電圧
vc区、同図Bはスイッチング・トランジスタ蓄積キャ
リア放電用トランジスタQ2のコレクタ電流1cを示す
。スイッチング制御トランジスタQ3がオンすると、ス
イッチング・トランジスタQ1はオンとなるが、このオ
ンの間に、直流入力端P1より抵抗Ri、R2を通して
充放電用コンデンサC1に充電が行われる。次いで、ス
イッチング制御トランジスタQ3がオフになると、スイ
ッチング・トランジスタQ1はオフとなるが、スイッチ
ング制御トランジスタQ3がオフとなる瞬間にトランジ
スタQ2のベース電位が上昇するので、コンデンサC1
の電荷はトランジスタQ2のペース・エミッタ間を通っ
て放電する。
ここに、トランジスタQ3がオフになる前に放電されな
いように、コンデンサC1の充電時定数は十分太き(し
ておく。これによりトランジスタQ2はオンとなり (
第3図B−参照)、その瞬間に、スイッチング・トラン
ジスタQ1に残っている蓄積キャリアはトランジスタQ
2を介して放電する。
いように、コンデンサC1の充電時定数は十分太き(し
ておく。これによりトランジスタQ2はオンとなり (
第3図B−参照)、その瞬間に、スイッチング・トラン
ジスタQ1に残っている蓄積キャリアはトランジスタQ
2を介して放電する。
したがって、スイッチング・トランジスタQ1の立下が
り時間は、大幅に短縮される。
り時間は、大幅に短縮される。
第2図は、本発明の第2の実施例の要部を示す回路図で
ある。本例は、スイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタとして複合トランジスタ(デジタ
ル・トランジスタなど)を利用したものである0図では
、直流化回路(2)を省略しである。(4)は複合トラ
ンジスタを示し、その中に2つの抵抗が図のように内蔵
されている。そこで、一方の抵抗を第1図のR2と同様
に用い、他方の抵抗R12を、スイッチング・トランジ
スタQ1のエミッタ・ベース間に接続した抵抗RLLと
共に第1図のR1と同様に用いる。つまり、第2図の例
では、複合トランジスタ(4)の中のトランジスタQ
2’が第1図のスイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタQ2に対応し、抵抗RisとR1
2の直列接続が第1図のR1に対応している。本例にお
いても、第1図の例と同様な作用効果が得られる。
ある。本例は、スイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタとして複合トランジスタ(デジタ
ル・トランジスタなど)を利用したものである0図では
、直流化回路(2)を省略しである。(4)は複合トラ
ンジスタを示し、その中に2つの抵抗が図のように内蔵
されている。そこで、一方の抵抗を第1図のR2と同様
に用い、他方の抵抗R12を、スイッチング・トランジ
スタQ1のエミッタ・ベース間に接続した抵抗RLLと
共に第1図のR1と同様に用いる。つまり、第2図の例
では、複合トランジスタ(4)の中のトランジスタQ
2’が第1図のスイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタQ2に対応し、抵抗RisとR1
2の直列接続が第1図のR1に対応している。本例にお
いても、第1図の例と同様な作用効果が得られる。
なお、上述では本発明をスイッチング・レギュレータに
実施した例のみ示したが、他のオン・オフ型のスイッチ
ング回路に適用してもよい。また、トランジスタQ1
* C2+ C2′に導電型式の異なるものを用いるこ
ともできる。更に、第1図において抵抗R2を省略して
もよい。
実施した例のみ示したが、他のオン・オフ型のスイッチ
ング回路に適用してもよい。また、トランジスタQ1
* C2+ C2′に導電型式の異なるものを用いるこ
ともできる。更に、第1図において抵抗R2を省略して
もよい。
以上説明したとおり、本発明によれば、部品点数が大幅
に減少しコストが低下するのみならず、従来(第6図)
のトランジスタを2石使用するものと同等又はそれ以上
の高効率のスイッチング駆動回路が得られる。
に減少しコストが低下するのみならず、従来(第6図)
のトランジスタを2石使用するものと同等又はそれ以上
の高効率のスイッチング駆動回路が得られる。
第1図は本発明の第1の実施例を不ず回路図、第2図は
本発明の第2の実施例の要部を示す回路図、第3図は第
1図の動作を示す波形図、第4図は従来例を示す回路図
、第5図はその動作を示す波形図、第6図は第4図の改
良例を示す回路図である。 Ql ・・・スイッチング・トランジスタ、C2(c2
’) ・・・スイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタ、C3・・・スイッチング制御ト
ランジスタ、E・・・直流入力、Pl・・・直流入力端
、R1(R1’1. R12) ・・・充電抵抗、
C1・・・充放電用コンデンサ。 第1図 第4図 第6図
本発明の第2の実施例の要部を示す回路図、第3図は第
1図の動作を示す波形図、第4図は従来例を示す回路図
、第5図はその動作を示す波形図、第6図は第4図の改
良例を示す回路図である。 Ql ・・・スイッチング・トランジスタ、C2(c2
’) ・・・スイッチング・トランジスタ蓄積キャリ
ア放電用トランジスタ、C3・・・スイッチング制御ト
ランジスタ、E・・・直流入力、Pl・・・直流入力端
、R1(R1’1. R12) ・・・充電抵抗、
C1・・・充放電用コンデンサ。 第1図 第4図 第6図
Claims (1)
- 【特許請求の範囲】 (a)オン・オフ動作により直流入力をスイッチングす
るスイッチング・トランジスタと、 (b)上記スイッチング・トランジスタのエミッタ・ベ
ース間にコレクタ・エミッタ接合を接続したスイッチン
グ・トランジスタ蓄積キャリア放電用トランジスタと、 (c)出力端が上記スイッチング・トランジスタのベー
スに接続され、オン・オフ動作により上記スイッチング
・トランジスタの動作を制御するスイッチング制御トラ
ンジスタと、 (d)上記スイッチング・トランジスタ蓄積キャリア放
電用トランジスタのベースと上記直流入力端の間に接続
された充電抵抗と、 (e)上記充電抵抗と上記スイッチング制御トランジス
タの出力端の間に接続された充放電用コンデンサと、 を具えたスイッチング駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59280638A JPH065985B2 (ja) | 1984-12-26 | 1984-12-26 | スイツチング駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59280638A JPH065985B2 (ja) | 1984-12-26 | 1984-12-26 | スイツチング駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61154479A true JPS61154479A (ja) | 1986-07-14 |
JPH065985B2 JPH065985B2 (ja) | 1994-01-19 |
Family
ID=17627842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59280638A Expired - Lifetime JPH065985B2 (ja) | 1984-12-26 | 1984-12-26 | スイツチング駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH065985B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6385924U (ja) * | 1986-11-21 | 1988-06-04 | ||
JPH0237590U (ja) * | 1988-09-02 | 1990-03-13 | ||
JPH02279017A (ja) * | 1989-04-20 | 1990-11-15 | Fujitsu Ltd | スイッチング回路 |
-
1984
- 1984-12-26 JP JP59280638A patent/JPH065985B2/ja not_active Expired - Lifetime
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6385924U (ja) * | 1986-11-21 | 1988-06-04 | ||
JPH0237590U (ja) * | 1988-09-02 | 1990-03-13 | ||
JPH02279017A (ja) * | 1989-04-20 | 1990-11-15 | Fujitsu Ltd | スイッチング回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH065985B2 (ja) | 1994-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3432616B2 (ja) | 不連続モードで動作するdc−dcコンバータ | |
US7683678B2 (en) | Inverter circuit | |
KR100731393B1 (ko) | 스위칭 레귤레이터 | |
JP2835299B2 (ja) | 自励式dc−dcコンバータ | |
AU726077B2 (en) | Gate control circuit for voltage drive switching element | |
US4904889A (en) | Circuit for driving electronic devices with a low supply voltage | |
US5389871A (en) | Self-oscillation type DC-DC converter | |
JP2000004579A (ja) | 自励型dc−dcコンバータ及び電源装置 | |
JPS61154479A (ja) | スイツチング駆動回路 | |
JPH10210736A (ja) | 降圧型dc−dcコンバータ | |
JP4013011B2 (ja) | スイッチング電源回路 | |
US4598244A (en) | Switching regulator | |
JP2977482B2 (ja) | 自励式dc−dcコンバータ | |
CN114285249B (zh) | 开关电源及其控制芯片和控制方法 | |
JPS6243915A (ja) | パワ−トランジスタの過電圧抑制回路 | |
SU1561181A1 (ru) | Устройство дл управлени силовым транзисторным ключом | |
JPH1173231A (ja) | 直流安定化電源装置 | |
JPH05336737A (ja) | 突入電流抑制回路 | |
SU1737431A1 (ru) | Импульсный стабилизированный источник посто нного напр жени | |
JPH03272218A (ja) | スイッチング電源回路 | |
JPS614462A (ja) | 電源制御回路 | |
JPS5910166A (ja) | 3倍電圧昇圧回路 | |
KR950003218Y1 (ko) | 전원의 충전회로 | |
JPH1014236A (ja) | 自励式スイッチング電源装置 | |
JPH03265460A (ja) | トランジスタ制御用電源回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |