JPS61151285U - - Google Patents
Info
- Publication number
- JPS61151285U JPS61151285U JP3440685U JP3440685U JPS61151285U JP S61151285 U JPS61151285 U JP S61151285U JP 3440685 U JP3440685 U JP 3440685U JP 3440685 U JP3440685 U JP 3440685U JP S61151285 U JPS61151285 U JP S61151285U
- Authority
- JP
- Japan
- Prior art keywords
- socket
- axis direction
- terminals
- integrated circuit
- features
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Connecting Device With Holders (AREA)
Description
第1図は本考案の一実施例を示す外形図、第2
図は第1図のソケツトのプリント基板への実装図
、第3図は従来例の外形図である。1……ソケツ
ト本体、2……ソケツト上ぶた、3……端子、4
……DIP型IC用ソケツト端、5……基板、6
……DIP型IC用ソケツト端子。
図は第1図のソケツトのプリント基板への実装図
、第3図は従来例の外形図である。1……ソケツ
ト本体、2……ソケツト上ぶた、3……端子、4
……DIP型IC用ソケツト端、5……基板、6
……DIP型IC用ソケツト端子。
Claims (1)
- フラツトパツケージ型集積回路のためのICソ
ケツトにおいて、前記ソケツトの端子の相互の間
隔が、前記ソケツトの底面のX軸方向及びY軸方
向の両方向共に標準ピツチの整数倍に配置させて
いる事を特徴とするICソケツト。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3440685U JPS61151285U (ja) | 1985-03-11 | 1985-03-11 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3440685U JPS61151285U (ja) | 1985-03-11 | 1985-03-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61151285U true JPS61151285U (ja) | 1986-09-18 |
Family
ID=30537742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3440685U Pending JPS61151285U (ja) | 1985-03-11 | 1985-03-11 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61151285U (ja) |
-
1985
- 1985-03-11 JP JP3440685U patent/JPS61151285U/ja active Pending