JPS607286B2 - 制御デ−タ入出力用カ−ド装置 - Google Patents
制御デ−タ入出力用カ−ド装置Info
- Publication number
- JPS607286B2 JPS607286B2 JP15725378A JP15725378A JPS607286B2 JP S607286 B2 JPS607286 B2 JP S607286B2 JP 15725378 A JP15725378 A JP 15725378A JP 15725378 A JP15725378 A JP 15725378A JP S607286 B2 JPS607286 B2 JP S607286B2
- Authority
- JP
- Japan
- Prior art keywords
- control data
- card
- section
- data input
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Control By Computers (AREA)
Description
【発明の詳細な説明】
この発明は、制御データを入出力する装置に関するもの
である。
である。
従来、この種の装置としての制御データ入出力用カード
は、各カード間の接続信号としてTTLレベルのものが
多く、かつバスライン化されたカード装置接続が高速信
号を転送するバス部と制御データを入出力する部分との
接続が十分に分離されていないため、バス接続の拡張性
、ノイズ特性、ワイヤ類接続の作業性等に大きな欠点を
有していた。
は、各カード間の接続信号としてTTLレベルのものが
多く、かつバスライン化されたカード装置接続が高速信
号を転送するバス部と制御データを入出力する部分との
接続が十分に分離されていないため、バス接続の拡張性
、ノイズ特性、ワイヤ類接続の作業性等に大きな欠点を
有していた。
この発明は、カード装置を低速バスラィン部と制御入出
力信号部との二種類に分離し、カードの一辺にそれらに
対応した二個の信号接続用後栓部を設けることにより、
接続の拡張性、ノイズ特性、結線の作業性を改善した制
御データ入出力用カード装置を提供することを目的とす
るものである。
力信号部との二種類に分離し、カードの一辺にそれらに
対応した二個の信号接続用後栓部を設けることにより、
接続の拡張性、ノイズ特性、結線の作業性を改善した制
御データ入出力用カード装置を提供することを目的とす
るものである。
以下、この発明の一実施例を図面を参照して詳細に説明
する。
する。
1は、制御データを入出力するカードであり、このカー
ドーは、CMOSバスインターフェース処理部laと制
御データを入出力するドライバ・レシーバ部lbを有し
ている。
ドーは、CMOSバスインターフェース処理部laと制
御データを入出力するドライバ・レシーバ部lbを有し
ている。
CMOSバスィンターフェース処理部laは、コネクタ
部7を介して低速バス(CMOSバス)3に低速の処理
信号を供給する機能をもつ。2は制御データを入出力す
るカード(又は池装置のインターフェースカード)であ
り、コネクタ部9を介して低速バス3と処理信号の授受
をする。
部7を介して低速バス(CMOSバス)3に低速の処理
信号を供給する機能をもつ。2は制御データを入出力す
るカード(又は池装置のインターフェースカード)であ
り、コネクタ部9を介して低速バス3と処理信号の授受
をする。
一方、被制御装置6はケーブル5を介してコネクタ部4
に制御データ入出力信号を供給する。
に制御データ入出力信号を供給する。
コネクタ部4は、カード1のコネクタ部8に接続され、
その制御データ入出力信号をドライバ・レシーバ部lb
に供給する。ドライバ’レシーバ部lbは、バス部lc
を介してCMOSバスィンターフェース処理部laと接
続されている。この場合、バス部lcは、高速信号を転
送できる機能をもっている。また、コネクタ部7および
8は、カード1上に形成されたカードエッジコネクタに
よって構成されている。装置に動作において、低速の処
理信号用の低速バス3を接続するコネクタ部7、制御デ
ータ入出力信号用のコネクタ部8及びバス部lcは物理
的に適当な距離をもって互に分離されているので、各信
号間で干渉が生じることはない。
その制御データ入出力信号をドライバ・レシーバ部lb
に供給する。ドライバ’レシーバ部lbは、バス部lc
を介してCMOSバスィンターフェース処理部laと接
続されている。この場合、バス部lcは、高速信号を転
送できる機能をもっている。また、コネクタ部7および
8は、カード1上に形成されたカードエッジコネクタに
よって構成されている。装置に動作において、低速の処
理信号用の低速バス3を接続するコネクタ部7、制御デ
ータ入出力信号用のコネクタ部8及びバス部lcは物理
的に適当な距離をもって互に分離されているので、各信
号間で干渉が生じることはない。
以上のように、この発明は、データ転送用の高速及び低
速信号と制御用の入出力信号とを互に分離するように別
個にコネク夕部を設けたので、装置のノイズ特性及び機
器組立時の結線作業性が向上し、また低速バスをCMO
Sレベルとしたので「他のカード装置との接続が容易と
なり、バス接続の拡張性の改善が図れる。
速信号と制御用の入出力信号とを互に分離するように別
個にコネク夕部を設けたので、装置のノイズ特性及び機
器組立時の結線作業性が向上し、また低速バスをCMO
Sレベルとしたので「他のカード装置との接続が容易と
なり、バス接続の拡張性の改善が図れる。
図はこの発明の一実施例を示すブロック図である。
1,2・・・・・・カード、la・・…・CMOSバス
インターフェース処理部、lb・…・・ドライバ・レシ
ーバ部、6…・・・被制御装置、7,8,9…・・・コ
ネクタ部。
インターフェース処理部、lb・…・・ドライバ・レシ
ーバ部、6…・・・被制御装置、7,8,9…・・・コ
ネクタ部。
Claims (1)
- 1 制御データを入出力するカードと、このカード上に
設けられ、低速信号を処理する処理部と、この処理部か
ら電気的に分離され上記カード上に設けられ、制御デー
タを入出力するためのドライバ・レシーバ部と、上記処
理部およびドライバ・レシーバ部の信号をそれぞれ物理
的に離れた位置で接続線に接続するように上記カード上
の一端に互に分離して設けられた第1及び第2のコネク
タ部とからなる制御データ入出力用カード装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15725378A JPS607286B2 (ja) | 1978-12-19 | 1978-12-19 | 制御デ−タ入出力用カ−ド装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15725378A JPS607286B2 (ja) | 1978-12-19 | 1978-12-19 | 制御デ−タ入出力用カ−ド装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5583914A JPS5583914A (en) | 1980-06-24 |
| JPS607286B2 true JPS607286B2 (ja) | 1985-02-23 |
Family
ID=15645598
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP15725378A Expired JPS607286B2 (ja) | 1978-12-19 | 1978-12-19 | 制御デ−タ入出力用カ−ド装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS607286B2 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6348684U (ja) * | 1986-09-18 | 1988-04-02 | ||
| JPH0726293U (ja) * | 1993-10-22 | 1995-05-16 | 良彦 佐藤 | 自転車の前籠カバー |
-
1978
- 1978-12-19 JP JP15725378A patent/JPS607286B2/ja not_active Expired
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6348684U (ja) * | 1986-09-18 | 1988-04-02 | ||
| JPH0726293U (ja) * | 1993-10-22 | 1995-05-16 | 良彦 佐藤 | 自転車の前籠カバー |
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5583914A (en) | 1980-06-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW470888B (en) | Echo reduction on bit-serial, multi-drop bus | |
| US6119183A (en) | Multi-port switching system and method for a computer bus | |
| GB2075310A (en) | Bus extender circuitry for data transmission | |
| US4322794A (en) | Bus connection system | |
| JPS6388771A (ja) | 入出力リレー用ターミナル | |
| EP0971292A3 (en) | Method and apparatus for transferring data over a processor interface bus | |
| WO2000002134A3 (en) | Improved inter-device serial bus protocol | |
| JPS607286B2 (ja) | 制御デ−タ入出力用カ−ド装置 | |
| JPS6416117U (ja) | ||
| JPH096498A (ja) | 複数のマルチコネクタの自動終端 | |
| JPH096719A (ja) | 中継器 | |
| WO2001046814A3 (en) | Apparatus and method for coupling to a memory module | |
| EP0352965A3 (en) | Data transmission system | |
| JPH0785562B2 (ja) | 通信装置間の障害検出方式 | |
| JP2739598B2 (ja) | ケーブルコネクタ接続装置 | |
| JP3100152B2 (ja) | コンピュータ間接続装置 | |
| JP3008198B2 (ja) | アダプタ | |
| JPH0225202B2 (ja) | ||
| JP2690424B2 (ja) | プリント基板の接続コネクタ | |
| JPS6347106Y2 (ja) | ||
| JPS6446833U (ja) | ||
| JPS63150755A (ja) | インタフエ−ス装置 | |
| JPS62138259U (ja) | ||
| JPS5924326A (ja) | プロセス用計算機と外部プロセスとの接続方式 | |
| JPH0318155A (ja) | インタフェースラインの終端方法 |