JPS6041894B2 - 利得制御回路 - Google Patents

利得制御回路

Info

Publication number
JPS6041894B2
JPS6041894B2 JP9508077A JP9508077A JPS6041894B2 JP S6041894 B2 JPS6041894 B2 JP S6041894B2 JP 9508077 A JP9508077 A JP 9508077A JP 9508077 A JP9508077 A JP 9508077A JP S6041894 B2 JPS6041894 B2 JP S6041894B2
Authority
JP
Japan
Prior art keywords
emitter
resistor
follower transistor
emitter follower
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9508077A
Other languages
English (en)
Other versions
JPS5429911A (en
Inventor
正憲 家中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP9508077A priority Critical patent/JPS6041894B2/ja
Publication of JPS5429911A publication Critical patent/JPS5429911A/ja
Publication of JPS6041894B2 publication Critical patent/JPS6041894B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • H03G3/348Muting in response to a mechanical action or to power supply variations, e.g. during tuning; Click removal circuits

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Noise Elimination (AREA)

Description

【発明の詳細な説明】 この発明は、利得制御回路に関し、特にFMチューナ
における利得制御回路を対象とする。
選局中に局間の雑音を取除いて不快な雑音を耳にしな
いようにする回路がミユーテイング回路である。従来使
用されているミユーテイング回路の減衰量は、70〜8
0dB程度である。このため、この回路が動作中(局間
にダイヤルがセットされている場合)は、音が全く聞え
なくなる。 このようにミユーテイング減衰量が大きい
と、聴取者は感覚的にセット破損と区別がつかない。
特に、自動車塔載用のFMチューナにあつては、周囲
の騒音が大きいこと、及び運転中には受信機にあまり注
意を向けることができないこと等により、上述のような
不都合が生ずる。 この発明は、上記問題を解決するた
めなされたもので、その目的とするところは、新規な利
得制御回路を提供することにある。
この発明は、選局中の局間の雑音を取り除く利得制御回
路における減衰量を上記雑音が耳ざわりにならない程度
の略10〜30c3Bにしようとするものである。
本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記の通りである。
すなわち、FM検波器7のFM検波出力を入力とするオ
ーディオ増幅器10と、該オーディオ増幅器10の出力
端子にその一端が接続された第1抵払B1と、該第1抵
抗R1の他端にそのエミッタが接続された第1エミッタ
フォロワトランジスタqと、該第1エミッタフォロワト
ランジスタQ3の該エミッタと接地点との間に接続され
た第1エミッタ抵抗RElと、該第1エミッタフォロワ
トランジスタQ3のベーースにほぼ一定の定電圧を印加
する如く該ベースに接続された第1定電圧ダイオードD
1と、上記オーディオ増幅器10の上記出力端子にその
一端が接続された第2抵抗R2と、該第2抵抗R2の他
端にそのエミッタが接続された第2エミッタフォロワト
ランジスタQ4と、該第2エミッタフォロワトランジス
タOの該エミッタと接地点との間に接続された第2エミ
ッタ抵抗R。
2と、該第2エミッタフォロワトランジスタQ4のベー
スには一定の定電圧を印加する如く該ベースに接続され
た第2定電圧ダイオードD2と、そのエミッタが電源■
Cに接続されそのベースがミユーテイング下ライフ回路
9の出力により制御されそのコレクタが上記第2エミッ
タフォロワトランジスタQ4の上記ベースと上記第2定
電圧ダイオードD2とに接続されたバイアストランジス
タ9を具備したことを特徴とする。
上記の如き構成によれば、上記オーディオ増幅器10の
上記出力端子の直流動作電位は上記第1エミッタフォロ
ワトランジスタQ1のエミッタ電位と上記第2エミッタ
フォロワトランジスタQ4のエミッタ電位によつて設定
される。一方、上記第1抵抗R1の上記他端は第1エミ
ッタフォロワトランジスタOの低出力インピーダンスに
よつ・て交流的に接地され、上記第2抵抗R2の上記他
端は第2エミッタフォロワトランジスタQ4の低出力イ
ンピーダンスによつて交流的に接地されることにより、
上記第1抵抗R1と上記第2抵抗R2とは上記オーディ
オ増幅器10の負荷として動作する。一方、上記第1抵
1/LRlは上記第2抵抗R2より大きな抵抗とされ、
さらに上記第2エミッタ抵抗RE2は上記第1抵抗R1
及び上記第2抵植只,より十分大きな抵抗である。
上記オーディオ増幅器10の上記出力端子から低レベル
振幅の出力信号電圧を得るため第1エミッタフォロワト
ランジスタQ3と第2エミツタフノオロワトランジスタ
Q4とは同時に活性領域にバイアスされる。
すると、上記オーディオ増幅器10の負荷は実質的に上
記第1抵抗R1と上記第2抵拍B2との並列接続による
小さな抵抗となるため、低レベル振幅の出力信号がオー
ディオ増幅器10の上記出力端子から得られ、ミユート
オンが実行される。上記オーディオ増幅器10の上記出
力端子から高レベル振幅の出力信号電圧を得るため第1
エミッタフォロワトランジスタQ3は活性領域にバイ澹
アスされ、第2エミッタフォロワトランジスタ9は非導
通領域にバイアスされる。
すると、上記オーディオ増幅器10の負荷は実質的に上
記第1抵抗R1のみによる大きな抵抗となるため、高レ
ベル振幅の出力信号がオーディオ増幅器10の上記出力
端子から得られ、ミユートオフが実行される。以下、実
施例により、この発明を具体的に説明する。
第1図は、FMチューナの中間周波増幅回路用IC(集
積回路)のブロック図であり、第1中間周波増幅器1、
第2中間周波増幅器2、第3中間周波増幅器3及びレベ
ル検出回路4〜6による構成された中間周波増幅回路と
、クオドラーチヤ(Quadrature)FM検波器
7及びレベル検出器8により構成されたFM検波回路と
、AFC(自動周波数制御)増幅器12と、オーディオ
増幅器10と、チューニングメータ回路13と、局間雑
音を除くためのミユーテイング下ライフ回路9及びミユ
ート回路11とにより構成される。
このミユート回路11は、オーディオ増幅出力の利得を
制御することにより、局間雑音の減衰量を大とし、耳さ
わりな上記雑音を除こうとするものである。
レベル検出器8は、入力信号レベルを検出することによ
り、上記局間のチユーニングダイヤルセツトを検出する
ものである。この実施例においては、上記検出出力によ
り、オーディオ増幅器の出力である雑音出力を耳ざわり
にならない程度であつて、チューニングダイヤルセット
が局間であることを聴取者に認識させる程度の略10〜
30dB程度強制的に減衰させようとするものである。
第2図は、このための利得制御回路の具体的一実施例回
路の回路図を示す。
オーディオ増幅器10は、そのベースがクオドラーチヤ
FM検波器7のFM検波出力に応答するPNPトランジ
スタQ1とNPNトランジスタQ2を有し、両トランジ
スタQl,Q2のコレクタ接続点より、オーディオ出力
信号電流が得られる。
ミユート回路11は、オーディオ増幅器10の出力端子
(AudiOOut)にその一端が接続された第1抵抗
R1と、第1抵抗R1の他端にそのエミッタが接続され
た第1エミッタフォロワトランジスタQ3と、第1エミ
ッタフォロワトランジスタQ3のエミッタと接地点との
間に接続された第1エミッタ抵抗RElと、第1エミッ
タフォロワトランジスタOのベースの接地点との間に接
続された第1定電圧ツェナーダイオードD1と、第1エ
ミッタフォロワトランジスタ9のベースと電源Vccと
の間に接続された第1バイアス抵抗R3と、オーディオ
増幅器10の出力端子(AudiOOut)にその一端
が接続された第2抵抗R2と、第2抵抗R2の他端にそ
のエミッタが接続された第2エミッタフォロワトランジ
スタQ4と、第2エミッタフォロワトランジスタQ4の
エミッタと接地点との間に接続された第2エミッタ抵抗
RE2と、第2エミッタフォロワトランジスタαのベー
スと接地点との間に接続された第2定電圧ツェナーダイ
オードD2と、第2エミッタフォロワトランジスタαの
ベースと電源Vccとの間にそのコレクタ・エミッタ径
路が接続されたPNP型のバイアストランジスタ9と、
バイアストランジスタQ5のベース電源Vccとの間に
接続された第2バイアス抵抗R4と、バイアストランジ
スタQ5のベースと接地点との間にそのコレクタ●エミ
ッタ径路が接続されそのベースがミユーテイング下ライ
フ回路9の出力により制御される制御トランジスタQ6
を具備する。
第1バイアス抵抗R3と第1定電圧ツェナーダイオード
D1との直列径路には直流バイアス電流が常に流れ、一
方ミユーテイング下ライフ回路9の出力により制御トラ
ンジスタQ6がオン状態に制御される場合バイアストラ
ンジスタ9のエミッタ●コレクタ径路と第2定電圧ツェ
ナーダイオードD2との直列径路に直流バイアス電流が
流れる。
従つて、オーディオ増幅器10の出力端子(AudiO
Out)の直流動作電位は第1エミッタフォロワトラン
ジスタQ1のエミッタ電位と第2エミッタフォロワトラ
ンジスタQ2のエミッタ電位とによつて設定される。
一方、第1抵拍只,の他端は第1エミッタフォロワトラ
ンジスタQ3の低出力インピーダンスによつて交流的に
接地され、制御トランジスタQ6がオン状態に制御され
ている場合第2抵抗R2の他端は第2エミッタフォロワ
トランジスタαの低出力インピーダンスによつて交流的
に接地されることにより、第1抵抗R1と第2抵抗R2
とはオーディオ増幅器10の並列接続抵抗負荷として動
作する。
従つて、この場合は第1抵抗R1と第2抵抗R2とが交
流的に並列接続されるため、各抵抗はオーディオ増幅器
10の出力電流をその抵抗値の逆比で分流せしめ、第1
抵抗R1、第2抵抗R2との抵抗比が例えば10対1に
設定すると、減衰量20c1Bのミユートオンが実行さ
れて低レベル振幅の出力電圧信号がオーディオ増幅器1
0の出力端子(AudiOOut)から得られる。一方
、ミユーテイング下ライフ回路9の出力により制御トラ
ンジスタQ6がオフ状態に制御されている場合バイアス
トランジスタ9と第2エミッタフォロワトランジスタQ
4とやオフ状態とある。第2エミッタ抵抗RE2は第1
抵抗R1及び第2抵抗R2より十分大きな抵抗であるた
め、この場合のオーディオ増幅器10の負荷は第1抵抗
R1のみによる大きな抵抗となるため、減衰量0dBの
ミユートオフが実行されて高レベル振幅の出力電圧信号
がオーディオ増幅器10の出力端子(AudiOOut
)から得られる。以上説明したような実施例回路によれ
ば、選局中において、局間の雑音を耳ざわりでない程度
に聴取者に与えるものであるため、この両間にチューニ
ングダイヤルをセットしたとき、又はセットされている
場合に、聴取者はセットの破壊と誤認識すること、ある
いは、電源不投入と誤認識すること等の不都合がなく、
局間にチューニングダイヤルをセットしていることを正
確に知ることができる。
このことは、自動車塔載用のFMチューナのように、聴
取者が受信状態に十分注意を向けられらいような受信機
においては、特にその効果が大となろう。
この発明は、前記実施例に限定されず、減衰量は、受信
機の周囲の状態等を考慮して、合理的範囲内て決定すれ
ばよい。
また、その具体的回路は、上記エミッタフォロワ回路を
2個以上設け、段階的に減衰量を設定できるようにして
もよい。さらに、FMチューナの検波方式は、何んであ
つてもよく、したがつて、局間であることを検出する方
式も、上記検波方式に合せて種々変形できる。図面の簡
単な説明第1図は、FM中間周波増幅回路のブロック図
、第2図は、この発明の一実施例を示す利得制御回路の
回路図である。
1・・・・・・第1中間周波増幅器、2・・・・・・第
2中間周波増幅器、3・・・・・・第3中間周波増幅器
、4〜6・・・・・ルベル検出器、7・・・・・・検波
器、8・・・・・ルベル検出器、9・・・・・ミユーテ
イングドライブ回路、10・・・・オーディオ増幅器、
11・・・・ミユート回路、12・・・・・・AFC増
幅器、13・・・・・・チューニングメータ回路。

Claims (1)

  1. 【特許請求の範囲】 1 FM検波器のFM検波出力を入力とするオーディオ
    増幅器と、該オーディオ増幅器の出力端子にその一端が
    接続された第1抵抗と、該第1抵抗の他端にそのエミッ
    タが接続された第1エミッタフォロワトランジスタと、
    該第1エミッタフォロワトランジスタの該エミッタと接
    地点との間に接続された第1エミッタ抵抗と、該第1エ
    ミッタフォロワトランジスタのベースにほぼ一定の定電
    圧を印加する如く該ベースに接続された第1定電圧ダイ
    オードと、上記オーディオ増幅器の上記出力端子にその
    一端が接続された第2抵抗と、該第2抵抗の他端にその
    エミッタが接続された第2エミッタフォロワトランジス
    タと、該第2エミッタフォロワトランジスタの該エミッ
    タと接地点との間に接続された第2エミッタ抵抗と、該
    第2エミッタフォロワトランジスタのベースにほぼ一定
    の定電圧を印加する如く該ベースに接続された第2定電
    圧ダイオードと、そのエミッタが電源に接続されそのベ
    ースがミユーテイングドライブ回路の出力により制御さ
    れそのコレクタが上記第2エミッタフォロワトランジス
    タの上記ベースと上記第2定電圧ダイオードとに接続さ
    れたバイアストランジスタを具備し、上記第1抵抗は上
    記第2抵抗より大きな抵抗とされ、さらに上記第2エミ
    ッタ抵抗は上記第1抵抗及び上記第2抵抗より大きな抵
    抗とされ、上記ミユーテイングドライブ回路の上記出力
    により上記バイアストランジスタを導通状態に制御する
    ことにより上記第2エミッタフォロワトランジスタを活
    性領域にバイアスせしめ上記オーディオ増幅器の上記出
    力端子より低レベル振幅の出力信号を得、上記ミユーテ
    イングドライブ回路の上記出力により上記バイアストラ
    ンジスタを非導通に制御することにより上記第2エミッ
    タフォロワトランジスタを非導通とせしめ上記オーディ
    オ増幅器の上記出力端子より高振幅レベルの出力信号を
    得ることを特徴とする利得制御回路。 2 上記ミユートドライブ回路の出力は制御トランジス
    タを介して上記バイアストランジスタの上記ベースに伝
    達されることを特徴とする特許請求の範囲第1項記載の
    利得制御回路。
JP9508077A 1977-08-10 1977-08-10 利得制御回路 Expired JPS6041894B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9508077A JPS6041894B2 (ja) 1977-08-10 1977-08-10 利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9508077A JPS6041894B2 (ja) 1977-08-10 1977-08-10 利得制御回路

Publications (2)

Publication Number Publication Date
JPS5429911A JPS5429911A (en) 1979-03-06
JPS6041894B2 true JPS6041894B2 (ja) 1985-09-19

Family

ID=14127966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9508077A Expired JPS6041894B2 (ja) 1977-08-10 1977-08-10 利得制御回路

Country Status (1)

Country Link
JP (1) JPS6041894B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0585039B2 (ja) * 1988-10-14 1993-12-06 Seiko Electronic Components

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0585039B2 (ja) * 1988-10-14 1993-12-06 Seiko Electronic Components

Also Published As

Publication number Publication date
JPS5429911A (en) 1979-03-06

Similar Documents

Publication Publication Date Title
US4020421A (en) Muting circuit
US4229707A (en) Automatic gain control circuit
US3939428A (en) Receiver with automatic pass band control
US4198603A (en) Radio receiver audio attenuator
US4112371A (en) Muting and tuning indicator system for an FM receiver
JPS6041894B2 (ja) 利得制御回路
US4313218A (en) Extended AGC for a radio receiver
US3714583A (en) Muting circuit
US3714579A (en) Electronic volume and on/off circuits for remote control systems
US4283793A (en) Muting signal generation circuit for an FM receiver
US3713028A (en) Electronic volume and on/off circuits for remote control systems
JPS5852737Y2 (ja) 受信機
US4241453A (en) Citizens band radio receiver with squelch control
US4143330A (en) Detector circuit
JPH0354443Y2 (ja)
US3875521A (en) Automatic gain control circuit
US6281757B1 (en) High frequency signal amplifying circuit and a receiver using the same
KR850002013Y1 (ko) Am뮤팅회로
JPS6223141Y2 (ja)
JPS6046133A (ja) ラジオ受信機
JPS5832361Y2 (ja) Fmステレオ受信回路
JPS6345081Y2 (ja)
JPH0637658A (ja) ラジオ受信機のマルチパス歪軽減回路
KR810001211B1 (ko) 블랭커 억제회로
JPS6347085Y2 (ja)