JPS6035782A - 集積回路メモリ装置 - Google Patents
集積回路メモリ装置Info
- Publication number
- JPS6035782A JPS6035782A JP59028511A JP2851184A JPS6035782A JP S6035782 A JPS6035782 A JP S6035782A JP 59028511 A JP59028511 A JP 59028511A JP 2851184 A JP2851184 A JP 2851184A JP S6035782 A JPS6035782 A JP S6035782A
- Authority
- JP
- Japan
- Prior art keywords
- game
- rom
- integrated circuit
- code generator
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、たとえばCRTディスプレー用信号発生回路
等に供するメモリ装置に関するものである。
等に供するメモリ装置に関するものである。
家庭用テレビジョン受像機を利用してゲームを行うとい
うホームビデオゲームが注目されている。
うホームビデオゲームが注目されている。
すなわち、ビデオゲーム装置は従来より遊戯場等に設置
して使用されているが、家庭用テレビジョン受像機に送
信して画面に映像を表わし、さらには音声巻出させてゲ
ームを楽しむことができる装置が開発され始めたのは最
近のことである。
して使用されているが、家庭用テレビジョン受像機に送
信して画面に映像を表わし、さらには音声巻出させてゲ
ームを楽しむことができる装置が開発され始めたのは最
近のことである。
そして、ホームビデオゲームを楽しむためのCRTディ
スプレー用信号発生回路として第1図に示す回路が知ら
れている。
スプレー用信号発生回路として第1図に示す回路が知ら
れている。
この回路について以下簡単に説明する。1はCPU(中
央処理装置)で、通常の機能ブロックのほか各種ゲーム
に共通なプログラムが書き込まれたROMを有する。2
け実際に行う1つのゲームに特有なプログラムが書き込
まれている。3はCPUI及び上記ROM2の出力信号
によってコード化信号を発生するコードゼネレータであ
る。このコードゼネレータ3は、各種キャラクタ(英字
。
央処理装置)で、通常の機能ブロックのほか各種ゲーム
に共通なプログラムが書き込まれたROMを有する。2
け実際に行う1つのゲームに特有なプログラムが書き込
まれている。3はCPUI及び上記ROM2の出力信号
によってコード化信号を発生するコードゼネレータであ
る。このコードゼネレータ3は、各種キャラクタ(英字
。
漢字、数字、記号等)が書き込まれたROM4から任意
のキャラクタをアクセスして、次段に送出できるように
コード化された信号を発生する。ROM4には各種ゲー
ムに必要とされるすべてのキャラクタが記憶されており
、コードゼネレータ3の出力により指定されたキャラク
タをインクフェイス(TV−IF)5に送出味さらにこ
のインクフェイス5の出力を変調回路MOD6を介]〜
てCRT(カソード・レイ・チューブ)にビデオ信号と
して送出するものである。この回路におし・て、ゲーム
の内容を変えるときはゲームに固有なプロダラムを記憶
したROM2を交換するもので、複数種のROM2を用
意しておけば、同数種のゲームを楽しむことができる。
のキャラクタをアクセスして、次段に送出できるように
コード化された信号を発生する。ROM4には各種ゲー
ムに必要とされるすべてのキャラクタが記憶されており
、コードゼネレータ3の出力により指定されたキャラク
タをインクフェイス(TV−IF)5に送出味さらにこ
のインクフェイス5の出力を変調回路MOD6を介]〜
てCRT(カソード・レイ・チューブ)にビデオ信号と
して送出するものである。この回路におし・て、ゲーム
の内容を変えるときはゲームに固有なプロダラムを記憶
したROM2を交換するもので、複数種のROM2を用
意しておけば、同数種のゲームを楽しむことができる。
ところで、このようなCRTディスプレー用信分信号発
生回路いては、キャラクタ記憶用ROM4に記載された
キャラクタの種類しかCRTに描くことができず、多く
のゲームを楽しむようにするためにはキャラクタ記憶用
ROM4の記憶容量を増大させる必要があり、それに対
応してコードゼネレータ3に記憶しておくコードの量も
増大する。また、将来出現する新しいゲームには本回路
を適用することが不可能となり得る。
生回路いては、キャラクタ記憶用ROM4に記載された
キャラクタの種類しかCRTに描くことができず、多く
のゲームを楽しむようにするためにはキャラクタ記憶用
ROM4の記憶容量を増大させる必要があり、それに対
応してコードゼネレータ3に記憶しておくコードの量も
増大する。また、将来出現する新しいゲームには本回路
を適用することが不可能となり得る。
本発明はかかる問題を解決すべくなされたもので、その
一つの目的はC)1.Tディスプレー用信号発生回路に
用いろ記憶装置の記憶容量を小さくすることにあり、他
の目的はCRTディスプレー用信分信号発生回路用性を
高めることにある。
一つの目的はC)1.Tディスプレー用信号発生回路に
用いろ記憶装置の記憶容量を小さくすることにあり、他
の目的はCRTディスプレー用信分信号発生回路用性を
高めることにある。
上記目的を達成するための本発明の一実施態様は、特定
の用途に固有なプログラムとパターン情報とを記憶する
交換可能な記憶装置とするものである。
の用途に固有なプログラムとパターン情報とを記憶する
交換可能な記憶装置とするものである。
以下本発明を実施例により説明する。
第2図は本発明を適用するCRTディスプレー用信分信
号発生回路すブロック図である。
号発生回路すブロック図である。
1はCPU(中央処理装置)である。このCPUには演
算回路、各種レジスタ等通常の機能ブロックのほか、各
種ゲームに共通するプログラムを書き込んだシステム・
モニター用ROM′1−なわちパターンメモリコントロ
ール用プログラム、キイコントロール用プログラムを書
き込んだROMを包含している。
算回路、各種レジスタ等通常の機能ブロックのほか、各
種ゲームに共通するプログラムを書き込んだシステム・
モニター用ROM′1−なわちパターンメモリコントロ
ール用プログラム、キイコントロール用プログラムを書
き込んだROMを包含している。
7は実際に行う一つのゲームに固有のゲームプログラム
、そのゲームに必要とされる文字、記号等のキャラクタ
コード及びキャラクタ交換用コードゼネレータが記憶さ
れている。
、そのゲームに必要とされる文字、記号等のキャラクタ
コード及びキャラクタ交換用コードゼネレータが記憶さ
れている。
そして、本発明ではキャラクタ信号を発生するために専
用のコードゼネレータを有していない。
用のコードゼネレータを有していない。
あ(まで、各ゲーム毎に用意されたROM7の中にゲー
ムに固有のコードゼネレータが存在しているにすぎない
。
ムに固有のコードゼネレータが存在しているにすぎない
。
8はROM7においてコード変換されたパターンが記憶
されるパターンメモリで、リフルッシュメモリとしての
機能する。ここで記憶されたパターンは、TVIF5.
MOD6を介してCRTにビデオ信号送出すればCRT
画面に描くことができるパターンそのものである。5は
リフレッシュ用パターンメモリとテレビジョン受像機と
の間に介在するインターフェイスT’VIPで、パター
ンメモリ8からの読み出しとシリアル・データへの変換
、同期信号の生成、カラーコントロール等ヲ行う。6は
TVIF5かもの信号を受けて各搬送波で変調する回路
である。
されるパターンメモリで、リフルッシュメモリとしての
機能する。ここで記憶されたパターンは、TVIF5.
MOD6を介してCRTにビデオ信号送出すればCRT
画面に描くことができるパターンそのものである。5は
リフレッシュ用パターンメモリとテレビジョン受像機と
の間に介在するインターフェイスT’VIPで、パター
ンメモリ8からの読み出しとシリアル・データへの変換
、同期信号の生成、カラーコントロール等ヲ行う。6は
TVIF5かもの信号を受けて各搬送波で変調する回路
である。
このような本発明によれば、各ゲーム毎に取換えるRO
M2中にそのゲームに固有のプログラムトトモニそのゲ
ームに必要とされるキャラクタについてのコードゼネレ
ータを置く方式であるから、C,RTディスプレー用倍
信号回路非交換部分には各種ゲームに必要となるキャラ
クタのコードを用意してお(必要は全くない。したがっ
て、コードゼネレータ用ROMのチップサイズが太き(
なるという従来の問題は解決される。また、交換用RO
Mさえ用意すればどのようなゲームでも楽しむことがで
き、将来開発される新しいゲームにも支障な(適用する
ことができ、汎用性に優れるのである。
M2中にそのゲームに固有のプログラムトトモニそのゲ
ームに必要とされるキャラクタについてのコードゼネレ
ータを置く方式であるから、C,RTディスプレー用倍
信号回路非交換部分には各種ゲームに必要となるキャラ
クタのコードを用意してお(必要は全くない。したがっ
て、コードゼネレータ用ROMのチップサイズが太き(
なるという従来の問題は解決される。また、交換用RO
Mさえ用意すればどのようなゲームでも楽しむことがで
き、将来開発される新しいゲームにも支障な(適用する
ことができ、汎用性に優れるのである。
本発明は必ずしもゲーム用のものに限定されることな(
、例えば教育用等にも用いることができるものであり、
CRTディスプレー用信分信号発生回路般的に適用でき
るものである。
、例えば教育用等にも用いることができるものであり、
CRTディスプレー用信分信号発生回路般的に適用でき
るものである。
第1図は従来例を示すブロック線図、第2図は本発明を
適用したディスプレー装置を示すブロック線図である。 1・・・CPU、2・・・ゲームに固有なプログラム内
蔵ROM、3・・・コードゼネレータ、4・・・ROM
、5・・・TVIF、6・・・MOD、7・・・ゲーム
に固有なプログラム、キャラクタ記憶用ROM、8・・
・リフレッシュ用パターンメモリ。
適用したディスプレー装置を示すブロック線図である。 1・・・CPU、2・・・ゲームに固有なプログラム内
蔵ROM、3・・・コードゼネレータ、4・・・ROM
、5・・・TVIF、6・・・MOD、7・・・ゲーム
に固有なプログラム、キャラクタ記憶用ROM、8・・
・リフレッシュ用パターンメモリ。
Claims (1)
- 1、ディスプレー装置に供するメモリ装置であって特定
の用途に固有なプログラムとパターン情報とを有し、必
要に応じて交換自在としたことを特徴とする集積回路メ
モリ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59028511A JPS6035782A (ja) | 1984-02-20 | 1984-02-20 | 集積回路メモリ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59028511A JPS6035782A (ja) | 1984-02-20 | 1984-02-20 | 集積回路メモリ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6035782A true JPS6035782A (ja) | 1985-02-23 |
JPH045475B2 JPH045475B2 (ja) | 1992-01-31 |
Family
ID=12250699
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59028511A Granted JPS6035782A (ja) | 1984-02-20 | 1984-02-20 | 集積回路メモリ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6035782A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4873042A (ja) * | 1971-12-27 | 1973-10-02 | ||
JPS51113529A (en) * | 1975-03-12 | 1976-10-06 | Alpex Computer Corp | Display controller to be used together with television receiver |
-
1984
- 1984-02-20 JP JP59028511A patent/JPS6035782A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4873042A (ja) * | 1971-12-27 | 1973-10-02 | ||
JPS51113529A (en) * | 1975-03-12 | 1976-10-06 | Alpex Computer Corp | Display controller to be used together with television receiver |
Also Published As
Publication number | Publication date |
---|---|
JPH045475B2 (ja) | 1992-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4485457A (en) | Memory system including RAM and page switchable ROM | |
CN111625214B (zh) | 音频控制方法、装置、设备及存储介质 | |
US5960464A (en) | Memory sharing architecture for a decoding in a computer system | |
US20010036860A1 (en) | Character display method, information recording medium and entertainment apparatus | |
US4433330A (en) | Apparatus for displaying characters on a picture screen of a display unit | |
JPS60180387A (ja) | 表示装置 | |
US5630105A (en) | Multimedia system for processing a variety of images together with sound | |
CA2013818A1 (en) | Separate font and attribute display system | |
JPS6035782A (ja) | 集積回路メモリ装置 | |
JPH0519747A (ja) | 表示制御装置 | |
JPH0224554B2 (ja) | ||
JPS6057781A (ja) | 文字放送受信装置 | |
JPS5566181A (en) | Double-screen display television picture receiver | |
JPS6036151B2 (ja) | 表示装置 | |
JPS58214190A (ja) | Crtデイスプレイ装置 | |
RU2004927C1 (ru) | Устройство записи и считывани информации с электронных устройств контрол | |
JPS617877A (ja) | Crt用キヤラクタパタ−ン拡張装置 | |
EP0121810A2 (en) | Microprocessor | |
JPH0213317B2 (ja) | ||
JPS6078478A (ja) | キヤラクタ表示装置 | |
JP2002091424A (ja) | 画像表示装置及び画像表示方法 | |
JPH0292083A (ja) | 文字多重放送受信機 | |
JPS6040176U (ja) | テレビジヨン受像機のテスト信号発生回路 | |
JPS58158735A (ja) | デイスプレイ・インデイケ−タ制御方式 | |
JPH08161831A (ja) | ディスク再生装置 |