JPS60235593A - パネル型テレビジヨン受像機 - Google Patents

パネル型テレビジヨン受像機

Info

Publication number
JPS60235593A
JPS60235593A JP9121884A JP9121884A JPS60235593A JP S60235593 A JPS60235593 A JP S60235593A JP 9121884 A JP9121884 A JP 9121884A JP 9121884 A JP9121884 A JP 9121884A JP S60235593 A JPS60235593 A JP S60235593A
Authority
JP
Japan
Prior art keywords
circuit
signal
counter
tuning
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9121884A
Other languages
English (en)
Other versions
JPH0738703B2 (ja
Inventor
Masao Kawamura
川村 昌男
Takahiro Fuse
孝弘 布施
Koji Yamagishi
山岸 浩二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP59091218A priority Critical patent/JPH0738703B2/ja
Publication of JPS60235593A publication Critical patent/JPS60235593A/ja
Publication of JPH0738703B2 publication Critical patent/JPH0738703B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、パネル型テレビジョン受像機に関する。
[従来技術とその問題点コ 近年、表示部に液晶表示パネルを用いたパネル型テレビ
ジョン受像機が実用化されている。この種、従来のパネ
ル型テレビジョン受像機においては、チャンネルの選択
をマニュアル操作によって行なっている。すなわち、従
来ではチューニング回路にチューニングボリュームを設
け、このチューニングボリュームをマニュアル操作する
ことによってチューナ同調電圧を変化させて所望のチャ
ンネルを選択するようにしている。また一方、CRT画
面を持つテレビジョン受像機では、オートチューニング
機能を備えたものがあるが、このオートチューニング機
能をパネル型テレビジョン受像機に設けようとすると、
オートチューニング回路を独立して設けなければならず
、回路構成が複雑になるという問題がある。
[発明の目的] 本発明は上記の点に鑑みてなされたもので、回路構成が
それ程複雑化することなくオートチューニング機能を付
加することができるパネル型テレビジョン受像機を提供
することを目的とする。
[発明の要点] 本発明は、パネル型テレビジョン受像機において、チュ
ーナ同調電圧を自動的に掃引するオートチューニング回
路と液晶駆動制御回路の共通化を計り、この2回路を1
チツプのLSI上に実現するようにしたものである。
[発明の実施例] 以下図面を参照して本発明の一実施例を説明する。まず
、第1図により本発明の外観構成について説明する。第
1図において、11はケースで、その前面には映像表示
部12、チャンネル表示部13、音量表示部14が設け
られている。上記映像表示部12、チャンネル表示部1
3、音量表示部14は、例えば1枚の表示パネル15上
に一体化して構成されるが、ケース11の前面に形成し
た表示窓によってそれぞれ分離して表示されるようにな
っている。そして、上記チャンネル表示部13には、ケ
ース11上の両側部においてVHF、LIHFのチャン
ネルを示す数値が印刷等により表示されている。また、
上記ケース11の前面には、チューニング用のアップキ
ー16a及びダウンキー16bが設けられると共に、音
量調整用のアップキー17aびダウンキー17bが設け
られる。更に、ケース11には、オート/マニュアル切
換スイッチ18、VHF/LJHFtU換スイッチ19
、電源スィッチ20が設けられると共に、ケース11の
上部にロンドアンテナ21が設けられる。
次に上記ケース11内に設けられる電子回路の構成につ
いて第2図により説明する。アンテナ21により受信し
た電波は、電子同調チューナ22に供給される。この電
子同調チューナ22は、受信電波の中から所望の電波を
選局して中間周波数Aに変換し、テレビリニア回路23
へ出力する。このテレビリニア回路23は1、中間周波
増幅回路及び映像検波回路、同期分離回路等からなり、
音声信号を音声回路(図示せず)へ出りすると共に、映
像信号B、中間周波信号D1同期信号Eを出力する。上
記テレビリニア回路23から出力される映像信号Bは、
A/D変換回路24へ送られる。このA/D変換回路2
4は、テレビリニア回路23からの映像信号Bを4ビツ
トのデジタル信号Cに変換して液晶駆動回路25へ送り
、液晶表示パネル15における映像表示部12を表示駆
動する。また、上記テレビリニア回路23から出力され
る中間周波信号りは周波数検出回路26へ送られ、同期
信号Eは制御回路21へ送られる。上記周波数検出回路
26は、テレビリニア回路23から入力される中間周波
信号を弁別し、H(Hlgh)あるいはL(LOW)の
2種のパルス信号を出力し、制御回路27へ与える。ま
た、この制御回路27には、キー人力部28が接続され
ている。
このキー人力部28は、上記第1図におけるチューニン
グ用のアップキー16a、ダウンキー16b、音量調整
用のアップキー17a、ダウンキー17bと共に、オー
ト/マニュアル切換スイッチ18、VHF/UHF切換
スイッチ19、電源スィッチ20を備えている。。しか
して、上記制御回路27は、電子同調チューナ22に対
し、キー人力部28からのチューニング用アップキー1
6a及びダウンキー16bの操作に従ってチューナ同調
電圧制御回路29へ同調制御信号を出力し、このチュー
ナ同調電圧制御回路29から電子同調チューナ22ヘチ
ユーニング信号Vtを出力する。この場合、制御回路2
7は、上記チューニング動作が行なわれている間、つま
り、次の局が選択されるまでの間、音声回路にミュート
信号を出力して音声出力を禁止している。また、上記制
御回路27は、キー人力部28からの音量:l斃用アッ
プキー17a1ダウンキー17bの操作に従って、上記
音声回路に音量調整信号を出力する。さらに、上記制御
回路27は、上記キー人力部28における各キー操作に
従って音量表示信号及びチャンネル表示信号Fを液晶駆
動回路25に出力すると共に、テレビリニア回路23か
らの同期信号Eに従って液晶駆動回路25に表示タイミ
ング信号を出力する。この液晶駆動回路25は、A/D
変挽回路24及び制御回路27からの信号に従って液晶
表示パネル15における映像表示部12、チャンネル表
示部13、音量表示部14をそれぞれ表示駆動する。
次に上記第2図における各部の詳細について説明する。
第3図は、電子同調チューナ22の詳細を示すもので、
アンテナ結合回路221、高周波結合回路222、混合
回路223、局部発振回路224からなっている。そし
て、上記アンテナ結合回路221にアンテナ21からの
受信信号が入力され、局部発振回路224にチューナ同
調電圧制御回路29からのチューニング信号Vtが入力
される。この局部発振回路224は、チューナ同調電圧
制御回路29からのチューニング信号Vtに応じて局部
発振周波数が変化する。この局部発振周波数の変化に従
って混合回路223から受信局との間における中間周波
信号Aが出力され、テレビリニア回路23へ送られる。
第4図は、テレビリニア回路23の詳細を示すもので、
中間周波増幅回路231、検波回路232、映像増幅回
路233、同期分離回路234からなり、中間周波増幅
回路231に電子同調チューナ22から中間周波信号A
が入力される。上記中間周波増幅回路231は、入力さ
れた中間周波信号Aを増幅し、音声回路へ出力すると共
に、検波回路232を介して映像増幅回路233へ出力
する。そして、この映像増幅回路233から出力される
映像信号BがA/D変挽回路24へ送られると共に、同
期分離回路234へ送られる。この同期分離回路234
は、映像増幅回路233からの映像信号中に含まれる水
平同期信号φV及び垂直同期信号φhを分離し、制御回
路27へ出力する。
第5図は周波数検出回路26の詳細を示すもので、周波
数弁別器261、コンパレータ262.263からなり
、上記テレビリニア回路23から送られてくる中間周波
信号りが周波数弁別器261に入力される。
そして、周波数弁別器261の出力がコンパレータ26
2の「+」端子に入力されると共に、コンパレータ26
3の「−」端子に入力される。また、コンパレータ26
2の「−」端子及びコンパレータ263の1+」端子に
は、基準電源2(34,265がそれぞれ接続されてい
る。そして、コンパレータ262.263の出力がオー
トチューニングコントロール信号り、Hとして出力され
、制御回路27へ送られる。
上記周波数弁別器261は、第6図に示すように入力周
波数が設定周波数fpより低ければ正、高くなると負の
弁別信号を出力する。そして、この弁別信号が基準電圧
■1より高くなると、その間コンパレータ262から信
号りが出力され、上記弁別信号が基準電圧■2より低く
なると、その間コンパレータ263から信号Hが出力さ
れる。そして、上記コンパレータ262 、263の出
力信号り、Hが制御回路27へ送られてオートチューニ
ング処理が行なわれる。
第7図は制御回路27の詳細を示すもので、271はテ
レビリニア回路23からの水平同期信号φhに応じて基
準クロックパルスφ1、φ2、φ3、φ4を発生する基
準りOツク発生回路である。上記クロックパルスφ1、
φ2、φ3は、水平同期信号φhの2倍の周波数を持つ
3相のクロックであり、クロックパルスφ4は、クロッ
クパルスφ1を4分周したものである。また、272は
キー制御回路で、キー人力部28からのキー人力を判断
して制御部273へ出力する。この制御部273には、
周波数検出回路26の出力信号り、Hが入力されている
。上記制御部213は、コントロール信号り、Hに従っ
て動作し、詳細を後述する垂直同期検出回路274ヘチ
ヤンネル一致信号CHを出力する。また、上記制御部2
73には、マニュアルチューニング制御回路273a及
びマニュアルカウント回路273bを備え、同調電圧力
ウンタ275に対してカウントパルスを出力する。上記
垂直同期検出回路274は、制御部273からの制御信
号及びテレビリニア回路23からの垂直同期信号φ■に
従って動作し、垂直同期信号φVを液晶駆動回路25、
リセット信号Rを制御部273、ミュート信号MUを音
声回路へ出力する。一方、同調電圧力ウンタ275は、
制御部273からの信号によってカウントアツプ動作す
るが、そのカウントデータをメモリ276に書込むと共
に、同調電圧パルス幅変調波作成回路277へ出力する
。この同調電圧パルス幅変調波作成回路277は、同調
電圧力ウンタ215のカウント値に応じて同調電圧パル
ス幅変調波を発生し、チューナ同調電圧制御回路29へ
出力する。
次に上記垂直同期検出回路274の詳細について第8図
により説明する。第8図において、31は不一致カウン
タで、カウント値が「64」になった時に出力端から゛
1°′信号を出力する。32は一致カウンタで、出力端
子01.02を備え、カウント値が「2」の時に出力端
子01から1”信号を出力し、カウント値が「4」の時
に出力端子02から1”信号を出力する。、33は52
5進カウンタで、出力端子01.02を備え、出力端子
01からはカウント内容を出力し、出力端子02からは
カウント値がr525Jになった時に゛1°′信号を出
力する。、34は同期検出カウンタで、出力端子01.
02を備え、カウント値が「7」の時に出力端子01か
ら1”信号を出力し、カウント値が「8」の時に出力端
子02から1”信号を出力する。しかして、第3図の同
期分離回路234から送られてくる垂直同期信号φ■は
、オア回路35及びラッチ回路36を介して不一致カウ
ンタ31のクロック端子GK、アンド回路37を介して
一致カウンタ32のクロック端子OK及び不一致カウン
タ31のリセット端子R1ノア回路38を介して同期検
出カウンタ34のクロック端子GKにそれぞれ入力され
る。また、上記525進カウンタ33のクロック端子C
Kには、水平同期信号φhの2倍の周波数をもつ基準ク
ロックパルスφ1が入力される。
上記ラッチ回路36は、ノア回路361、アンド回路3
62及びインバータ363からなり、アンド回路362
に入力されるクロックパルスz1によってセットされ、
上記オア回路35の出力によりリセットされる。そして
、上記カウンタ31の出力は、オア回路39を介して一
致カウンタ32のリセット端子Rに入力されると共に、
ラッチ回路41にリセット信号として入力される。この
ラッチ回路41の出力は、同期信号の有無信号Mとしマ
ニュアルチューニング制御回路273aへ送られると共
に、ノア回路42を介してナンド回路43に入力される
。上記ラッチ回路41は、ナンド回路411、アンド回
路412及びインバータ413からなり、一致カウンタ
32からインバータ44を介してアンド回路412に入
力される信号によってセットされる。また、上記ナンド
回路43には、同期分離回路234から送られてくる垂
直同期信号φ■がオア回路45及びナンド回路46を介
して入力される。また、上記ナンド回路46には、イン
バータ413の出力が入力される。そして、上記ナンド
回路43の出力が垂直同期検出回路274の出力信号φ
Vとして液晶駆動回路25へ送られると共に、525進
カウンタ33のリセット端子Rに入力される。この52
5進カウンタ33の出力端子02から出力される信号は
、フリップフロップ47へ送られる。このフリップフロ
ップ47は、クロックパルスφ2に同期して525進カ
ウンタ33の出力を読込み、ナンド回路42、オア回路
45、アンド回路37に入力すると共に、インバータ4
8゛を介してオア回路35に入力する。また、525・
進カウンタ33の出力端子01から出力されるカウント
内容は、デコーダ49によりデコードされた後、クロッ
クパルスφn2に同期してフリップフロップ50に読込
まれる。
このクロックパルスφrL2は液晶駆動回路25で1H
の表示データをラッチするクロックである。そして、こ
のフリップフロップ50に保持されたデータが液晶駆動
回路25へ垂直走査を開始させる信号として送られる。
また一方、制御部273から送られてくるチャンネル一
致信号Cl−4は、フリップフロップ51に入力される
。上記フリップフロップ51は、入力データをクロック
パルスφ1に同期して読込んでフリップ70ツブ52及
びアンド回路53に入力する。上記フリップフロップ5
2は、入力データをクロックパルスφ2に同期して読込
み、クロックパルスφ1に同期して出力する。このフリ
ップフロップ52の出力は、アンド回路53及びオア回
路39を介して一致カウンタ32のリセット端子Rに入
力される。また、上記チャンネル一致信号CHは、イン
バータ54を介して同期検出カウンタ34のリセット端
子Rに入力される。この同期検出カウンタ34は、キャ
リー出力がノア回路38を介して自己のクロック端子O
Kに入力され、カウント出力がインバータ55及びノア
回路56を介して第7図における制御部273ヘリセッ
ト信号として送られる。さらに、上記チャンネル一致信
号CHは、フリップ70ツブ57のリセット端子及びア
ンド回路58に入力される。
また、上記フリップ70ツブ57のセット端子には、上
記一致カウンタ32の出力端子01から出力される信号
がインバータ59を介して入力される。そして、フリッ
プ70ツブ57の出力はアンド回路58を介して取出さ
れ、ノア回路56に入力されると共に、音声回路へミュ
ート信号MUとして送られる。
次に上記第7図における制御部213内のマニュアルチ
ューニング制御回路273aについて第9図により説明
する。キー制御回路272からのチューニング用アップ
キー16aの操作信号UPは、フリップ70ツブ61に
入力され、クロックパルスφ2に同期して読込まれると
共にクロックパルスφ1に同期して出力される。このフ
リップフロップ61の出力は、フリップフロップ62に
入力されると共にノア回路63に入力される。上記フリ
ップフロップ62は、クロックパルスφ2に同期して入
力信号を読込み、クロックパルスφ1に同期して出力す
る。
そして、上記フリップ70ツブ62のd側出力がノア回
路63及びノア回路64を介して64進のカウンタ65
のリセット端子Rに入力される。また、キー制御回路2
72から入力されるダウンキー16bの操作信号DOW
Nは、フリップフロップ66に入力され、クロックパル
スφ2に同期して読込まれると共に、クロックパルスφ
1に同期して出力される。
このフリップフロップ66の出力は、フリップフロップ
67に入力されると共にノア回路68に入力される。上
記フリップ70ツブ67は、クロックパルスφ2に同期
して入力信号を読込み、クロックパルスφ1に同期して
出力する。そして、このノリツブフロップ67のご側出
力端から出力される信号は、ノア回路68を介してノア
回路64に入力される。さらに、上記チューニングアッ
プキー人力UP及びダウンキー人力DOWNは、ナンド
回路69を介して取出され、キー制御回路272からの
マニュアル/オート切換え信号MAと共にナンド回路7
0に入力される。上記マニュアル/オート切換え信号M
Aは、マニュアルモード時に゛1′′、オートモード時
に“′O”となる信号である。そして、上記ナンド回路
70の出力は、カウンタ71のリセット端子R及びフリ
ップフロップ12のリセット端子Rに入力される。上記
カウンタ71は、クロックパルスφ2によってカウント
アツプ動作し、動作開始後0゜5を経過すると出力端よ
り゛°1゛′信号を出力してフリップフロップ72をセ
ットする。このノリツブフロップ72の出力は、ノア回
路64に入力されると共にアンド回路73に入力される
。上記ノア回路64には、さらに、マニュアル/オート
切換え信号MA及びミュート信号MUがノア回路74を
介して入力される。そして、上記ノア回路64の出力が
上記したようにカウンタ′65のリセット端子Rに入力
される。このカウンタ65のクロック端子CKには、ク
ロックパルスφ3、゛りOツクパルスφ4がそれぞれク
ロックドインバータ15.76をそれぞれ介して入力さ
れる。上記インバータ75のゲート端子にはアンド回路
73の出力が直接入力され、インバータ76のゲートに
はアンド回路73の出力がインバータ77を介して入力
される。上記アンド回路73は、同期有無信号Mによっ
てゲート制御される。この同期有無信号Mは、同期信号
が入力されている状態では0”、同期信号が入力されな
くなると“1′′となる。しかして、上記カウンタ65
は、カウント値が「64」になると、キャリー信号を出
力し、第7図の同調電圧力ウンタ275のり0ツク端子
に入力する。
次に上記実施例の動作を説明する。第2図において、ア
ンテナ21に誘起したテレビ信号は、電子同調チューナ
22によって選局及び周波数変換された後、テレビリニ
ア回路23によって帯域増幅及び映像検波されて映像信
号Bとして取出される。この映像信号は、A/D変換回
路24において4ビツトのデジタル信号Cに変換され、
液晶駆動回路25へ送られて映像表示部12に表示され
る。また、上記テレビリニア回路23がらは音声信号が
出力され、音声回路へ送られる。この音声回路は、テレ
どり、ニア回路23からの音声信号を増幅し、スピーカ
より出力する。
さらに、上記テレビリニア回路23は、内部の中間周波
増幅回路231で増幅した中間周波信号りを周波数検出
回路26へ出力すると共に、同期分離回路234で分離
した垂直同期信号φ■及び水平同期信号φhを制御回路
27へ出力する。しかして、上記周波数検出回路26は
、テレビリニア回路23がらの中間周波信号りを周波数
弁別器261に入力して周波数変化を電圧変化に変換し
、コンパレータ262、コンパレータ263によりオー
トチューニングを行なう為に必要な信号H,Lを作成す
る。現在、日本では、受信電波の信号よりも局部発振周
波数の方が高い上側ヘテロゲイン方式が使用されている
。従って、局部発振周波数は必ず受信チャンネルの映像
搬送波よりも中間周波数だけ高くなる。
そして、チューナ同調電圧を高くしていくと、それにつ
れて局部発振周波数も徐々に高くなる。これにより局部
発振周波数と受信映像周波数との差である中間周波数も
徐々に高くなる。このときの中間周波数を横軸にして周
波数弁別器261の出力電圧の変化を示したものが第6
図である。上記周波数弁別器261の出力が基準電圧V
1以上の時“1”レベルを与える信号しをコンパレータ
262で作成する。同様に周波数弁別器261の出力が
基準電圧V2以下の時111 IIレベルを与える信号
Hをコンパレータ263で作成する。そして、・周波数
検出回路26から上記デジタル信号がL−Hの順に出力
された時にチューナ同調電圧を固定させれば、中間周波
数を所定の周波数例えば58.75MH2に正しく設定
することができる。
また、反対にチューナ同調電圧を下げていくと、中間周
波数は徐々に低くなっていくので、デジタル信号がH−
Lの順に周波数検出回路26から出力された時にチュー
ナ同調電圧を固定させれば、上記の場合と同様に中間周
波数を正しく設定することができる。しかして、上記周
波数検出回路26から出力される信号り、Hは制御回路
27へ送られ、この制御回路27において上記したよう
なチューナ同調電圧の制御が行なわれるが、その詳細に
ついては後述する。
一方、制御回路27においては、テレビリニア回路23
からの同期信号φ■、φhを検出して映像表示部12に
対する走査制御を行なっている。まず、制御回路27内
の垂直同期検出回路274における同期信号の検出処理
について、第10図のフローチャート及び第11図のタ
イミングチャートを参照して説明する。垂直同期検出回
路274は、電源スィッチ20がオンされた時に第10
図のステップA1に示すように不一致カウンタ31、一
致カウンタ32、ラッチ回路41がリセットされる。ラ
ッチ回路41がリセットされると、インバータ413の
出力が1°°なってナンド回路46に入力される。この
状態で同期分離回路234から第11図に示す垂直同期
信号φ■が与えられると、ナンド回路46の出力が01
1となり、ナンド回路43から“1″信号が出力されて
ステップA2に示すように525選カウンタ33がリセ
ットされる。この525進カウンタ33は、その後、水
平同期信号φhの2倍の周波数を持つクロックパルスφ
1をカウントし、そのカウント値がr525Jになると
、出力端子02から1”信号を出力する。この525進
カウンタ33の出力は、クロックパルスφ2に同期して
フリップフロップ47に読込まれる。この結果、フリッ
プ70ツブ47の出力が1″となり、アンド回路37に
入力されると共に、インバータ48により゛0′°信号
に反転されてオア回路35に入力され、これによりステ
ップA3に示すように垂直同期信号φVの有無が判断さ
れる。すなわち、次の垂直同期信号φVが正常に受信さ
れていれば、アンド回路37の出力が“1″になり、ス
テップA4に示すように一致カウンタ32が「+1」さ
れると共に、ステップA5に示すように不一致カウンタ
31がリセットされる。その後、ステップ八〇において
、一致カウンタ32のカウント値が「4」であるか否か
の判断が行なわれ、すなわち「4」であれば出力端子o
2から゛1″1″信出力される。これによりステップA
7に示すようにラッチ回路41がセットされ、その後、
ステップ八8に進む。また、上記ステップ八〇において
、一致カウンタ32のカウント値が「4」になっていな
ければ、ステップ八8に進み、ラッチ回路41がセット
されているか、リセットされているかを判断する。ラッ
チ回路41がセットされている場合は、その出力が1°
”となってナンド回路42に入力されるので、ステップ
A9に示すように7リツプ70ツブ47に保持されて5
25進カウンタ33の出力がナンド回路42から出力さ
れる。この結果、ナンド回路42の出力が0°′、ナン
ド回路43の出力が“1°′となり、このナンド回路4
3の出力が垂直同期信号φ■として液晶駆動回路25へ
送られる。上記垂直同期信号φVにより、液晶駆動回路
25において、第11図に示すようにフレーム信号φf
が作成される。また、上記ラッチ回路41がリセットさ
れている場合は、インバータ413のの出力がパ1°゛
となってナンド回路46に入力される。このためステッ
プAIOに示すように、同期分離回路234からの垂直
同期信号φVと7リツプ70ツブ47に保持されている
525進カウンタ33とのオア回路45出力がナンド回
路4Gより出力される。この結果、ナンド回路46の出
力が0゛、ナンド回路43の出力が°1”となり、この
ナンド回路43の出力が垂直同期信号φVとして液晶駆
動回路25へ送られる。このように同期分離回路234
から垂直同期信号φ■が正常に与えられている場合は、
一致カウンタ32のカウント値が「4」になるまでは5
25進カウンタ33の出力を垂直同期信号φ■として使
用し、一致カウンタ32のカウント値が「4」になると
、同期分離回路234からの垂直同期信号φ■と525
進カウンタ33から出力される信号とのオア出力を垂直
同期信号φ■として液晶駆動回路25へ与えるる。その
後、ステップA2へ戻り、ナンド回路43の出力により
525進カウンタ33をリセットし、上記した動作を繰
返して行なう。
しかして、上記ステップA3において、525進カウン
タ33の出力が7リツプ70ツブ47に読込まれた際、
例えば受信状態の悪化等により次の垂直同期信号φ■が
与えられなかった場合は、オア回路35の出力が“0”
となってラッチ回路36がセットされる。これによりラ
ッチ回路36の出力が1゛′となり、ステップA11に
示すように不一致カウンタ31の内容が「+1」される
。次いで、ステップAI2に示すように不一致カウンタ
31のカウント値が「64」に達しているか否かを判断
し、「64」に達していなければ不一致カウンタ31の
出力が“0″であるので、直ちにステップ八8に示すよ
うにラッチ回路41のラッチ状態を判断して次の動作に
進む。また、不一致カウンタ31のカウント値が「64
」に達していれば、不一致カウンタ31から“1″信号
が出力され、ステップA13に示すように一致カウンタ
32かリセットされると共に、ステップA14に示すよ
うにラッチ回路41がリセットされる。その後、ステッ
プ八8に示すようにラッチ回路41がセットされている
か、リセットされているかを判断する。ラッチ回路41
がセットされている場合は、ステップ八〇に示すように
7リツプフロツプ41に保持している525進カウンタ
33の出力を、ナンド回路42.43を介して垂直同期
信号φVとして液晶駆動回路25へ出力する。また、ラ
ッチ回路41がリセットされている場合は、ステップA
10に示すように同期分離回路234からの垂直同期信
号φ■と525進カウンタ33の出力信号のオア出力を
ナンド回路46.43を介して液晶駆動回路25に出力
する。すなわち、受信状態の悪化等により垂直同期信号
φVが与えられなかった場合には、不一致カウンタ31
のカウント値が「64」になるまでは、525進カウン
タ33の出力を垂直同期信号φVとして使用し、カウン
ト値が「64」になるとラッチ回路41をセットしてナ
ンド回路46のゲートを開き、同期分離回路234から
の垂直同期信号φV及び525進カウンタ33の出力が
液晶駆動回路25へ送られるようにする。また、不一致
カウンタ31のカウント値が「64」に達するまでに同
期分離回路234から垂直同期信号φ■が与えられれば
、一致カウンタ32を「+1」すると共に、不一致カウ
ンタ31をクリアして通常の動作状態に戻る。また一方
、不一致カウンタ31は、そのカウント値がr525J
に達する毎にデコーダ49でデコードされ、クロックφ
lL2に同期してフリップ7Oツブ50に読込まれる。
そして、このフリップフロップ50の出力が第11図に
示すように垂直走査スタート信号□outとして液晶駆
動回路25へ送られる。
次に第7図および第8図に示す制御回路27のオートチ
ューニング動作−について説明する。オートチューニン
グでは、オートモードとマニュアルモードの2種がある
。オートモードでは、周波数検出回路26を用いて自動
的にチャンネルを選択する。
マニュアルモードでは、キー操作によりチューナ同調電
圧の掃引を行なう。まず、オートモードにおけるチュー
ニング動作について、第12図のフローチャートを参照
して説明する。オートモードでは、前記したようにチュ
ーニング用のアップキー16aが押された場合は、周波
数検出回路26より1−)−1の順で、また、ダウンキ
ー16bが押された場合は、H−Lの順でデジタル信号
を出力したときにチャンネル一致を検出する。しかして
、制御回路27は、第12図のステップB1に示すよう
にチューニング用のキーが操作されたか否かを常に判断
しており、キー人力が無ければそのまま待機する。そし
て、キー人力が行なわれると、ステップB2に示すよう
に操作キーがアップキー16aであるか否かを判断し、
アップキー16aが操作された場合であれば、ステップ
83に示すように1111部273から同調電圧力ウン
タ275にカウントアツプ信号を送り、同調電圧力ウン
タ275の内容を「+8」する。ここで「+8」する理
由は、確実に現チャンネルを抜は出すためである。この
同調電圧力ウンタ275のカウント値は、変調波作成回
路277へ送られる。この変調波作成回路277Gよ、
同調電圧力ウンタ275のカウント値をパルス幅に変調
し、第2図に示すチューナ同調電圧制御回路29へ出力
する。このチューナ同調電圧制御回路29は、上記変調
波作成回路277からの変調波を積分回路により積分し
、その後、増幅してチューナ同調電圧に変換し、電子同
調チューナ22に与えて局部発振周波数を変化させる。
この状態でステップB4に示すように周波数検出回路2
6から信号しが出力されているか否かを判断し、出力さ
れていなければステップB5に示すように同調電圧力ラ
ンh97c、 l、 r−1−”l l 1. 雪−7
面咽千ユーナ22の受信周波数を高くする。上記ステッ
プB4 、B5の処理は、周波数検出回路26から信号
しが出力されるまで繰返して行なう。そして、周波数検
出回路26から信号りが出力されると、ステップB6に
示すように同1111圧力ウンタ275をr+IJL、
その後、ステップB7に示すように周波数検出回路26
から信号Hが出力されたか否かを判断し、信号Hが出力
されていなければステップB6に戻って同調電圧力ウン
タ275を「+1」する。このステップB6、ステップ
B7の処理は、周波数検出回路26から信号Hが出力さ
れるまで繰返して行なう。
そして、周波数検出回路26から信号Hが出力されると
、ステップB8に示すように制御部273からチャンネ
ル一致信号CHを垂直同期検出回路274へ出力すると
共に、ステップB9に示すように、この時の同調電圧力
ウンタ2750カウント値をメモリ276に記憶させる
。このメモリ276は、電源をオフした場合でも動作電
圧が供給され、記憶内容が保護されるようになっている
。そして、上記メモリ276″の記憶内容は、次に電源
をオンしたときに同調電圧力ウンタ275にロードし、
同調電圧力ウンタ215のカウント値が電源オフ前と同
じ値に保持する。これにより電源をオンした際、電源オ
フ時と同じチャンネルが選択される。一方、第8図に示
す垂直同期検出回路274は、制御部273からチャン
ネル一致信号CHが送られてくると、ステップB10に
示すように同期検出カウンタ34をリセットすると共に
、ステップB11に示すように一致カウンタ32をリセ
ットする。すなわち、上記チャンネル一致信号C)−1
は、インバータ54を介して同期検出カウンタ34のリ
セット端子Rに入力されると共に、フリップフロップ5
1.52、アンド回路53により一定幅のパルス信号に
波形整形され、オア回路39を介して一致カウンタ32
のリセット端子Rに入力される。これにより同期検出カ
ウンタ34及び一致カウンタ32がリセットされる。そ
の後、ステップB12に示すように525進カウンタ3
3がクロックパルスφ1によりカウントアツプするが、
同期分離回路234から垂直同期信号φVが送られてく
ると、この垂直同期信号φ■はノア回路38を介して同
期検出カウンタf4に入力され、同期検出カウンタ34
が「+1」される。次いでステップB14に示すように
一致カウンタ32のカウント値が「2」であるか否か、
つまり、同期分離回路234から送られてくる垂直同期
信号φVが正しい周期のものであるか否かを判断する。
正しい周期の垂直同期信号φVであれは、一致カウンタ
32がカウントアツプされるので、そのカウント値が「
2」となった時にその出力端子01から“1″信号が出
力され、インバータ59を介してフリップ70ツブ57
へ送られ、ステップB15に示すように同期有りラッチ
、つまり、フリップフロップ57がセラ1〜される。そ
の後、ステップ316に示すように同期検出カウンタ3
4の内容が「7」であるか否かを判断する。また、上記
ステップ314において、一致カウンタ32の内容が「
2」に達していない場合は、直ちにステップ816に進
んで同期検出カウンタ34に内容が「7」になったか否
かを判断する。同期検出カウンタ34の内容が「7」に
達していなければ、ステップB12に戻って同様の処理
を繰返す。
そして、同期検出カウンタ34の内容が「7」になると
、ステップB17に示すようにフリップフロップ57が
セットされているか否か、つまり、同期検出カウンタ3
4のカウント値が「7」になるまでに一致カウンタ32
のカウント値が「2」(なったか否かを判断する。上記
同期検出カウンタ34は、そのカウント値が「7」にな
ると出力端子01から111 IT信号が出力され、イ
ンバータ55で“0“°に反転されてノア回路56に入
力される。このときフリップ70ツブ51がセットされ
ていれば、その出力信号111 I+がアンド回路58
を介してノア回路56に入力されるので、ノア回路56
から出力されるリセット信号は、0”状態に保持される
。また、上記アンド回路58の出力は、ミュート信号M
Uとして音声回路へ送られる。音声回路は、ミュート信
号MUが゛0パの場合に音声出力を禁止し、ミュート信
号MUが1”になると、音声の出力動作を再開する。そ
の後、同期検出カウンタ34のカウント値が「8」にな
ると、出力端子02から“1′′信号が出力されてノア
回路38に入力され、同期検出カウンタ34のクロック
入力が禁止される。
以上は垂直同期信号φVが正常に受信されていると判定
された場合で、このとき制御部273は同調電圧力ウン
タ275のクロックを止めてそのカウント値を固定し、
チューニング動作を終了する。
また、正常な受信状態とならず、同期検出カウンタ34
のカウント値が「7」になるまでに一致カウンタ32の
カウント値が「2]に達しなかった場合は、フリップ7
0ツブ57がセットされないので、アンド回路58の出
力は0”状態に保持される。
この状態で同期検出カウンタ34のカウント値が「7」
になって出力端子01から゛1′′信号が出力されると
、インバータ55で“Onに反転されてノア回路56に
入力される。この時上記したようにアンド回路58から
ノア回路56に゛O″信号が入力されているので、ノア
回路56から出力されるリセット信号Rが1′′となり
、制御部273がリセットされる。このため制御部27
3は、ステップB4に戻って上記したチューニング動作
を再開する。
以上はアップキー16aを操作した場合について説明し
たが、ダウンキー16bを操作した場合は、ステップB
2においてダウンキー16bの操作が検出され、上記ア
ップ処理の場合と同様にしてダウン処理が行なわれる。
その際、周波数検出回路28から出力されるl−1,L
の関係及び同調電圧力ウンタ 275のアップ、ダウン
の関係はアップ処理とちょうど逆になる。
次にマニュアルモード時のチューニング動作について、
第9図に示すマニュアルチューニング制御回路273a
及び第13図のフローチャートを参照して説明する。マ
ニュアルモード時において所望のチャンネルを選択する
場合は、チューニング用のアップキー16aまたはダウ
ンキー16bを所望のチャンネルが受信されるまで押し
続ける。マニュアルモードが指定されている場合、制御
部273は第13図のステップC1に示すようにチュー
ニング用のキーが操作されたか否かを常にチェックして
おり、キー人力があるとステップC2に示すようにアッ
プキー16aであるか否かを判断する。アップキー16
aであればステップC8に示すように、マニュアルカウ
ント回路273bから同m電圧力ウンタ275にカウン
トアツプ信号を送ってその内容をr+8J L、、その
後、ステップC4に進んでアップキー16aが押し続け
られているか否かを判断する。アップキー16aキーが
押し続けられていなければステップC1に戻るが、押し
続けられていればステップC5に進んで0.5秒のカウ
ントを行なう。すなわち、第9図に示すマニュアルチュ
ーニングilJ I11回路273aは、マニュアルモ
ードの場合、マニュアルオート切換え信号MAとして゛
1″信号がナンド回路70及びノア回路74に入力され
る。
この状態でアップキーleaが操作されると、そのキー
人力(“0°′信号)が7リツプ70ツブ61.62、
ノア回路63により波形整形された後、ノア回路64を
介してカウンタ65のリセット端子Rに入力され、カウ
ンタ65がリセットされる。また、上記アップキー16
aが操作されると、その間ナンド回路69の出力がin
 1 ++、ナンド回路70の出力が“0″となってカ
ウンタ71のリセット状態が解除される。
このため、カウンタ71はクロックパルスφ2によって
カウントアツプし、0.5秒を経過すると出力端より゛
1′′信号を出力してフリップ70ツブ72をセットす
る。この結果、フリップ70ツブ72から゛1゛′信号
が出力され、アンド回路73のゲートを開くと共にノア
回路64の出力が0″となってカウンタ65のリセット
が解除される。また、上記アンド回路73には第8図の
ラッチ回路41から同期信号の有無を示す信号Mが入力
されている。この信号Mは、上記したように同期有りの
場合に0″、同期無しの場合に“1″となるもので、そ
れによりインバータ75.76を介してクロックパルス
φ3、クロックパルスφ4が選択され、ステップC6に
示すようにカウンタ65がカウントアツプされる。そし
て、このカウンタ65の出力が同調電圧力ウンタ275
へ送られてチューナ同調電圧が掃引される。この場合、
上記信号MがO゛であれば、インバータ76が選択され
て周波数の低いクロックパルスφ4が選択されてカウン
タ65に人力され、これによりカウンタ65は遅い周期
でカウントアツプするーまた。償@Mが“1″であれば
、アンド回路73の出力が1″となり、インバータ74
が選択されて周波数の高いクロックパルスφ3がカウン
タ65へ送られ、これによりカウンタ651よ速い周期
でカウントアツプする。すなわち、チャンネルがあって
いる時は同期信号が検出されるので、信号MがO″とな
ってチューナ同調電圧の掃引速度が遅くなり、そのチャ
ンネルから離脱すると同期信号が検出されなくなるので
、信号Mが1111+となってチューナ同調電圧の掃引
速度が速くなる。そして、上記マニュアルチューニング
制御回路273aは、ステップC7に示すようにキー操
作が引き続き行なわれているか否かを判断し、キー操作
が行なわれていればステップC6に戻ってカウンタ65
のカウントアツプ動作を継続する。しかして、上記チュ
ーナ同調電圧の掃引により所望のチャンネルが選択され
た時にアップキー16aから手を離すと、ステップC8
に示すようにカウンタ65のカウント動作を停止する。
すなわち、アップキー16aから手を離すと、そのキー
信号は“1′。
となり、ナンド回路69の出力が0°゛、ナンド回路7
0の出力が1111+となってカウンタ71及びフリッ
プ70ツブ72がリセットされる。従って、ノリツブフ
ロップ72の出力が“O″となり、アンド回路73のゲ
ートを閉じると共に、ノア回路64の出力が“1″とな
ってカウンタ65をリセットし、チューニング動作を終
了する。
また、ダウンキー16bを操作した場合は、ステップC
2においてダウンキー1(3bの操作が検出され、ステ
ップC9に進む。このステップC9では、マニュアルカ
ウント回路273bにより同調電圧力ウンタ275をl
’−8j L、、次いでステップC10に示すようにダ
ウンキー16bが押し続けられているが否かを判断し、
キーが押し続けられていなければステップC1に戻る。
ダウンキー16bが押し続けられていればステップC1
1に示すようにカウンタ71において0.5秒をカウン
トし、その後、ステップC12に示すようにカウンタ6
5をカウントタウンする。次いでステップC13に示す
ようにキー操作が終了したか否かを判断し、キーが未だ
押されていればステップC12に戻ってカウンタ65の
カウントダウン動作を継続する。そして、ステップC1
3でキー操作の終了が検出されるとステップC8に示す
ようにカウンタ65のカウント動作を停止してチューニ
ング動作を終了する。
なお、上記制御回路27における各カウンタの設定値は
上記実施例に限定されるものでなく、他の値に設定して
も良いことは勿論である。
[発明の効果コ 以上詳記したように本発明によれば、パネル型テレビジ
ョン受像機において、チューナ同調電圧を自動的に掃引
するオートチューニング回路と液晶駆動回路の共通化に
よって回路の減少が可能になり、上記オートチューニン
グ回路と液晶駆動制御回路を1チツプのLSI上に実現
することができる。このためパネル型テレビジョン受像
機において、別LSIを持つことなくオートチューニン
グ機能を設けることが可能になると共に、オートチュー
ニング機能を備えることにより、チューニングボリュー
ムなどの部品を無くすことができ、コストの低減を計る
ことができる。
【図面の簡単な説明】
図面は本発明の一実施例を示すもので、第1図は外観構
成図、第2図は電子回路の全体の構成を示すブロック図
、第3図は電子同調チューナの詳細を示すブロック図、
第4図はテレビリニア回路の詳細を示すブロック図、第
5図は周波数検出回路の詳細を示すブロック図、第6図
は第5図の周波数検出回路の動作を説明するためのタイ
ミングチャート、′第7図は制御回路の詳細を示すブロ
ック図、第8図は第7図における垂直同期検出回路部分
詳細を示すブロック図、第9図は第7図における制御部
内のマニュアルチューニング制御回路部分の詳細を示す
ブロック図、第10図は同期検出動作を示すフローチャ
ート、第11図は同期検出動作を説明するためのタイミ
ングチャート、第12図はオートモードにおけるオート
チューニング動作を示すフローチャート、第13図はマ
ニュアルモードにおけるオートチューニング動作を示す
フローチャートである。 11・・・ケース、12・・・映像表示部、13・・・
チャンネル表示部、14・・・音量表示部、15・・・
表示パネル、16a・・・チューニング用のアップキー
、16b・・・ダウンキー、17a・・・音量調整用の
アップキー、17b・・・ダウンキー、18・・・オー
ト/マニュアル切換スイッチ、19・・・VHF/Ul
−IF切換スイッチ、20・・・電源スィッチ、21・
・・アンテナ、22・・・電子同調チューナ、23・・
・テレビリニア回路、24・・・A/D変換回路、25
・・・液晶駆動回路、26・・・周波数検出回路、27
・・・制御回路、28・・・キー人力部、29・・・チ
ューナ同調電圧制御回路、221・・・アンテナ結合回
路、222・・・高周波結合回路、223・・・混合回
路、224・・・局部発振回路、231・・・中間周波
増幅回路、232・・・検波回路、233・・・映像増
幅回路、234・・・同期分離回路、261・・・周波
数弁別器、262 、263・・・コンパレータ、26
4.265・・・基準電源、211・・・基準クロック
発生回路、272・・・キー制御回路、273・・・制
御部、213a・・・マニュアルチューニング制御回路
、273b・・・マニュアルカウント回路、274・・
・垂直同期検出回路、275・・・同調電圧力ウンタ、
276・・・メモリ、277・・・変調波作成回路、3
1・・・不一致カウンタ、32・・・一致カウン夕、3
3・・・525進カウンタ、34・・・同期検出カウン
タ、36.41・・・ラッチ回路、65・・・カウンタ
、71・・・カウンタ。 出願人代理人 弁理士 鈴江武彦 第1図 12 13 14 第3図 26 メーー 第6図 PIF φV −1−一!−−−−−−−−−−−−−−φす 11!’!1 、15+2図 第13!″7I 手続補正書 昭和 る9・が・2毛 特許庁長官 若 杉 和 夫 殿 1、事件の表示 特願昭59−91218号 2、発明の名称 ノやネル型テレビジョン受像機 3、補正をする者 事件との関係 特許出願人 (1,44) カシオ計算機株式会社 4、代理人 6 補正の対象 願書に記載の特許請求の範囲に記載された発明の数の欄 7、補正の内容 (1)願書に記載された「特許請求の範囲に記載された
発明の数 3」とあるを、「特許請求の範囲に記載され
た発明の数 2」と訂正する0

Claims (1)

  1. 【特許請求の範囲】 (1) テレビジョン信号を受信し、同期信号を分離し
    てその同期信号に従って表示回路とオートチューニング
    回路を駆動するパネル型テレビジョン受像機において、
    基準周波数信号をカウントして内部垂直同期信号を発生
    する垂直同期カウンタと、この垂直同期カウンタから発
    生される内部垂直同期信号と上記受信したテレビジョン
    信号から分離される受信垂直同期信号との一致回数をカ
    ウントする一致カウンタと、同じく不一致をカウントす
    る不一致カウンタし、上記一致カウンタが所定期間内に
    所定回数カウントしたときに正常同期と判断して同期有
    信号を出力し、上記不一致カウンタが所定期間内に所定
    回数カウントしたときに受信同期信号無しと判断して同
    期無し信号を出力すると共に上記内部垂直同期信号に本
    り受信垂直同期信号を補償する垂直同期検出回路と、こ
    の垂直同期検出回路から出力される補償された同期信号
    を上記表示回路へ表示用同期信号として送出する表示制
    御回路と、所定期間をカラン1へする期間カウンタど、
    この期間カウンタのカウントする期間内に上記垂直同期
    検出回路から出力される同期有り信号と同期無し信号に
    よりオートチューニング制御を行なうオートチューニン
    グ制御回路とを具備してなるパネル型テレビジョン受像
    機。 (2、特許請求の範囲第(1)項記載のパネル型テレビ
    ジョン受像機において、上記垂直同期カウンタ、一致カ
    ウンタ、不一致カウンタ、垂直同期検出回路、表示制御
    回路、期間カウンタ及びオートチューニング回路を同一
    の半導体チップに構成したことを特徴とするパネル型テ
    レビジョン受像機。 (3)電子同調チューナを備えたテレビ受信部と、チュ
    ーニングキーの操作に応じて上記電子同調チューナに対
    する同調電圧を自動的に掃引するオートチューニング回
    路と、上記テレビ受信部から出力される映像信号を表示
    する液晶表示パネルと、この液晶表示パネルを駆動する
    液晶駆動回路とを備えたパネル型テレビジョン受像機に
    おいて、上記液晶駆動回路を制御する液晶駆動制御回路
    と、上記オートチューニング回路及び液晶駆動制御回路
    の主要部を共通化して1チツプLSIに構成したことを
    特徴とするパネル型テレどジョン受像機。
JP59091218A 1984-05-08 1984-05-08 パネル型テレビジヨン受像機 Expired - Lifetime JPH0738703B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59091218A JPH0738703B2 (ja) 1984-05-08 1984-05-08 パネル型テレビジヨン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59091218A JPH0738703B2 (ja) 1984-05-08 1984-05-08 パネル型テレビジヨン受像機

Publications (2)

Publication Number Publication Date
JPS60235593A true JPS60235593A (ja) 1985-11-22
JPH0738703B2 JPH0738703B2 (ja) 1995-04-26

Family

ID=14020278

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59091218A Expired - Lifetime JPH0738703B2 (ja) 1984-05-08 1984-05-08 パネル型テレビジヨン受像機

Country Status (1)

Country Link
JP (1) JPH0738703B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0357398A2 (en) * 1988-08-30 1990-03-07 Citizen Watch Co. Ltd. Liquid crystal television

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54147725A (en) * 1978-05-11 1979-11-19 Matsushita Electric Ind Co Ltd Television channel selection unit of synthesizer system
JPS56132017A (en) * 1980-03-21 1981-10-16 Toshiba Corp Electronic channel selection tuning circuit
JPS56160031U (ja) * 1980-04-28 1981-11-28
JPS58106970A (ja) * 1981-12-18 1983-06-25 Matsushita Electric Ind Co Ltd 多方式カラ−テレビジヨン受像機

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54147725A (en) * 1978-05-11 1979-11-19 Matsushita Electric Ind Co Ltd Television channel selection unit of synthesizer system
JPS56132017A (en) * 1980-03-21 1981-10-16 Toshiba Corp Electronic channel selection tuning circuit
JPS56160031U (ja) * 1980-04-28 1981-11-28
JPS58106970A (ja) * 1981-12-18 1983-06-25 Matsushita Electric Ind Co Ltd 多方式カラ−テレビジヨン受像機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0357398A2 (en) * 1988-08-30 1990-03-07 Citizen Watch Co. Ltd. Liquid crystal television

Also Published As

Publication number Publication date
JPH0738703B2 (ja) 1995-04-26

Similar Documents

Publication Publication Date Title
US4408349A (en) Receiver provided with a frequency synthesizer capable of storing fine tuning information
EP0339647B1 (en) An apparatus for receiving broadcasting
EP0493763B1 (en) Microprocessor controlled digital aft unit
JPS60235593A (ja) パネル型テレビジヨン受像機
JPS60235592A (ja) テレビジヨン受像機
KR100202083B1 (ko) 영상 수신기기의 주파수 변동 보정방법
JP2684133B2 (ja) 中間周波数信号の周波数測定装置
EP0420275A2 (en) Automatic frequency control method and receiving apparatus using thereof
GB2100084A (en) Automatic station select apparatus for an FM tuner
JPH0756543Y2 (ja) テレビジョン受像機
JPS60235517A (ja) チユ−ニング装置
JPH0691622B2 (ja) 同期制御回路
KR100513319B1 (ko) 디지탈 자동 미세 조정 방법 및 장치
JPS63163191A (ja) 受信装置
JPS6112116A (ja) オ−トチユ−ニング装置
KR100221724B1 (ko) 브이시알 시스템의 예약녹화 자동 설정방법
KR19980018123U (ko) 예약녹화 채널스킵 기능을 갖는 브이시알 시스템
JP2566999Y2 (ja) 自動選局回路
JP3271637B2 (ja) 選局制御回路およびテレビ受像機
KR0127530B1 (ko) 컬러킬러신호를 이용한 채널자동절환방법
JP2816901B2 (ja) Bsチューナ
US6753924B1 (en) Oscillation signal processing apparatus, television apparatus and oscillation signal processing control method
JPH0771291B2 (ja) ハイビジョン放送対応bsチューナ
JPH09181573A (ja) ディジタル自動微同調回路
JPS6248958B2 (ja)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term