JPS60219853A - デ−タ送受信装置 - Google Patents

デ−タ送受信装置

Info

Publication number
JPS60219853A
JPS60219853A JP59075741A JP7574184A JPS60219853A JP S60219853 A JPS60219853 A JP S60219853A JP 59075741 A JP59075741 A JP 59075741A JP 7574184 A JP7574184 A JP 7574184A JP S60219853 A JPS60219853 A JP S60219853A
Authority
JP
Japan
Prior art keywords
interface circuit
communication
receiving device
data transmitting
key
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59075741A
Other languages
English (en)
Inventor
Yuji Kurokawa
裕司 黒川
Takeshi Kawaguchi
川口 猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP59075741A priority Critical patent/JPS60219853A/ja
Publication of JPS60219853A publication Critical patent/JPS60219853A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L13/00Details of the apparatus or circuits covered by groups H04L15/00 or H04L17/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Sources (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明は、通信線を介して外部機器との間でデータの送
受信が可能なデータ送受信装置、に関するものである。
〔技術的背景〕
このようなデータ送受信装置としては、各種態様の装置
があり、極めて大規模のものから小型装置まで存在する
。大型装置にあってはその付帯設備も高級なものとなり
、多様な機能を発揮することは周知である。しかし、必
然的に高価となり、小型装置にそのまま適用することは
できない0例えば、可搬データ送受信装置としての機能
をも具備する装置としては電子タイプライタが知られて
いる。かかる電子タイプライタは、打鍵時に直接印字す
ることが可能であることはもとより、所望容量の記憶装
置を内蔵させて、所定時間後又は任意時間後に印字可能
にしたものが多い、そのため所定プログラムの書き込ま
れたプログラムメモリ及び文字記号等のパターンを記憶
するパターンメモリを含むリード・オンリ・メモリ(以
下ROMと表記)と書換え可能なメモリ(以下RAMと
表記)とから構成される装置 この内蔵記憶装置及びこれらを制御するための中央処理
装置cpuによって多様な機能が発揮される。なお、印
字機構としては、小型、軽量、静粛性等の特徴からサー
マルヘッドを使用すると都合がよい。また表示装置も機
器を小型化する要請から液晶表示装置(LCD )とす
ることが多い。
かかる電子タイプライタは、このような内蔵する機構を
活用することによって、ilm常のタイプライタとして
の機能やワードブロセソシング磯能のほかに外部コンピ
ュータや外部記憶装置等との間で情報の授受を行うデー
タ送受信装置としての機能をも具備する。一方、専門技
術者のみを対象とする据え置き用機器と違って、かかる
電子タイプライタのような可搬装置にあっては、電源と
して各種電池を使用することが多いことから、機器運用
上消費電力を極力節約しなければならない要請がある。
にもかかわらず、従来のこの種装置を外部機器との間で
データの送受信を行う場合は、相手機器との動作タイミ
ングの相違等に基づき必要以上の長時間にわたり待ち受
け状態にしなければならないことが多かった。そのため
、可搬用として使用する場合の電源電池の消耗を早める
ことになって使い勝手が悪くなり、折角の機能も十分に
活用し得ない憾みがあった。
〔発明の開示〕
本発明は、通信線を介して外部機器との間でデータの送
受信を行う際に電源の適切な管理を実施し得る機能を具
備するデータ送受信装置を提供することを目的とする。
この目的は、特許請求の範囲に記載の構成を有するデー
タ送受信装置、すなわち、送受信データあるいは通信制
御信号を通信線を介して外部機器゛に送信し、あるいは
外部機器から受信するインタフェース回路と、該インタ
フェース回路を介しての通信を制御する制御手段と、前
記インタフェース回路に電力を供給する電源回路と、前
記制御手段に設けられ、通信開始とともに前記電源回路
を動作させて前記インタフェース回路による信号の送受
信を可能にし、通信終了とともに前記電源回路を停止さ
せる手段と、を備えたデータ送受信装置によって達成さ
れる。
本発明にかかるデータ送受信装置によれば、外部機器と
のデータ送受信に必要かつ十分な機能を発揮するための
動作を確保しながら、電源の節約を実施することができ
、経済性が向上するとともに、使い勝手が改善される。
〔発明の実施態様〕
以下、実施例を示す添付図を参照して本発明を詳述する
第1図は、本発明にかかるデータ送受信装置としての機
能を具備する装置の一例である電子タイプライタの1実
施態様を示す斜視図であり、大別してキーボード部にお
よびプリンタ部Pとから構成される。図中キーボード部
Kには、通常のタイプライタにおいて周知のように、所
要数の文字・数字キーをはじめ各種記号キー等のキ一群
、スペースバーSP、コードキーCODE、および各種
の制御キ一群が配設される.またこれらキ一群には、通
常のタイピングによって必要とされる左右マージンセン
トキーLM、RM、タブセント/クリアキーTAB+ 
、TAB−等の書式設定キーやタブキーTAB。
キャリンジリターンキーC/R,マージンリリースキー
MR,バックスペースキーB.SPがあり、さらに電子
タイプライタに特有のキ一群がある。
電子タイプライタ制御用キ一群としては、例えば、同一
動作を繰り返すリビードキーRe、日付等のように右揃
え印字をするライトマージンフラッシュ RMF,左右
マージンの中央に印字するセンタリングCTR,アンダ
ーラインキーυn,印字モードを選択するためのモード
キーMo、行間隔設定のためのラインスペース切り換え
LS、モード切り換えMSがある。まーた、カーソル移
動キーCu、印字開始のためのプリントキーPRNT,
初期表示を出すイグジットキーEXIT,削除キーDE
L 、挿入キーINS 。
動作再開指示のためのコンテイニューキ−CONT、フ
ァンクション中止のためのエスケープキーESC等のよ
うな主にワードプロセンサとしてのモードにおいて使用
されるキ一群をも有する。なお、印字用紙送り及び戻し
のためのインデックスキー、リバースインデックスキー
IND、R,INOも配設される。なお、コードキーG
ODHは、各種キ一群のいずれかと同時に押下すること
によって機能を拡張する働きがある。
このキーボード部Kには、適当な表示部りが配設され、
押下されたキーに相当する文字・数字等をはじめ、記憶
装置内のデータや設定モードに対応する表示を選択的に
行い、操作上の便宜を図っている。この表示部りは、例
えば消費電力や要素寸法等の点で有利な液晶表示装置(
LCD )の、適当な桁数のものとすることができる。
本実施例にかかるデータ送受信装置は、外部機器との間
でデータの送受信を行う際に使用されるコネクタCNが
、キーボード部側面等の適当な位置に設けられる。
また、本機器がハンディな携帯用として形成される場合
には、キャリングハンドルCHが図示のように設けられ
る。
プリンタ部Pば、使用時に開放されると紙受けとなるカ
バーCを有する。カバーCの下にはプラテンPLがあり
、このプラテンに沿って移動するプリンタヘッドPHが
配設される。このプリンタヘッドP Hは、周知構成の
ものを使用することができるが、小型・軽便且つ静粛性
等の点からはサーマルヘッドが有利である。サーマルヘ
ッドは感熱紙にはそのまま、普通紙には熱転写リボンを
介して印字することができる。
プリンタヘッドPHは、ガイドバーCBによって案内さ
れるキャリッジCaに装着され、プラテンPLに沿って
破線で示した用紙上を移動しながら印字動作を行う。な
お、印字用紙をプラテンPL上に押さえておき必要に応
じてこれを解除するペーパーリリ、−スレバーPRが設
けられる。
本実施例にかかる電子タイプライタは、電源スィッチS
Wによってオンオフされる。この電子タイプライタが携
帯用として使用される場合は、主として内蔵電池電源に
よって駆動されるが、その他の外部電源、例えば適当な
アダプタを使用して商用電源その他によっても使用する
ことができることは言うまでもない。
第2図は、本発明にかかるデータ送受信装置の内部構成
を示すブロック図である。これら要素の各部は、キーボ
ード部K、表示部り及びプリンタ部Pのように第1図上
に開示された部分と、本体ケース内に内蔵される中央処
理装置CPU、記憶装置ROM、RAM等から成るもの
である。これら各部に対しての補助回路としては、キー
ボードドライバKD、表示部コントロ′−ラDC1及び
プリンタドライバインターフェースPI等を具備してい
る。さらに、外部装置とのデータの授受に使用される外
部インタフェース用ドライバ・レシーバIRを有してい
る。したがって、同種機器をはじめ各種コンピュータや
外部記憶装置との間での情報の授受が可能である。
第2図の各ブロックを形成する要素の各々については、
大部分が、周知の要素又は機器、例えばLSIその他の
回路素子をはじめプリンタ機構等をもって構成可能であ
ることは、当業者にとって明らかであろう。
本発明にかかるデータ送受信装置は、外部ta器との間
でデータの送受信が行い得る他、モードセレクタMSの
切換えにより、通常の文章の印字を行うNORMALモ
ード、ファイルの記憶・編集・印字を行うWP(ワード
プロセッサ)モードのいずれかで任意に使用することが
できる。
第3図はデータ送受信に必要とされる機能を開示するた
めの本実施例装置DTおよび対象外部機器Ex、Dとの
関係を示すブロック図である。図中の本装置内の中央処
理装置cpuによって制御される電源回路PCがあり、
この電源回路PCによって駆動されるインタフェース回
路IFと外部機75 Ex、D内の外部インターフェー
スEx、IPとの間を接続することにより、データの送
受信が行われる。かかるインタフェース回路IFは通常
の論理回路と異なる電圧の電源を必要とし、その消費電
力もかなり大きいものが多い。可il1機器では電池電
源によって動作せしめられるため、電池寿命を延長する
ための各種努力がなされており、この種インタフェース
回路の消費電力低減のために、信号レベルを下げる方法
やCMO3化などが試みられ°Cいた。しかし、インタ
フェース回路としての規格を満足することができなくな
る等の欠点があり十分な解決策とはいえなかった。そこ
で本発明にかかるデータ送受信装置においては、インタ
フェース回路IF不使用時に動作を停止せしめることに
よってインタフェース規格を満たしながら、消費電力の
低減化を達成するものである。かかる構成は、通信頻度
が低く、ホスト側機器からスレーブ側機器への送信のみ
であるかまたはホスト側機器からの送信に対して一定時
間内にスレーブ側機器からの返信が行われるようなi[
IJ信状態である場合に、殊に効果がある。
ホスト側n器のインタフェース回路用電源回路PCは、
その制御端子に必要な制御信号を印加することにより、
第4図のフロー図のように制御される。このフローは、
通信開始に応じてブロック11のように、インタフェー
ス回路11?がオンとなる。次いでブロックエ2のよう
に送信が行われる。この送信が一段落するとブロック1
3で、返信があるか否かが判断される。この判断がYの
場合は、ブロックI4のように受信が行われる。
一方、この判断がNの場合は、最早本装置の通信すべき
内容は存在しないことを意味するので、ブロック15の
ようにインクフェース回路IFをオフとして通信を終了
する。
コノヨウナフローで達成されるインタフェース回路11
”、したがって本装置の作動状態を示すタイムチャート
は、第5図のようになる。本装置からの第1の送信終了
後の第1の期間Aでは、返信も無いので、インタフェー
ス回路IFは送信終了と同時にオフとなる。これに対し
て本装置からの第2の送信後の期間Bでは、すぐに返信
があるので、インタフ、エース回路IFをオフとせずに
そのまま待機し、返信内容の受信が完了した時点Cに至
って初めてインタフェース回路IFをオフにする。
この第1の方法では、例えばホスト側の送信からスレー
ブ側からの返信までの時間が長く、またスレーブ側の返
信からホスト側の送信までの時間が短い場合には消費電
力節減の効果が減少する。
この場合には、第6図以下に示す第2の実施例が有利で
ある。
第6図は、本発明にかかるデータ送受信装置の第2の実
施例を示す。コネクタCNに通信制御信号が与えられる
と、受信割込み検出回路fDから受信割込み信号[0が
CPUに印加される。そして、この受信割込み信号RI
Oが存在する場合にはインタフェース回路IFを動作さ
せる構成を採用する。その結果、送信時には第7図に示
すフロー図のブロック21ないし23のようにインタフ
ェース回路IFのオン・送信・インタフェース回路IF
オフのように処理される。これに対し、受信時のフロー
は、第8図に示すブロック31ないし33のような受信
割込みのための処理を経た後、本来の受信動作が行われ
る。この場合のブロック31ば、本装置内の所要処理が
全て完了して受信可能状態にあることをCPUが決定し
た状態に相当する。次いで、゛ブロック32で割込みの
有無が判断され、判断がNの場合には、然るべき受信割
込みがあるまでこの動作を繰り返す。
このブロック32の判断がYとなった場合は、ブロック
33で当該受信割込みに対する処理が終了しない間に、
引続き入信する他の割込みを禁止した上で、本来の受信
処理に相当するブロック34ないし36が実施される。
このような送受信時のフロー図から明らかなように、実
質上通信が行われている期間のみ、インタフェース回路
IFを作動せしめることができ、したがって消費電力を
低減することができる。
第9図は、この第2の実施例におけるインタフェース回
路IFの動作状態を示すタイムチャートであり、送信お
よび返信(受信)の度にインタフェース回1i 1.F
がオンオフされる。
好適な実施例に即して開示したが、本発明の範囲内にお
いて多くの変形又は変更が可能であることは当業者にお
いて明らかであろう。
【図面の簡単な説明】
第1図は、本発明にかかるデータ送受信装置としての機
能を具備する電子タイプライタの斜視図である。 第2図は、本発明にかかるデータ送受信装置の構成を示
すブロック図である。 第3図は、本発明にかかるデータ送受信装置と外部機器
との関連を示すブロック図である。 第4図は、本発明にかかるデータ送受信装置のインタフ
ェース回路の動作を説明するためのフロー図である。 第5図は、本発明にかかるデータ送受信装置のインタフ
ェース回路の動作状態を説明するためのタイムチャート
である。 第6図は、本発明にかかるデータ送受信装置の第2の実
施例を示すブロック図である。 第7図および第8図は、第2の実施例の動作を示すフロ
ー図である。 第9図は、本発明の第2の実施例の動作状態を説明する
ためのタイムチャートである。 図中、主な参照符号の対応は以下の通りである。 K:キーボード部 P:プリンタ部 D:表示部 C;カバー SPFスペースバー CN:コネクタ C/R:キャリソジリターンキー B、SP :バックスペースキー TAB +、TAB −:タブセット/クリアキーCu
:カーソルキー TAB:タブキーMR:マージンリリ
ースキー MS:モード切り換え GODE :コードキーLM:
左マージン RM:右マージン Ca:キャリッジ GBニガイドバー PH:プリンタへンド PLニブラテンPR:用紙解除
レバー sw:電源スィッチRIO:受信割込み信号 
Ex、T:外部機器DT:データ送受信−装置 1F:インタフェース回路 ■D=割込み検出回路 特許出願人 ブラザー工業株式会社 代理人 (弁理士) 江 崎 光 好 代理人 (弁理士) 江 崎 先 史 第3図 第5図 第6図

Claims (1)

  1. 【特許請求の範囲】 1、通信線を介して外部機器との間でデータの送受信が
    可能なデータ送受信装置において、送受信データあるい
    は通信制御信号を通信線を介して外部a器に送信し、あ
    るいは外部機器から受信するインタフェース回路と、 該インタフェース回路を介しての通信を制御する制御手
    段と、 前記インタフェース回路に電力を供給する電源回路と、 前記制御手段に設けられ、通信開始とともに前記1!源
    回路を動作させて前記インタフェース回路による信号の
    送受信を可能にし、通信終了とともに前記電源回路を停
    止させる手段と、を備えたことを特徴とするデータ送受
    信装置。
JP59075741A 1984-04-17 1984-04-17 デ−タ送受信装置 Pending JPS60219853A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59075741A JPS60219853A (ja) 1984-04-17 1984-04-17 デ−タ送受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59075741A JPS60219853A (ja) 1984-04-17 1984-04-17 デ−タ送受信装置

Publications (1)

Publication Number Publication Date
JPS60219853A true JPS60219853A (ja) 1985-11-02

Family

ID=13585005

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59075741A Pending JPS60219853A (ja) 1984-04-17 1984-04-17 デ−タ送受信装置

Country Status (1)

Country Link
JP (1) JPS60219853A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013191217A (ja) * 2005-04-21 2013-09-26 Violin Memory Inc 相互接続システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013191217A (ja) * 2005-04-21 2013-09-26 Violin Memory Inc 相互接続システム

Similar Documents

Publication Publication Date Title
JPS60207951A (ja) 電子タイプライタ
JPS60219853A (ja) デ−タ送受信装置
JPS60205771A (ja) 電子タイプライタ
JPH0624910Y2 (ja) ワ−ドプロセッサ
JPS60219854A (ja) インタフエ−ス回路
JPH0542704B2 (ja)
JPS60209855A (ja) 電子機器
JPH0583389B2 (ja)
JPH057189B2 (ja)
JPS6321422Y2 (ja)
JPH06100977B2 (ja) デ−タ転送装置
JPS60204383A (ja) 電子タイプライタ
JPH0142190Y2 (ja)
JPS60229780A (ja) 電子タイプライタ−
JPS60207949A (ja) ワ−ドプロセツサ
JPS60205657A (ja) ワ−ドプロセツサ
JPS60205742A (ja) 電子タイプライタ
JPS60209856A (ja) 電子機器
JPS60222953A (ja) 電子タイプライタ
JPS60205770A (ja) 表示装置付き電子タイプライタ
JPS60205659A (ja) ワ−ドプロセツサ
JPS60109356A (ja) デ−タ受信装置
JPH0572786B2 (ja)
JPS6389374A (ja) 印刷装置
JPS60205658A (ja) ワ−ドプロセツサ