JPS6020645A - ブリッジドタップ等化器 - Google Patents

ブリッジドタップ等化器

Info

Publication number
JPS6020645A
JPS6020645A JP12881983A JP12881983A JPS6020645A JP S6020645 A JPS6020645 A JP S6020645A JP 12881983 A JP12881983 A JP 12881983A JP 12881983 A JP12881983 A JP 12881983A JP S6020645 A JPS6020645 A JP S6020645A
Authority
JP
Japan
Prior art keywords
circuit
tap
frame pattern
equalization
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12881983A
Other languages
English (en)
Other versions
JPH0669160B2 (ja
Inventor
Setsu Fukuda
福田 節
Toshitaka Tsuda
俊隆 津田
Kazuo Yamaguchi
一雄 山口
Takafumi Nakajo
中条 孝文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58128819A priority Critical patent/JPH0669160B2/ja
Publication of JPS6020645A publication Critical patent/JPS6020645A/ja
Publication of JPH0669160B2 publication Critical patent/JPH0669160B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • H04L25/0307Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure using blind adaptation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明は加入者回線におけるデータ信号を等化するブリ
ッジドタップ等化方式に係り、特にデータ信号中のフレ
ームパターンを検出して等化処理を行う自動等化方式に
関する。
(b) 従来技術と問題点 従来、2つのデータ伝送装[A、B間のデータキ 伝送が加入者lol線を通して行われるど加入者回線に
ブリッジドータツブが付加されているとデー五 夕伝送装MAまたはBに受信される受信信号は、ブリッ
ジドータツブのエコーによる伝送歪をもつ(1) たデータ信号が受信される。第1図φは加入省回立波的
パターンであり、そして(Qはフレームパターンである
。CB)は連続パターンを示す0弧立波的形が受信され
る。ここで点線部分はエコーの真説されない受信パター
ンを示す。
上記のデータ信号を等化するに除し、ブリッジドタップ
等化方式はにおいてランダムパターン中の弧立仮的パタ
ーンを検出し、その等化誤差の特性によりタップ係数の
補正及び収束@足を行っていた。
しかしくB)の如<tt・・・・・・・・・・1の連続
パターンに(3) 50%以上のエコーが重畳されると第1図ゆの実線に示
す波形となり、クイミングT1〜T4においてしきいf
直しよりの低いイ直になるため、あたかもotooの弧
立波的パターンの如く検出され、上記弧立波的パターン
の検出に誤りを生じ、そこに起因するタップ係数収束の
誤った判定を行ってしまう欠点があった。
この解決策として、トレーニング期間を設定して、この
期間内に孤立波的信号をトレーニング信列として伝送し
、孤立波的信号の波形歪を等化するようにタップ係数の
補正を行い、トレーニング同量終了により通信を開始し
、その通信中は補正したタップ係数を保持するものであ
った。このタップ係数補止時に於て、大きな等化誤差量
に対しても1回の袖正倉が小さいので、トレーニング期
間を予め長くしておく必要があった0即ち通信に先立つ
てトレーニング期間を設定しなければならないと共に、
通信中に変動する等化誤差を補正することが出来ない欠
点があった。
(c) 発明の目的 本発明は上記欠点を解決するために、受信バースト信号
の中よりフレームパターンを検出することにより従来の
複雑な自動等化方式を簡易な構成した新規な自動等化方
式を提供することを目的とする。
(d) 発明の構成 出力信号に所定のタップ係数を乗算して入力信号と合成
し、前記タップ係数を等化誤差に応じて自動的に設定す
るブリッジドタップ等化方式において、入力信号からフ
レームパターンを検出する手段を設け、該検出されたフ
レームパターンにより等化誤差量の大小を検出して前記
タップ係数を算出する手段を設け、該算出されたタップ
係数より所定の等化特性を得ることを特徴とする0(e
) 発明の実施ガ 本発明の自動等化方式はAMI符号伝送において、常に
弧立波的パターンであるフレームパターンを等化誤差検
出パターンとして等化を行うものである〇 以下本発明の自動等化方式の一実施例を図を用いて説明
する。
第2図は本発明の自動等化方式の一実施例構成図を示す
。同図において、■は入力端子、2は出力端子、3は加
算器、4は判定器、5はフレームパターン検出回路、6
は係数制御回路、7はタップ係数回路、8は演箕回路、
9は遅延回路、10はD/A変換回路、11は自動等化
量を示す。
第3図は第2図を説明するための各桓信号波形で、主と
して伝送歪を受けた孤立波的パターンである0100と
各種信号のタイムチャートを示す。
同図において(4)は伝送歪を受けた孤立波的パターン
、(5)は検出されたルベルより形成された基準パルス
P、(6)は基準パルスPを1時間遅延させC1タップ
係数を乗じたもの、(7)は基準パルスPを2T時間遅
延させてC2タップ係数を乗じたもの、(8)は(6)
+(7)、 (9)は(4) + (8) ここで(8
)はデジタル・アナログ変換回路出力信号(以下D /
 A変換回路と称す)を示す。
第2図においてデータ伝送装置より送出されたAMI符
号デジタル信号は、加入者回線(前記側れも図示されず
)を介し、第1図(1)に示すデータが受信側の自動等
化器11の入力端子1に入力される0そのデータα)の
内フレームパターン(C)は第j図(4)に示す如く伝
送歪を受けたものとする0データ(4)は加算器3を経
て判定器4に入力され、1゜0とその極性が判定される
0判定されたルベルは基準パルスPとして遅延回路9に
てT及び2T遅延され波形P■、P(2)を出力する〇
一方、検出された1、0レベルとその極性はフレームパ
ターン検出回路5に入力し、フレームパターンが検出さ
れる◇検出されたフレームパターンにより係数制御回路
6にて、C1及びC2タップ係数の補正が行なわれ、C
L、C2の客係数補正信号を次段のσ タップ係数回路7に入力し、該回路7にてJ’ FP/
d o w nカウンタによってC1係数値、C2係数
値が決められる0このC1及びC2係数値は演算回路8
にてP(1)xCl、P(2T)xC2の演算が行われ
、瀉3図(6)、 (7)に示す波形に整形され、更に
第り信号に変換され、加算器3に入力される第3図(4
)Iこ示した波形に加算され、第3図(9)に示した等
化波形矛tを得る。
以上本発明は、AMI信号の自動等化について述べたが
フレームパターンを有する他のデータ信号の自IIIJ
1%比容として適用できる。
(f) 発明の詳細 な説明した如く、本発明においては弧立波的パターンと
してフレームパターンを伝送することにより前記波形歪
の等化を行うので回路購成が簡易化され、しかもトレー
ニング期間を必要としないので迅速に自動等化が行える
利点を有する。
【図面の簡単な説明】
第1図はAΔ4I4ぎ号とその伝送歪、第2図は本発明
の実施例、第3図は同期パターンの等化誤差と各独波形
のタイムチャートを示21−。 図中、1は入力端子、2は出力端子、3は加算器、4は
判定器、5は同期パターン検出回路、6は係数制御回路
、7はタップ係数回路、8は演算回路、9は遅延回路、
10はD/A変換回路、11は自動等化器を示す◎

Claims (1)

    【特許請求の範囲】
  1. バースト的にディジタル伝送を行うデータ伝送装置にお
    いて自動等比容の遅延回路にて遅延された出力信号に所
    定のタップ係数を乗算して入力信号と合成し、前記タッ
    プ係数を等化誤差に応じて自動的に設定するブリッジド
    タップ等化方式において、入力信号から1バースト中の
    先頭に設けられたフレームパターンを検出する手段を設
    け、該検出された該フレームパターンにより等化誤差量
    の大小を検出して前記タップ係数を算出する手段を設け
    、該算出されたタップ係数より所定の等化特性を得るこ
    とを特徴とする自動等化方式。
JP58128819A 1983-07-15 1983-07-15 ブリッジドタップ等化器 Expired - Lifetime JPH0669160B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58128819A JPH0669160B2 (ja) 1983-07-15 1983-07-15 ブリッジドタップ等化器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58128819A JPH0669160B2 (ja) 1983-07-15 1983-07-15 ブリッジドタップ等化器

Publications (2)

Publication Number Publication Date
JPS6020645A true JPS6020645A (ja) 1985-02-01
JPH0669160B2 JPH0669160B2 (ja) 1994-08-31

Family

ID=14994195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58128819A Expired - Lifetime JPH0669160B2 (ja) 1983-07-15 1983-07-15 ブリッジドタップ等化器

Country Status (1)

Country Link
JP (1) JPH0669160B2 (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55141834A (en) * 1979-04-23 1980-11-06 Hitachi Denshi Ltd Transmission method of synchronizing signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55141834A (en) * 1979-04-23 1980-11-06 Hitachi Denshi Ltd Transmission method of synchronizing signal

Also Published As

Publication number Publication date
JPH0669160B2 (ja) 1994-08-31

Similar Documents

Publication Publication Date Title
JPH05197442A (ja) パルス位置符号化信号を受信するためのクロック同期方法
CA1225704A (en) Dynamic digital equalizer
US4500999A (en) Line equalizer
US4041418A (en) Equalizer for partial response signals
JPS6020645A (ja) ブリッジドタップ等化器
US3537038A (en) Transversal-filter equalization circuits
JP3060479B2 (ja) データ受信装置
JP2986735B2 (ja) モデム装置
JPS5836857B2 (ja) アナログフアクシミリの回線自動等化装置
JPS5826862B2 (ja) 自動等化装置
JP3060480B2 (ja) データ受信装置
JPS6244444B2 (ja)
SU1172029A2 (ru) Адаптивный корректор межсимвольных искажений сигнала
JPS6359567B2 (ja)
JPH01157629A (ja) 位相反転検出方式
JP2695464B2 (ja) ダイバーシチ受信装置
JPH02109436A (ja) 同期引込み回路
JPS59218051A (ja) 自動波形等化器
SU886262A1 (ru) Устройство адаптивной коррекции межсимвольных искажений
JPS60185435A (ja) ブリツジド・タツプ等化器
JPH01272327A (ja) サグ補正方式
JPS631781B2 (ja)
JPS6046623A (ja) 自動等化検出方式
JPS6265524A (ja) ピンポン伝送装置
JPH07336274A (ja) 自動等化器