JPS60160034U - ラツチ回路 - Google Patents
ラツチ回路Info
- Publication number
- JPS60160034U JPS60160034U JP4865384U JP4865384U JPS60160034U JP S60160034 U JPS60160034 U JP S60160034U JP 4865384 U JP4865384 U JP 4865384U JP 4865384 U JP4865384 U JP 4865384U JP S60160034 U JPS60160034 U JP S60160034U
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- latch circuit
- base
- input
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Protection Of Static Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のラッチ動作回路の回路構成ブロック図、
第2図は本考案によるラッチ回路の回路構成ブロック図
、第3図は電源電圧立ち下がりと解除時間との関係図を
示す。 図面において、1は電源オン/オフスイッチ、2は入力
電源、3は主電源回路、4は補助電源回路、6はアラー
ム信号入力端子、7と8はトランジスタ、9は抵抗、1
4はツェナーダイオード、15はラッチ動作出力端子を
それぞれ示す。
第2図は本考案によるラッチ回路の回路構成ブロック図
、第3図は電源電圧立ち下がりと解除時間との関係図を
示す。 図面において、1は電源オン/オフスイッチ、2は入力
電源、3は主電源回路、4は補助電源回路、6はアラー
ム信号入力端子、7と8はトランジスタ、9は抵抗、1
4はツェナーダイオード、15はラッチ動作出力端子を
それぞれ示す。
Claims (1)
- 入力電圧を第1のトランジスタと第2のトランジスタの
コレクターエミッタ間に印加し、前記第1のトランジス
タのベースと前記第2のトランジスタのエミッタ間をツ
ェナーダイオードを介して接続し、前記第1のトランジ
スタのコレクタを位を前記第2のトランジスタのベース
に入力し、前記第1のトランジスタのベースにアラーム
信号が入力されれば、前記第1のトランジスタと前記第
2めトランジスタがオンし、前記第1のトランジスタの
コレクタよりラッチ動作信号を送出するよう構成したこ
とを特徴とするラッチ回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4865384U JPS60160034U (ja) | 1984-04-03 | 1984-04-03 | ラツチ回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4865384U JPS60160034U (ja) | 1984-04-03 | 1984-04-03 | ラツチ回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS60160034U true JPS60160034U (ja) | 1985-10-24 |
Family
ID=30565114
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4865384U Pending JPS60160034U (ja) | 1984-04-03 | 1984-04-03 | ラツチ回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS60160034U (ja) |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5165541A (ja) * | 1974-12-04 | 1976-06-07 | Hitachi Ltd |
-
1984
- 1984-04-03 JP JP4865384U patent/JPS60160034U/ja active Pending
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5165541A (ja) * | 1974-12-04 | 1976-06-07 | Hitachi Ltd |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS60160034U (ja) | ラツチ回路 | |
| JPS5939541U (ja) | 電源スイツチ回路 | |
| JPS59126314U (ja) | 電源回路 | |
| JPS59103539U (ja) | 電源回路 | |
| JPS6064633U (ja) | スイツチ入力回路 | |
| JPS6039127U (ja) | 電源回路 | |
| JPS5963715U (ja) | 定電圧電源回路 | |
| JPS6020625U (ja) | 安定化電源回路 | |
| JPS5871814U (ja) | 定電流電源回路 | |
| JPS5872786U (ja) | 入力レベル兼電源電圧減少状態表示回路 | |
| JPS5866712U (ja) | ミユ−テイング回路 | |
| JPS60134318U (ja) | ミユ−テイング回路 | |
| JPS6110041U (ja) | シヨ−ト保護付負荷駆動回路 | |
| JPS6142132U (ja) | 信号切換・混合装置 | |
| JPS6085415U (ja) | ミユ−テイング回路 | |
| JPS5811334U (ja) | アナログスイツチ回路 | |
| JPS60170820U (ja) | 高耐圧電源回路 | |
| JPS6066285U (ja) | パワ−トランジスタのベ−ス駆動回路 | |
| JPS6022026U (ja) | トランジスタのベ−ス回路 | |
| JPS59169618U (ja) | 安定化電源回路 | |
| JPS59127319U (ja) | 電源オフミユ−テイング回路 | |
| JPS60192533U (ja) | スイツチ検出回路 | |
| JPS59174738U (ja) | トランジスタのベ−ス駆動回路 | |
| JPS60170819U (ja) | 高耐圧定電圧電源回路 | |
| JPS5883815U (ja) | ミユ−テイング制御回路 |