JPS60154704A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPS60154704A
JPS60154704A JP1125284A JP1125284A JPS60154704A JP S60154704 A JPS60154704 A JP S60154704A JP 1125284 A JP1125284 A JP 1125284A JP 1125284 A JP1125284 A JP 1125284A JP S60154704 A JPS60154704 A JP S60154704A
Authority
JP
Japan
Prior art keywords
amplifier
gain
variable gain
voltage
gain control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1125284A
Other languages
English (en)
Inventor
Taku Ishii
卓 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1125284A priority Critical patent/JPS60154704A/ja
Publication of JPS60154704A publication Critical patent/JPS60154704A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3036Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明は自動利得制御回路に係り、特に中間周波帯で使
用する可変利得増幅器の出力を一定に保つ為に使用する
自動利得制御回路に関するものである。
(b) 従来技術と問題点 %1図は従来の自動利得制御回路の動作を説明する為の
図である。
図中、1は可変利得増幅器を、2は及び3は直流増幅器
を、4は検波器を、5は切替え回路を、6は可変抵抗器
を、7〜10は端子をそれぞれ示す。
同図に於て、端子7に加えられた中間周波信号は可変利
得増幅器1で所定のレベル迄増幅された後、一部は端子
8から外部に残りは検波器4で検波されて中間周波出力
レベルに対応した直流電圧゛が得られる。
この直流電圧は第1の直流増幅器3.切替え回路5及び
第2の直流増幅器2を介して可変利得増幅器1に加えら
れ、検波器4で得られる直流電圧が一定になる様に可変
利得増幅器1の利得が自動的に制御される。
この様に自動利得制御された可変利得増幅器10周波数
特性を測定すると平坦な特性しか得られず正しい周波数
特性を測定することが出来ない。
そこで、これを行う為に切替え器5で自動利得制御の状
態から手動利得制御の状態に切替え、手動利得制御部か
ら制御電圧をこの可変利得増幅器1に加えなければなら
ない。
例えば可変利得増幅器1の利得を30dBに設定する為
には次の様な方法でこれを行う、。
(11予め入力レベルと出力レベルの差より可変利得増
幅器1の利得をめて置く。そして、これに依って決まる
入力レベルを可変利得増幅器1に加える。
(2)可変利得増幅器1の出力側にレベルメータを接続
し規定の利得になる様に可変抵抗器6を調整する。
この様な方法で希望の利得を持つ可変利得増幅器1が得
られるが、通常は可変利得増幅器1の利得は高いので調
整が非常に難しく、希望の利得に合わせる為の調整工数
が多くなると云う問題点があった。
(C1発明の目的 本発明は上記従来技術の問題に鑑みなされたものであっ
て、可変利得増幅器の手動利得設定が簡単に出来る自動
利得制御回路を提供する事を目的としている。
(d+ 発明の構成 上記発明の構成は可変利得増幅器と、該可変利得増幅器
の利得を自動的に制御する自動利得制御手段と、該可変
利得増幅器の利得を手動で制御する手動利得制御手段と
、該自動利得制御手段と該手動利得制御手段とを切替え
器を介して該可変利得増幅器に接続する手段とからなる
自動利得制御回路に於いて、該手動利得制御手段は該接
続手段により該可変利得増幅器に接続された自動利得制
御手段の出力電圧を記憶する手段と、該手動利得制御手
段が該接続手段により該可変利得増幅器に接続された時
は該記憶手段から該出力電圧を取出す手段とから構成さ
れた事を特徴とする自動利得制御回路を提供する事によ
り達成される。
(e) 発明の実施例 第2図は本発明の一実施例を示す図である。
図中、1は可変利得増幅器を、2.3及び2oは直流増
幅器を、21はコンデンサを、22は抵抗器を、23は
切替え器を、7及び8は端子をそれぞれ示す。
これら各素子は次の様に接続されている。
端子8は可変利得増幅器1の端子(2)及び(1)を介
して端子7と、更に検波器4.直流増幅器3の端子(1
)は直接に及び切替え器23−2.抵抗器22.直流増
幅器20を通って切替え器23−1.直流増幅器2を介
して可変利得増幅器1の端子(3)にそれぞれ接続され
る。
更に、抵抗器22と直流増幅器20の接続点とチー2ス
の間にコンデンサ21が接続される。
尚、従来の回路に付加された部分は点線に示す部分であ
る。
この様に接続された自動利得制御回路の点線の部分以外
は詳細に説明したので主として点線の部分について説明
する。
切替え器23の接点がオンの側に接続されていると可変
利得増幅器1の利得制御は自動的に行われている。即ち
、直流増幅器3及び2で増幅された検波器4の検波出力
は可変利得増幅器1の端子(3)に加えられてこの可変
利得増幅器1の利得が一定の検波出力となる様に制御さ
れる。
一方、直流増幅器3の出力電圧の一部は抵抗器22を介
してコンデンサ21を充電する。
次に、切替え器23がオン−オフに切替わると切替わる
直前にコンデンサ21に蓄えられた電圧が直流増幅器2
0.切替え器23−1.直流増幅器2を介して可変利得
増幅器1に加えられるので、可変利得増幅器1の利得は
切替え直前の利得に保持される。
しかも、直流増幅器20の入力インピーダンスは非常に
高いのでコンデンサ21に蓄えられた電圧は長時間保持
され、可変利得増幅器1の利得は長時間一定の値になっ
ている。
ここで、手動で可変利得増幅器1の利得を設定する場合
は本発明の回路を用いる時は容易にこれを行う事ができ
る。
即ち、前記の様に切替え器23をオンの状態にして中間
周波増幅器1を希望の利得で動作させ、次ぎに切替え器
をオフの状態にすれば希望の利得を持った手動利得制御
の状態になる。
尚、記憶手段として実施例ではサンプルホールド回路を
用いたが、例えば検波出力である直流電圧をアナログ/
ディジタル変換した後ディジタル型の記憶装置に書込み
、その後読出したディジタル信号をアナログ変換して元
の直流電圧を取出しても良い。
その他種々の記憶手段が考えられる。
(f) 発明の詳細 な説明した様に、本発明によれば切替え器がオンの状態
になっている時の制御電圧を記憶手段に書込み、切替え
器をオフにした時にはオフに切替える直前に書込まれた
制御電圧で可変利得増幅器の利得が制御される為に、オ
フの時の利得の手動設定は非常に簡単に行う事ができる
【図面の簡単な説明】
第1図は自動利得制御回路の従来例を示す図を、第2図
は本発明の一実施例をそれぞれ示す。 図中、1は可変利得増幅器を、2,3及び20は直流増
幅器を、21はコンデンサを、22は抵抗器を、23は
切替え器をそれぞれ示す。

Claims (1)

    【特許請求の範囲】
  1. 可変利得増幅器と、該可変利得増幅器の利得を自動的に
    制御する自動利得制御手段と、該可変利得増幅器の利得
    を手動で制御する手動利得制御手段と、該自動利得制御
    手段と該手動利得制御手段とを切替え器を介して該可変
    利得増幅器に接続する手段とからなる自動利得制御回路
    に於いて、該手動利得制御手段は該接続手段により該可
    変利得増幅器に接続された自動利得制御手段の出力電圧
    を記憶する手段と、該手動利得制御手段が該接続手段に
    より該可変利得増幅器に接続された時は該記憶手段から
    該出力電圧を取出す手段とから構成された事を特徴とす
    る自動利得制御回路
JP1125284A 1984-01-25 1984-01-25 自動利得制御回路 Pending JPS60154704A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1125284A JPS60154704A (ja) 1984-01-25 1984-01-25 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1125284A JPS60154704A (ja) 1984-01-25 1984-01-25 自動利得制御回路

Publications (1)

Publication Number Publication Date
JPS60154704A true JPS60154704A (ja) 1985-08-14

Family

ID=11772745

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1125284A Pending JPS60154704A (ja) 1984-01-25 1984-01-25 自動利得制御回路

Country Status (1)

Country Link
JP (1) JPS60154704A (ja)

Similar Documents

Publication Publication Date Title
US3781869A (en) Transducer amplifier with automatic balance
US4760345A (en) Charge amplifier circuit
JPS60154704A (ja) 自動利得制御回路
JPH0818353A (ja) 演算増幅回路
US3448393A (en) Means for error correction
US4535300A (en) Extended range sample and hold circuit
US4588983A (en) Instantaneous gain changing analog to digital converter
JPS5912719Y2 (ja) 入力切換回路
JP2548173B2 (ja) 積分器自動零点回路
JP3027852B2 (ja) 自動調整機能付対数増幅器
JPS5850647Y2 (ja) 信号切替え回路
JPH0638507Y2 (ja) 受信装置
JPH06224672A (ja) 電力増幅器
JPS6022846B2 (ja) 自動レベル設定装置
JPS58117708A (ja) 自動レンジ設定装置
JPS5912627Y2 (ja) 回路特性確認装置
RU2157586C1 (ru) Автоматический корректор нулевого уровня аналогового прибора
JPH03115427U (ja)
JPS6143300Y2 (ja)
JPS6218981Y2 (ja)
JPS58171108A (ja) 自動ゼロ補正付増幅器
JPS6132848B2 (ja)
JP3072576B2 (ja) 自動調整回路
JPH0572525B2 (ja)
JPS6271311A (ja) 可変利得回路