JPS60154289A - 表示装置 - Google Patents
表示装置Info
- Publication number
- JPS60154289A JPS60154289A JP59010612A JP1061284A JPS60154289A JP S60154289 A JPS60154289 A JP S60154289A JP 59010612 A JP59010612 A JP 59010612A JP 1061284 A JP1061284 A JP 1061284A JP S60154289 A JPS60154289 A JP S60154289A
- Authority
- JP
- Japan
- Prior art keywords
- image
- image data
- circuit
- display device
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の技術分野1
本発明は、文字及び図形等を重ね合わせて混合表示する
表示装置に関する。
表示装置に関する。
[発明の背景技術]
近時、陰極線管表示iI置(以)、甲にCR1と略称す
る)や表示パネル等に文字及び図形等を表示する場合に
、これら文字及び図形等を適当な数の画素に区切り、各
画素を白黒で表現することが行なわれている。更に、C
RT又はレーザー写真植字機或いは和文ワードプロセッ
サ等では文字をドツトに分解し、各ドラ・トの白黒で文
字を表現すると云うことが行なわれている。
る)や表示パネル等に文字及び図形等を表示する場合に
、これら文字及び図形等を適当な数の画素に区切り、各
画素を白黒で表現することが行なわれている。更に、C
RT又はレーザー写真植字機或いは和文ワードプロセッ
サ等では文字をドツトに分解し、各ドラ・トの白黒で文
字を表現すると云うことが行なわれている。
この場合、各文字や図形等の画素を分解する方法として
実闘昭58−52587j)公報によりドツト分解装置
が提案されている。第1図は該装置の構成概略を示し、
第2図はドツト分解した文字と画像したままの文字を重
畳して映出したときの説明図、第3図はドツト分解した
文字を撮像したままの文字を重畳して映出するための回
路図である。第1図乃至第3図に於いて、図中1は文字
握像用の撮像管、2は撮像管1に文字像を結像させるた
めのレンズ、3はドツト分解する文字、4は撮像管を上
下させる支柱、5は台板、6はドツト分解した文字及び
l1111シた文字画像を表示するCRT、7は入力用
キーボード、8は制m装置、9は配憶装置である。
実闘昭58−52587j)公報によりドツト分解装置
が提案されている。第1図は該装置の構成概略を示し、
第2図はドツト分解した文字と画像したままの文字を重
畳して映出したときの説明図、第3図はドツト分解した
文字を撮像したままの文字を重畳して映出するための回
路図である。第1図乃至第3図に於いて、図中1は文字
握像用の撮像管、2は撮像管1に文字像を結像させるた
めのレンズ、3はドツト分解する文字、4は撮像管を上
下させる支柱、5は台板、6はドツト分解した文字及び
l1111シた文字画像を表示するCRT、7は入力用
キーボード、8は制m装置、9は配憶装置である。
更に、20は一像装@1からの画像信号を一定レベルで
スライスし、アイジタル信号を生成するための]ンパレ
ータ、21はコンパレータ20が作ったディジタル信号
とビデオメモリからの信号を合成するビデオ合成回路で
ある。
スライスし、アイジタル信号を生成するための]ンパレ
ータ、21はコンパレータ20が作ったディジタル信号
とビデオメモリからの信号を合成するビデオ合成回路で
ある。
このように構成した文字ドラi・分解装置におさせ、レ
ンズ2を調節してmtibする文字像の大きざを調節す
る。そして撮像した文字の信号を制御回路8によってド
ツト分解してCRT6に映出し、キーボード7から指令
を送って修正などを行ない最終的に配憶装置9に記憶す
る。
ンズ2を調節してmtibする文字像の大きざを調節す
る。そして撮像した文字の信号を制御回路8によってド
ツト分解してCRT6に映出し、キーボード7から指令
を送って修正などを行ない最終的に配憶装置9に記憶す
る。
このような文字ドツト分解装置では、−像装置1から送
られてきている文字像のビデオ仏シJとビデオメモリ2
1に記憶されているビデオ信号をビデオ合成回路221
合成し、CRT 6で映出するものであるからビデオメ
モリ21に格納されている画像どうしの重ね合わせをす
ることができない。
られてきている文字像のビデオ仏シJとビデオメモリ2
1に記憶されているビデオ信号をビデオ合成回路221
合成し、CRT 6で映出するものであるからビデオメ
モリ21に格納されている画像どうしの重ね合わせをす
ることができない。
更に、文字及び図形等の画像の!uJQ合わせを行なう
表示装置が特開昭52−95926@公報により提案さ
れている。第4図は該表示装置の構成概略を示し、2組
のシングルメモリ制御装置を用 1い、それらのタイミ
ングの同期化とビデ′A(8号の論理和出力により、重
ね合わせ表示を行なうものである。図中30は情報処理
装置、31はキーボード、32はCRT、100及[F
200ハシングルメモリ制御装置である。103及び
203は入力1IIJI111回路、104及ff 2
04ハ記憶四路、105及び205はビデオ回路、10
6及び206はタイミング回路を夫々に示す。このよう
に構成した表示装置に於いて、上記シングルメモリ制御
装置100がr l jであり、同様な制御装置2GG
が[子]であって、親からの出力をCRT32に送り、
重ね合わせ画面を表示する。
表示装置が特開昭52−95926@公報により提案さ
れている。第4図は該表示装置の構成概略を示し、2組
のシングルメモリ制御装置を用 1い、それらのタイミ
ングの同期化とビデ′A(8号の論理和出力により、重
ね合わせ表示を行なうものである。図中30は情報処理
装置、31はキーボード、32はCRT、100及[F
200ハシングルメモリ制御装置である。103及び
203は入力1IIJI111回路、104及ff 2
04ハ記憶四路、105及び205はビデオ回路、10
6及び206はタイミング回路を夫々に示す。このよう
に構成した表示装置に於いて、上記シングルメモリ制御
装置100がr l jであり、同様な制御装置2GG
が[子]であって、親からの出力をCRT32に送り、
重ね合わせ画面を表示する。
このような表示装置では、複数の記憶回路(ビデ:lI
RAM)からのビデオ信号の論理和出力により重ね合わ
せ表示を行なうものであるから、画像の重畳した部分で
の画像の境界の識別が困難となる。
RAM)からのビデオ信号の論理和出力により重ね合わ
せ表示を行なうものであるから、画像の重畳した部分で
の画像の境界の識別が困難となる。
更に、コンビコータ又は邦文・英文等のワードプロセッ
サに用いられるドツト表示パターンを作成する際に、T
Vカメラから入力した画一や既に登録しである画像を参
照画像として用い5− 表示処理して見ようとする場合がある。このような場合
に参照画像と作成画像の両画像を同−画面で見ようとす
るとき、一般的にはCRT 1又は画像メモリ上でビデ
オ合成を行なうが、上記2つの画像の見分け(識別)が
困難であった。
サに用いられるドツト表示パターンを作成する際に、T
Vカメラから入力した画一や既に登録しである画像を参
照画像として用い5− 表示処理して見ようとする場合がある。このような場合
に参照画像と作成画像の両画像を同−画面で見ようとす
るとき、一般的にはCRT 1又は画像メモリ上でビデ
オ合成を行なうが、上記2つの画像の見分け(識別)が
困難であった。
[発明の目的]・
本発明の目的は、参照画一を数フィールドおきに表示す
ることにより文字・図形等の重ね合わせた画像表示、所
謂混合表示を容易に識別できる表示装置を提供する。
ることにより文字・図形等の重ね合わせた画像表示、所
謂混合表示を容易に識別できる表示装置を提供する。
[発明の概要1 ′
本発明は、画像データを複数の記憶手段に記憶し、記憶
した画像データをTV信号として出力し、1フィールド
単位で上記画像データの出力を選択決定して複数の画像
を同一画面内に混合表示する表示@4置である。
した画像データをTV信号として出力し、1フィールド
単位で上記画像データの出力を選択決定して複数の画像
を同一画面内に混合表示する表示@4置である。
E発明の実施例]
以下、本発明の実施例を添付図面に基づいて説明する。
第5図は本発明の表示*@の一実施例を示す構成図であ
る。同図に於いて、41は6− 文字及び図形等の画像をl1II!するms装置であり
、種々の光学系及び信号処理回路(図示せず)を備えて
いる。このms装置41はCCD、BB01MOSトラ
ンジスタ、静電銹導トランジスタ(5tatic l
nduction T ransistor )等の固
体胤嫌素子或いはイメージオルシコン、ビジ:1ン等の
撮像管を用いたTVカメラで構成される。42はA /
I)変換器であり、上記撮像@置41からのアナログ
の画像データをディジタルの画像データに変m ?#’
る。このAID変換器42はサンプル周波数が20 M
l−I Zで8ピット以上の分解能を備えた並列形A
/D変挽回路、A/D変換を2段に分割して行なう直並
列形A/1〕変換回路、上位ビット及び下位ビットに分
けてA/D変換を行ない比較回路の減少を図ったA/D
変換変換等路構成される。43及び44は夫々に第1及
び第2の画像メモリであり、上記画像メモリ43は上記
A/D変換器42からの画像データであるビデオ信号を
作成画像として記憶し、同様に画像メモリ44は上記画
像データを参照画像として記憶する。上記画像メモリ4
3.44はTV同期信号を取出して走査して記憶するメ
モリであり、スタティクRA M 。
る。同図に於いて、41は6− 文字及び図形等の画像をl1II!するms装置であり
、種々の光学系及び信号処理回路(図示せず)を備えて
いる。このms装置41はCCD、BB01MOSトラ
ンジスタ、静電銹導トランジスタ(5tatic l
nduction T ransistor )等の固
体胤嫌素子或いはイメージオルシコン、ビジ:1ン等の
撮像管を用いたTVカメラで構成される。42はA /
I)変換器であり、上記撮像@置41からのアナログ
の画像データをディジタルの画像データに変m ?#’
る。このAID変換器42はサンプル周波数が20 M
l−I Zで8ピット以上の分解能を備えた並列形A
/D変挽回路、A/D変換を2段に分割して行なう直並
列形A/1〕変換回路、上位ビット及び下位ビットに分
けてA/D変換を行ない比較回路の減少を図ったA/D
変換変換等路構成される。43及び44は夫々に第1及
び第2の画像メモリであり、上記画像メモリ43は上記
A/D変換器42からの画像データであるビデオ信号を
作成画像として記憶し、同様に画像メモリ44は上記画
像データを参照画像として記憶する。上記画像メモリ4
3.44はTV同期信号を取出して走査して記憶するメ
モリであり、スタティクRA M 。
或いは後述する本発明の表示装置を制御する一1ントロ
ーラの代りに用いることができるCRTコントローラ(
図示せず)内のリフレッシュメモリを用いてもよい。4
5はゲート回路であり、46は上記画像データの合成回
路であり1.l1記画像メモリ43及び画像メモリ44
からゲート回路45を介して出力される人々の作成ii
!Il像ど参照画像を合成づる。この合成回路46は上
記作成画像及び参照NilをOR回路を用いて両画像を
同じ濃度で合成(論理積)するか、或いは後述するよう
に加算回路を用いて」1記両画像の重なる部分が明るく
なるように合成できるような回路構成とづる。47はD
/A*換器であり、上記合成回路46によって合成され
た作成画像と参照画像の画像データをアナログ自−個月
に変換する。このD/A変換器47は、例えば、 1R
−2R抵抗ラダー形1) / A変換回路、■み付けI
I流切換え形AID変換回路、電−加算形A/D変換回
路、更に上位ビ、?トを電流加算形とし下位ビットをR
−2R抵抗ラダー形とず、るA/D変換回路等で構成す
る。り8は、陰極線管表示―置(CRT )、である。
ーラの代りに用いることができるCRTコントローラ(
図示せず)内のリフレッシュメモリを用いてもよい。4
5はゲート回路であり、46は上記画像データの合成回
路であり1.l1記画像メモリ43及び画像メモリ44
からゲート回路45を介して出力される人々の作成ii
!Il像ど参照画像を合成づる。この合成回路46は上
記作成画像及び参照NilをOR回路を用いて両画像を
同じ濃度で合成(論理積)するか、或いは後述するよう
に加算回路を用いて」1記両画像の重なる部分が明るく
なるように合成できるような回路構成とづる。47はD
/A*換器であり、上記合成回路46によって合成され
た作成画像と参照画像の画像データをアナログ自−個月
に変換する。このD/A変換器47は、例えば、 1R
−2R抵抗ラダー形1) / A変換回路、■み付けI
I流切換え形AID変換回路、電−加算形A/D変換回
路、更に上位ビ、?トを電流加算形とし下位ビットをR
−2R抵抗ラダー形とず、るA/D変換回路等で構成す
る。り8は、陰極線管表示―置(CRT )、である。
。
一方、49は搬像装[口からの画像データの同期信号成
分の分離回路である。この分、離開路49により垂直同
期信号、(Vsync、 )を50の上記画像メモリ4
3.43及びゲート回路45を一重部するコントローラ
に、送出する。このコントローラ50は入力用キーボー
ド(図示せず)或いは予じめプログラムされた混合表示
指令に基づいて上記画像メモリー431.44及びゲー
ト回路45にゲート信号(GS)を送出して制wする。
分の分離回路である。この分、離開路49により垂直同
期信号、(Vsync、 )を50の上記画像メモリ4
3.43及びゲート回路45を一重部するコントローラ
に、送出する。このコントローラ50は入力用キーボー
ド(図示せず)或いは予じめプログラムされた混合表示
指令に基づいて上記画像メモリー431.44及びゲー
ト回路45にゲート信号(GS)を送出して制wする。
次に実施例の動作について説明する。先ず、上記撮像[
1141から取込まれた文字及び図形等の画一データは
、上記A/D変換器42を経て、第1の画像メモリ43
及び第2の画像メモリ44に記憶する。本実施例では上
述のように9− 画像メモリ43は作成画像を、また画像メ七り44は参
照画像を記憶する。上記画像メ1戸)43.44 h”
3 it Tl ンh ITI −7501fi 61
7) &ll 、111111令に暮でいてインターレ
ースのCRT 48に表示される順に画像データが取出
される。この場合〜上記ゲーi・回路45に入力された
画一メモリ44の出力はフン、1− [1−ラ50から
のゲート信号(G 8 )がHighレベルの時だ番プ
通過づるようになっている、。−1,記コントローラ5
0内に於けるゲート信号(GS)の作成は、上記分離回
路49からの垂直同期信号(V 5ync、 )をクロ
ックとしたカウンタを用いればできる。例え1ば、第6
図に示1ように分離回路49からの垂直同期信号(V
5ync、 、)及びコントローラ50からのゲート信
@(GS)の・ように、2フイールドおきに画像メモリ
44の参照1IiiIIAメモリ43の作成画像に石畳
してCRT4B−ヒに混合表示することができる。この
為に、上記画像メモリ44の参照画一は4フイールドで
1フレームの全画像データを出力することになるが、そ
の10− 内の2フイールド、3フイールド目には、上記画像メモ
リ43の作成画像のみが上記CRT 48上に表示され
ることになる。それ故、上記参照画像はヂラツキが大き
くなり、作成画像と参照画像の上記CR1’ 48上で
の識別が極めて容易に行なうことができる。この場合、
上記合成回路46は上述のようにOR回路を用いて作成
画像及び参照画像を合成処理をするものであるが、上記
両画像の重なる部分が明るくなるように合成処理する場
合は加算回路を用いる。この場合は、上記D/A変換器
47の後段にアナログ加算回路を用いる。
1141から取込まれた文字及び図形等の画一データは
、上記A/D変換器42を経て、第1の画像メモリ43
及び第2の画像メモリ44に記憶する。本実施例では上
述のように9− 画像メモリ43は作成画像を、また画像メ七り44は参
照画像を記憶する。上記画像メ1戸)43.44 h”
3 it Tl ンh ITI −7501fi 61
7) &ll 、111111令に暮でいてインターレ
ースのCRT 48に表示される順に画像データが取出
される。この場合〜上記ゲーi・回路45に入力された
画一メモリ44の出力はフン、1− [1−ラ50から
のゲート信号(G 8 )がHighレベルの時だ番プ
通過づるようになっている、。−1,記コントローラ5
0内に於けるゲート信号(GS)の作成は、上記分離回
路49からの垂直同期信号(V 5ync、 )をクロ
ックとしたカウンタを用いればできる。例え1ば、第6
図に示1ように分離回路49からの垂直同期信号(V
5ync、 、)及びコントローラ50からのゲート信
@(GS)の・ように、2フイールドおきに画像メモリ
44の参照1IiiIIAメモリ43の作成画像に石畳
してCRT4B−ヒに混合表示することができる。この
為に、上記画像メモリ44の参照画一は4フイールドで
1フレームの全画像データを出力することになるが、そ
の10− 内の2フイールド、3フイールド目には、上記画像メモ
リ43の作成画像のみが上記CRT 48上に表示され
ることになる。それ故、上記参照画像はヂラツキが大き
くなり、作成画像と参照画像の上記CR1’ 48上で
の識別が極めて容易に行なうことができる。この場合、
上記合成回路46は上述のようにOR回路を用いて作成
画像及び参照画像を合成処理をするものであるが、上記
両画像の重なる部分が明るくなるように合成処理する場
合は加算回路を用いる。この場合は、上記D/A変換器
47の後段にアナログ加算回路を用いる。
尚、−上述のコントローラ50内に於いて、ゲート信号
(GS)を作成するには垂直同期信号(Vsync、
)をクロックとしたプログラマブルカウンタ回路を用い
れば何フィールド毎に上記画像メモリ44の参照画像を
混入すればよイかを選択可能となる。
(GS)を作成するには垂直同期信号(Vsync、
)をクロックとしたプログラマブルカウンタ回路を用い
れば何フィールド毎に上記画像メモリ44の参照画像を
混入すればよイかを選択可能となる。
第7図は本発明による表示装置の他の実施例を示す構成
図である。本実施例は上述の実施例に於ける第1の画像
メモリ43と合成回路46との間にゲート回路61を、
更に、該ゲート回路61とコントローラ50との間にイ
ンバータ62を設けたものである。従って、本実施例に
於いては上述の実施例と同等の機能を備λた回路構成は
同一の符号を付記し、その説明は省略する。
図である。本実施例は上述の実施例に於ける第1の画像
メモリ43と合成回路46との間にゲート回路61を、
更に、該ゲート回路61とコントローラ50との間にイ
ンバータ62を設けたものである。従って、本実施例に
於いては上述の実施例と同等の機能を備λた回路構成は
同一の符号を付記し、その説明は省略する。
第7図に於いて、ゲート回路61は画像メtす43に対
するゲート回路であり、またインバータ62はコントロ
ーラ50から送出されるゲート信号(GS)を反転した
ゲート信号(GS)を得るためのインバータである。上
記構成にJ:って明らかなように、上記画像メモリ43
に対してゲート回路61を設番」ることによって、画像
メモリ44の参照画縁を出力する場合に有効となる。即
ち、−F記画像メ王り43の作成画像を停止させること
ができるので画像メモリ44ノ の参照画像を上述の実施例より上記両画像の識別がより
一層に明確に混合表示することができ (る。この時は
ゲート信号(GS)としては、−ト記ゲート回路45に
対するゲート信号(GS)の論理を反転させた反転ゲー
ト信号(GQ・〉を用□いる。
するゲート回路であり、またインバータ62はコントロ
ーラ50から送出されるゲート信号(GS)を反転した
ゲート信号(GS)を得るためのインバータである。上
記構成にJ:って明らかなように、上記画像メモリ43
に対してゲート回路61を設番」ることによって、画像
メモリ44の参照画縁を出力する場合に有効となる。即
ち、−F記画像メ王り43の作成画像を停止させること
ができるので画像メモリ44ノ の参照画像を上述の実施例より上記両画像の識別がより
一層に明確に混合表示することができ (る。この時は
ゲート信号(GS)としては、−ト記ゲート回路45に
対するゲート信号(GS)の論理を反転させた反転ゲー
ト信号(GQ・〉を用□いる。
本実施例は上述の実施例と同様に上記合成回路46に、
OR回路、或いは周知の合成回路に上記D/Am換器4
7を接続し、該変換器47の後段にアナログ加算回路を
設けて混合表示の種々の処理・操作をすることもできる
。
OR回路、或いは周知の合成回路に上記D/Am換器4
7を接続し、該変換器47の後段にアナログ加算回路を
設けて混合表示の種々の処理・操作をすることもできる
。
本発明は上述の実施例に限定されることなく幾多の食更
ができる。例えば、上述の第26実施例に於いて、上記
ゲート回路45またはゲート回路61を通過させる経路
(図示せず)を設けることによって実画像メモリ43ま
たは画像メモリ44から合成回路46への画像データ選
択可能な回路構成にすることができる。このような構成
によって、作成画像または参照画像のいずれか一方の画
像を常に表示させておくことができる。
ができる。例えば、上述の第26実施例に於いて、上記
ゲート回路45またはゲート回路61を通過させる経路
(図示せず)を設けることによって実画像メモリ43ま
たは画像メモリ44から合成回路46への画像データ選
択可能な回路構成にすることができる。このような構成
によって、作成画像または参照画像のいずれか一方の画
像を常に表示させておくことができる。
[発明の効果]
本発明の表示装置によれば、複数の画像メモ13−
リ上の画像デー:夕をCRT上に混合表示することが費
き、且つ作成画像及び参照画像の境界を容易に識別する
ことができる。
き、且つ作成画像及び参照画像の境界を容易に識別する
ことができる。
第1図は従来のドツト分解装置の構成概略図、第2図蝕
該装置□に於<するドツト分解した文字と1働したまま
め文字を重畳して映出した゛ときの説明図、第1因は該
装−のドツト分解した文字を一層した鎌まめ文字をff
1畳して映出】るだめの回路図、第4−は従来の画像重
ね合わせて表示する表示装置の構成概略図、第5図は本
発明による表示装置の一実施例の構成図、第6図は該表
示m*の動作を説明するための信号波形図、第7図は本
発明に・よる表示装置の他の実施例の構成図を夫々に示
す図である。 41・・・撮像am、 42・・・□A1012換器、□ 43.44・−・画像メモリ、 45、61・・・ゲート回路、 46・・・合成回路、 ゛ 14− 47・・・D/A変換器、 48・・・CRT、 49・・・分離回路、 50・・・コントローラ、 62・・・インバータ。 特n出軸人 15− 第1図 第20! 手本タトンflLtEii用 (1層発〉昭和59 (
:r:(、月り[1 1、事イ1の表示 昭和59訂特許願第10612舅 2、発明の名称 表示装置 3、補正をする者 自発補正 5、補正の対象 明細型の発明の詳細な説明の欄 6、補正の内容 (別紙のとおり) (別 紙) (1)明細書第11頁第10行目〜同頁12行目の「こ
の場合は、上記D/A交換器47の後段にアナログ加算
回路を用いる。」を下肥のように訂正する。 [この場合は、上記D/A交換器を]−記画像メモリ4
3.44用に夫々に持ちその後段にアナログ加算回路を
用いる。」 特許出願人 吏 1−
該装置□に於<するドツト分解した文字と1働したまま
め文字を重畳して映出した゛ときの説明図、第1因は該
装−のドツト分解した文字を一層した鎌まめ文字をff
1畳して映出】るだめの回路図、第4−は従来の画像重
ね合わせて表示する表示装置の構成概略図、第5図は本
発明による表示装置の一実施例の構成図、第6図は該表
示m*の動作を説明するための信号波形図、第7図は本
発明に・よる表示装置の他の実施例の構成図を夫々に示
す図である。 41・・・撮像am、 42・・・□A1012換器、□ 43.44・−・画像メモリ、 45、61・・・ゲート回路、 46・・・合成回路、 ゛ 14− 47・・・D/A変換器、 48・・・CRT、 49・・・分離回路、 50・・・コントローラ、 62・・・インバータ。 特n出軸人 15− 第1図 第20! 手本タトンflLtEii用 (1層発〉昭和59 (
:r:(、月り[1 1、事イ1の表示 昭和59訂特許願第10612舅 2、発明の名称 表示装置 3、補正をする者 自発補正 5、補正の対象 明細型の発明の詳細な説明の欄 6、補正の内容 (別紙のとおり) (別 紙) (1)明細書第11頁第10行目〜同頁12行目の「こ
の場合は、上記D/A交換器47の後段にアナログ加算
回路を用いる。」を下肥のように訂正する。 [この場合は、上記D/A交換器を]−記画像メモリ4
3.44用に夫々に持ちその後段にアナログ加算回路を
用いる。」 特許出願人 吏 1−
Claims (1)
- 【特許請求の範囲】 1、画像データを記憶する複数の記憶手段と、該記憶手
段内の画像データをTV信号として出力する出力手段と
、1フィールドψ位で上記記憶手段からの画像データの
出力を選択決定する手段と、上記記憶手段からの画1f
lF−タを混合出力する手段とを備え、複数の画像を同
一画面内に混合表示することを特徴とする表示装置。 2、特許請求の範囲第1項記載の表示装置に於いて、上
記出力手段が記憶手段内の画像データを飛び越し走査T
V信号として出力することを特徴とする表示装置。 3、特許請求の範囲第1項または第2項2載の表示装置
に於いて、上記記憶手段に対応して画像データを選択決
定する手段を備え、1フイールド中に一方の画像データ
を表示するときは他方の画像データの表示を停止するこ
とにより、一方の画像のみを表示することを特徴とする
表示装置。 4、特許請求の範囲第1項または第2項の表示装置に於
いて、上記記憶手段の画像データを選択決定する手段に
指定した画像データを通過させる回路手段を備え、上記
画像データを常時出力することを特徴とする表示iI置
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59010612A JPS60154289A (ja) | 1984-01-23 | 1984-01-23 | 表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59010612A JPS60154289A (ja) | 1984-01-23 | 1984-01-23 | 表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60154289A true JPS60154289A (ja) | 1985-08-13 |
Family
ID=11755060
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59010612A Pending JPS60154289A (ja) | 1984-01-23 | 1984-01-23 | 表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60154289A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6282477A (ja) * | 1985-10-07 | 1987-04-15 | Canon Inc | 表示装置 |
JPS6344687A (ja) * | 1986-08-12 | 1988-02-25 | 株式会社日立製作所 | 画像表示装置 |
-
1984
- 1984-01-23 JP JP59010612A patent/JPS60154289A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6282477A (ja) * | 1985-10-07 | 1987-04-15 | Canon Inc | 表示装置 |
JPS6344687A (ja) * | 1986-08-12 | 1988-02-25 | 株式会社日立製作所 | 画像表示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4317114A (en) | Composite display device for combining image data and method | |
JPH087567B2 (ja) | 画像表示装置 | |
JPH0514852A (ja) | 電子カメラシステムでの画面編集装置 | |
JPH04351181A (ja) | マルチメディア・システム | |
JPH0934426A (ja) | 映像表示方法 | |
JPH04316090A (ja) | マルチメディア・バス・システム及びマルチメディア・システム | |
JPH0336596A (ja) | オーバースキャン・イメージの表示方法及び表示装置 | |
JPH0423994B2 (ja) | ||
JPH01296879A (ja) | 文字多重放送受信装置 | |
US6552750B1 (en) | Apparatus for improving the presentation of graphics data on a television display | |
JPH07105914B2 (ja) | 画像出力制御装置 | |
JPH04291624A (ja) | 調停装置 | |
JP3685668B2 (ja) | マルチスクリーン用画面合成装置 | |
JPS60154289A (ja) | 表示装置 | |
JP2896414B2 (ja) | 表示装置 | |
JPS62239672A (ja) | 表示方法 | |
JPH0662338A (ja) | 字幕の縦横変換装置 | |
JPS6118776B2 (ja) | ||
JP2781924B2 (ja) | スーパーインポーズ装置 | |
JPH06261262A (ja) | マルチ画面表示方法 | |
JPH01143580A (ja) | 文字放送受信装置 | |
JPH04315198A (ja) | マルチメディア・システム用の情報処理装置 | |
JP2905485B2 (ja) | 画像処理装置 | |
JPH0744151A (ja) | 映像表示装置 | |
JPH06105226A (ja) | 画像合成装置 |