JPS60138634A - 信号処理装置 - Google Patents

信号処理装置

Info

Publication number
JPS60138634A
JPS60138634A JP58251835A JP25183583A JPS60138634A JP S60138634 A JPS60138634 A JP S60138634A JP 58251835 A JP58251835 A JP 58251835A JP 25183583 A JP25183583 A JP 25183583A JP S60138634 A JPS60138634 A JP S60138634A
Authority
JP
Japan
Prior art keywords
bus
data
controller
signal
computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58251835A
Other languages
English (en)
Inventor
Nobuo Fukushima
信夫 福島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP58251835A priority Critical patent/JPS60138634A/ja
Priority to GB08426097A priority patent/GB2152249B/en
Priority to CA000465783A priority patent/CA1218751A/en
Publication of JPS60138634A publication Critical patent/JPS60138634A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は、映像信号をデータ処理する信号処理装置に
関するものである。
〔従来技術〕
画像表示装置上に動(画像を表示するためには、少なく
とも各フィールド(例えば60フィールド/秒〕内で所
定の画像処理を実行し得ることが要求される。
従来、この種の装置として第1図に示すものがあった。
図において、1は水平及び垂直同期信号、及びエンコー
ドされたカッ−信号を含むビデオ信号VIを導く線、2
はこのビデオ信号Vlを色信号R,G、Hに分離するデ
コーダ、3は色信号R1B、Gをディジタル信号形式に
変換するアナログ・ディジタル(A/D)変換器、4は
ディジタル化された色信号R’ 、 B’ 、G’をソ
レームを単位として記憶するフレームメモリ、5はフレ
ームメモリ4のデータDをDMA(ダイレクトメモリア
クセスンで転送するためのインタンエイス、6は計算機
(CPU)、7は計算機6のプログラム及びデータを記
憶する(主)メモリ、8は計算機6のデータを記憶する
ディスクコントローラ、9は計算機6のデータを記憶す
るディスク、lOは計算機6のデータの入出力装置、1
1はインターフェイス5〜デイスク9を接続するバス、
12はインター7エイス5〜デイスク9を接続するPC
CH(プログラムコントロールチャンネル)、13はフ
レームメモリ4のデータDをディジタル・アナログ(D
/A )変換するD/A変換器、14はD/A変換器1
3の出力のエンコーダである。
ビデオ信号VIは、まずデコーダ2によりデコードされ
て、赤、青、緑の色信号R,G、Hに分離される。次に
色信号R,G、BはA/D変換器3でディジタルの色(
A@R’ 、 B’ 、 G’に変換され、7レームメ
モリ4に入力され、その1画面(lフィールド又はlフ
レーム)分が記憶される。フレームメモリ4のデータD
はイータフェイス5を経由して計算機60″W埋のもと
にメモリ7へDMA転送される。メモリ7に転送された
データはその仮計算機6により画像処理される。これよ
り処理された結果は、ディスクコントローラ8を経由し
てディスク9に送られ、記憶される。ディスク9に記憶
されたデータは、バス11及びインタフェイス5を経由
してフレームメモリ4に転送され、次いでD/A変換器
13でアナ日ダレベルの色信号に変換され、更にエンコ
ー4’14でビデオ信号VOKエンコードされて出力さ
れる。入出力装置10はデータの読み込み、出力の際A
D変換器3、フレームメモリ4及びD/A変換器13に
転送要求(指令)を出力し、かつこれらの状態を把握す
る機能をもつ。
従来の装置は以上のように構成されているので、1枚の
画像を計算機へ入力するのに要する時間Tは、例えば〜
TSC信号の場合、表示#i像の解像度を縦480本、
横512本、A/D変換のピット数を8ビツト、DMA
バスインタフェイスの転送速度を64にバイト7秒とす
れば、 また表示を行う場合も入力と逆の動作であるから同様の
時間を要する。したがって、このような入出力処理を同
時に行うと、20秒以上の処理時間が必要であった。ま
た、計算機は、画像のオンライン処理を行っている間は
フレームメモリから共通のバスを介して直接D/A変換
器へ画像データを出力するため、その間他の処理を実行
できない欠点があった。
〔発明の概要〕
この発明は、上記のような従来のものの欠点を除去し、
かつ周辺装置間で直接画像信号データを転送させるため
の専用のバスを備えることにより、ビデオ信号のリアル
タイム処理と計算機への画像入力処理とが平行して実行
できるようにした信号処理装置を提供することを目的と
している。
〔発明の実施例〕
以下、この発明の一実施例を図を用いて説明する。第2
図において、第1図と同一符号は同一部分を示し、15
はバスコントローラであり、AD変換器3よりA/D変
換されたディジタル信号を入力する。16はビデオ信号
VIに同期してデータ転送を制御するバスコントローラ
、17はデータをサイクリックに読出すバスコントロー
ラ、18はビデオ信号Vlと同期して表示用データをサ
イクリックに転送するバスである。バス18は、計算機
6、メモリ7、ディスクコントローラ8、バスコントロ
ーラ15及び17に接続され、これらの間で互に授受す
るデータ信号を転送する線と、ビデオ信号Vlから検出
した水平及び垂直同期信号に同期し、データ信号をスト
ローブするためのタイミング信号を転送する線とを含む
。この水平及び垂直同期信号並びにタイミング信号はバ
スコントローラ16からバスB上に送出される。
動作において、ビデオ信号VIは、バスコントルーラ1
6の制御lIKより、デコーダ2、A/D変換器3.バ
スコントローラ15.バス18、パスコンドロー517
.D/A変換bl 3及びエンコーダ14を介して図示
なしの画像表示装置に転送され、これに表示される。同
様に、メモリ7及びディスク9に登録されているデータ
もバス18を介してバスコントローラ17に転送するこ
と、及びバスコントローラ15のデータをバス18を介
してメモリ7及びディスクコントロー28に転送するこ
とも行なわれる。これらの転送がバス11及び12から
独立しているバス18により行なわれるので、その間で
あっても計算機6はバス11及び12を介してメモリ7
やディスクコントローラ8との間でデータの授受を伴う
データ処理を実行することができる。このデータ処理に
は多量の処理時間を必要とする動画表示のためのバック
グラウンド処理も含まれる。
なお上記実施例では画像信号はカラービデオ信号で説明
したが白黒ビデオなどサイクリックな画像を表示するた
めの信号であってもよい。また、第2図中パスコントロ
ーラ16及び計算機6以外の装置を復数個接続して利用
することも可能である。
〔発明の効果〕
以上のようにこの発明によれば、画像信号に同期した画
像信号のバスとそのコントローラとを信号処理装置内に
設けたので、計算機の処理を中断させることな(、リア
ルタイムで画像信号データの登録、検索などの処理がで
きる効果がある。
【図面の簡単な説明】
第1図は従来の信号処理装置のブロック図、第2図は本
発明の一実施例による信号処理装置のブロック図である
。 2・・・デコーダ、3・・・A/D変換器、4・・・フ
レームメモリ、6・・・計算機、7・・・メモリ、8・
・・ディスクコ/トローラ、9・・・ディスク、lO・
−・入出力装置、11,12,18・・・バス、13・
・・D/A変換器、14・・・エンコーダ、15,16
,17・・・バスコントp−2゜ なお、図中同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 連続的な映像信号のデータを蓄fR子る画像メモリより
    上記データを第1バスを介して読み込み、主メモリに記
    憶しているプログラムに従い、所定の画像処理をリアル
    タイムで実行する計算機を備えた信号処理装置において
    、上記画像メモリ及び主メモリを含む周辺装置間を従続
    す−も第2バスと、この第2バスを介し、上記映yJ信
    号に同期して上記周辺装置間で直接データのアクセスを
    するためのコントローラとを備えたことを特徴とする信
    号処理装置。
JP58251835A 1983-12-26 1983-12-26 信号処理装置 Pending JPS60138634A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP58251835A JPS60138634A (ja) 1983-12-26 1983-12-26 信号処理装置
GB08426097A GB2152249B (en) 1983-12-26 1984-10-16 Video signal processor
CA000465783A CA1218751A (en) 1983-12-26 1984-10-18 Processor for video signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58251835A JPS60138634A (ja) 1983-12-26 1983-12-26 信号処理装置

Publications (1)

Publication Number Publication Date
JPS60138634A true JPS60138634A (ja) 1985-07-23

Family

ID=17228632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58251835A Pending JPS60138634A (ja) 1983-12-26 1983-12-26 信号処理装置

Country Status (1)

Country Link
JP (1) JPS60138634A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8436915B2 (en) 2007-11-13 2013-05-07 Canon Kabushiki Kaisha Image processing apparatus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5572245A (en) * 1978-11-27 1980-05-30 Yokogawa Hokushin Electric Corp Data transmission system for crt display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5572245A (en) * 1978-11-27 1980-05-30 Yokogawa Hokushin Electric Corp Data transmission system for crt display unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8436915B2 (en) 2007-11-13 2013-05-07 Canon Kabushiki Kaisha Image processing apparatus

Similar Documents

Publication Publication Date Title
US4996598A (en) Apparatus for processing video signal
JPS60138634A (ja) 信号処理装置
JPH0210975B2 (ja)
JPS61208992A (ja) ビデオ信号分析処理方法およびその装置
JPH03192392A (ja) 映像信号出力装置
US4903227A (en) Processor for digitized video having common bus for real time transfer of input and output video data
CA1218751A (en) Processor for video signals
WO2017000391A1 (zh) 组合电视及其启动过程中视频信号显示方法、主机芯片
WO2023121326A1 (ko) 전자 장치 및 그 제어 방법
KR0152292B1 (ko) 화상처리시스템
JP2985194B2 (ja) 画像処理装置
JPH02127879A (ja) 映像信号処理装置
KR100284179B1 (ko) 브이지에이모드의 그래픽 데이타 변환장치
JPH0983882A (ja) ビデオキャプチャ装置
JPH01173269A (ja) 色物体位置自動測定装置
JPH0380375A (ja) 画像データ処理装置
JPS61252783A (ja) 画像伝送装置
JPS58207169A (ja) 撮像情報入力インタフエ−ス回路
JPS635552U (ja)
JPS62102689A (ja) 映像インタフエ−ス装置
TW200822714A (en) Method of capturing and outputting digital image data from image capturing device and the digital signal processor thereof
JPH01124064A (ja) 画像処理システム
JPS62175083A (ja) カラ−画像の画像処理装置
JPH0659105B2 (ja) ビデオ製版装置における色修正方法
JPH03144777A (ja) 音声画像処理装置