JPS5995720A - 受信装置 - Google Patents
受信装置Info
- Publication number
- JPS5995720A JPS5995720A JP20669082A JP20669082A JPS5995720A JP S5995720 A JPS5995720 A JP S5995720A JP 20669082 A JP20669082 A JP 20669082A JP 20669082 A JP20669082 A JP 20669082A JP S5995720 A JPS5995720 A JP S5995720A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- detection
- control
- tuning
- stored
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J7/00—Automatic frequency control; Automatic scanning over a band of frequencies
- H03J7/02—Automatic frequency control
Landscapes
- Circuits Of Receivers In General (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、ラジオ、ステレオ、テレビ等の受信機や通信
機等の受信装置に関するものである。
機等の受信装置に関するものである。
従来例の構成とその問題点
近年、受信機や通信機等の受信装置の製造において、コ
ストダウンの検討が進んでいるが、フロントエンドのト
ラッキング調整に要するコストのウェイトも大きいため
、その省力化や省略化が進められている。従来のトラッ
キング調整においては、2点もしくは1点の同調周波数
調整点に対して、機械的可変インダクタ及び機械的可変
トリマコンデンサを最適なインダクタンス及びキャパシ
タンスを呈する様に、機械的もしくは人為的にくり返し
て各セット毎に調整を行っていた。
ストダウンの検討が進んでいるが、フロントエンドのト
ラッキング調整に要するコストのウェイトも大きいため
、その省力化や省略化が進められている。従来のトラッ
キング調整においては、2点もしくは1点の同調周波数
調整点に対して、機械的可変インダクタ及び機械的可変
トリマコンデンサを最適なインダクタンス及びキャパシ
タンスを呈する様に、機械的もしくは人為的にくり返し
て各セット毎に調整を行っていた。
しかしながら、上記の様な調整においては多大の時間と
労力を必要とし、又その設備に要する費用と設置場所の
確保も大きな問題であった。更に、調整点が2点もしく
は1点であるため、調整点以外の同調周波数においては
かならずトラッキングエラーが発生し、感度が低下して
いた。
労力を必要とし、又その設備に要する費用と設置場所の
確保も大きな問題であった。更に、調整点が2点もしく
は1点であるため、調整点以外の同調周波数においては
かならずトラッキングエラーが発生し、感度が低下して
いた。
発明の目的
本発明は上記従来の欠点を解消するもので、トラッキン
グ調整の自動化を実現できると共に、トラッキングエラ
ーを皆無にすることのできる受信装置を提供することを
目的とする。
グ調整の自動化を実現できると共に、トラッキングエラ
ーを皆無にすることのできる受信装置を提供することを
目的とする。
発明の構成
」二記目的を達するため、本発明の受信装置は、局部発
振器の発振周波数を設定する局部発振制御部と、高周波
増幅器の同調周波数を設定する同調制御部と、この同調
制御部の設定条件を記憶するメモリ部と、検波出力のφ
を検出する検出部と、この検出部の検出信号によって前
記同調制御部の設定信号を制御する検出制御部とを備え
、トラッキング調整に際して、前記局部発振制御部の第
1の制御信号に対応して、前記検出部で鍾が最高となる
前記同調制御部の第2の制御信号が自動制御機能によっ
て設定されると共に、前記第2の制御信号を前記第1の
制御信号と対応して記憶し、トラッキング調整終了後は
、前記局部発振制御部の操作によって記憶内容に従い前
記第2の制御信号を出力する構成としたものである。
振器の発振周波数を設定する局部発振制御部と、高周波
増幅器の同調周波数を設定する同調制御部と、この同調
制御部の設定条件を記憶するメモリ部と、検波出力のφ
を検出する検出部と、この検出部の検出信号によって前
記同調制御部の設定信号を制御する検出制御部とを備え
、トラッキング調整に際して、前記局部発振制御部の第
1の制御信号に対応して、前記検出部で鍾が最高となる
前記同調制御部の第2の制御信号が自動制御機能によっ
て設定されると共に、前記第2の制御信号を前記第1の
制御信号と対応して記憶し、トラッキング調整終了後は
、前記局部発振制御部の操作によって記憶内容に従い前
記第2の制御信号を出力する構成としたものである。
実施例の説明
以下、本発明の一実施例について、図面に基づいて説明
する。
する。
第1図は禾発明の一実施例における受信装置の要部の回
路ブロック図であり、第1図において、(1)はアンテ
ナ、(2)は高周波増幅器、(3)は混合器、(4)は
局部発振器、(5)は中間周波増幅器、(6月よ検波器
、(7)は弊検出器、(8)は検出制御器、(9)はデ
ィジタルコード発生器、QOはD/Aコン)<−タ、(
6)はメモリ、1.14は局発制yHI器、Q峰はテス
ト信号発生器、(14)はアッテネータ、q9〜tmは
ス・fツチ、(鴫は検波出力幅1子である。
路ブロック図であり、第1図において、(1)はアンテ
ナ、(2)は高周波増幅器、(3)は混合器、(4)は
局部発振器、(5)は中間周波増幅器、(6月よ検波器
、(7)は弊検出器、(8)は検出制御器、(9)はデ
ィジタルコード発生器、QOはD/Aコン)<−タ、(
6)はメモリ、1.14は局発制yHI器、Q峰はテス
ト信号発生器、(14)はアッテネータ、q9〜tmは
ス・fツチ、(鴫は検波出力幅1子である。
1〜ラツキング調整に際しては、ます局発制御器aカに
J:って、局部発振器(4)の発振周波数が、受信周波
数帯の最低チャンネルが受信可能な以に設定される。こ
れと同時に、テスト信号発生器α東は受信周波数帯の最
低チャンネルのテスト信号を発生する。このテスト信号
は、アッテネータ042を通じてアンテナ(1)に供給
され、高周波増幅器(2)に入力される。混合器(3)
でテスト信号と局部発振信号とが混合され、これにより
発生する中間周波信号は、中間周波増幅器(5)で増幅
された後、検波器(6)で検波され、検波出力が検波出
力端子θりに出力される。
J:って、局部発振器(4)の発振周波数が、受信周波
数帯の最低チャンネルが受信可能な以に設定される。こ
れと同時に、テスト信号発生器α東は受信周波数帯の最
低チャンネルのテスト信号を発生する。このテスト信号
は、アッテネータ042を通じてアンテナ(1)に供給
され、高周波増幅器(2)に入力される。混合器(3)
でテスト信号と局部発振信号とが混合され、これにより
発生する中間周波信号は、中間周波増幅器(5)で増幅
された後、検波器(6)で検波され、検波出力が検波出
力端子θりに出力される。
この検波出力の一部はS/’N検出器(7)に供給され
、S//1<が最高となる様に検出制御器(8)が動作
して、ディジクルコード発生器(9)の掃引発生するデ
ィシタルレイ言号がメモリ01)を通じていコンノく一
部00に供給される。検出制御器(8)は同時に、SA
検出を容易にするためにテスト信号を適当なレベルにす
るアッテネータ0勺も制御する。以上の動作で高周波増
幅器(2)の調整が完了すると、D/AコンバータαQ
のディジタル入力信号はメモリQ漫に記憶されて最低受
信チャンネルの調整が終了する。他の受信チャンネルに
対しても、上記と同様の動作のくり返しによって順次高
周波増幅器〈2)を調整し、各々最適なり/Aコンバー
タQOのディジタル入力信号をメモリ(ロ)に記憶する
。ここで、局発制御器@の制御出力信号に対するテスト
信号発生器a3の出力信号周波数はあらかじめ設定され
ているものとする。
、S//1<が最高となる様に検出制御器(8)が動作
して、ディジクルコード発生器(9)の掃引発生するデ
ィシタルレイ言号がメモリ01)を通じていコンノく一
部00に供給される。検出制御器(8)は同時に、SA
検出を容易にするためにテスト信号を適当なレベルにす
るアッテネータ0勺も制御する。以上の動作で高周波増
幅器(2)の調整が完了すると、D/AコンバータαQ
のディジタル入力信号はメモリQ漫に記憶されて最低受
信チャンネルの調整が終了する。他の受信チャンネルに
対しても、上記と同様の動作のくり返しによって順次高
周波増幅器〈2)を調整し、各々最適なり/Aコンバー
タQOのディジタル入力信号をメモリ(ロ)に記憶する
。ここで、局発制御器@の制御出力信号に対するテスト
信号発生器a3の出力信号周波数はあらかじめ設定され
ているものとする。
メモリαυには局発制御器(2)の制御出力信号に対応
したD/AコンバータαOのディジタル入力信号がメモ
リされると同時に、それに対応する制御出力信号も対応
記憶される。局部発振器(4)は、PLLシンセサイザ
発振器もしくはD/Aコンバータを用いた開ループシン
セサイザ発振器を用いたもので、ディジタル信号によっ
てその発振周波数が制御されるものである。以上の説明
では、受信周波数帯の最低の受信チャンネルから順次最
高の受信チャンネルまでを調整しtこが、受信チャンネ
ルの設定順序は任意に設定することも可能である。いう
までもなく、高周波増幅器(2)は、使用する同調回路
部品として、電圧可変リアクタンス素子もしくは電流可
変リアクタンス素子を用いて構成されたものである。ス
イッチ←9〜α匂が閉状態にある場合に、上記の調整及
び設定がなされるものであり、調整及び設定が終了すれ
ば、スイッチa9〜0均を開状態とすることにより、受
信機は通常の受信機能状態になる。睦検出器(7)、検
出制御器(8)、ディジタルコード発生器(9)、テス
ト信号発生器θ免、及びアッテネータ(14)より成る
調整設定回路部は、受信機に内蔵してもよく、あるいは
調整設定治具として受信機の外部に接続設置する様にし
てもよい。
したD/AコンバータαOのディジタル入力信号がメモ
リされると同時に、それに対応する制御出力信号も対応
記憶される。局部発振器(4)は、PLLシンセサイザ
発振器もしくはD/Aコンバータを用いた開ループシン
セサイザ発振器を用いたもので、ディジタル信号によっ
てその発振周波数が制御されるものである。以上の説明
では、受信周波数帯の最低の受信チャンネルから順次最
高の受信チャンネルまでを調整しtこが、受信チャンネ
ルの設定順序は任意に設定することも可能である。いう
までもなく、高周波増幅器(2)は、使用する同調回路
部品として、電圧可変リアクタンス素子もしくは電流可
変リアクタンス素子を用いて構成されたものである。ス
イッチ←9〜α匂が閉状態にある場合に、上記の調整及
び設定がなされるものであり、調整及び設定が終了すれ
ば、スイッチa9〜0均を開状態とすることにより、受
信機は通常の受信機能状態になる。睦検出器(7)、検
出制御器(8)、ディジタルコード発生器(9)、テス
ト信号発生器θ免、及びアッテネータ(14)より成る
調整設定回路部は、受信機に内蔵してもよく、あるいは
調整設定治具として受信機の外部に接続設置する様にし
てもよい。
この様に本実施例によれば、受信チャンネルの全て、も
しくは任意の一部の受信チャンネルに対してトラッキン
グ調整設定を行い、その設定条件を記憶させることによ
り、トラッキングエラーを皆無にすることが可能である
。
しくは任意の一部の受信チャンネルに対してトラッキン
グ調整設定を行い、その設定条件を記憶させることによ
り、トラッキングエラーを皆無にすることが可能である
。
第2図は本発明の別の実施例を示し、この実施例は、上
記第1の実施例に対して、中間周波増幅器(5)の出力
の一部がレベル検出器−に入力され、その出力が検出制
御器Qυに供給される様に構成される点が異なる。この
場合のトラッキング調整設定の判定基準は、中間周波信
号レベルが最大となる点に置かれる。その他の動作は上
記第1の実施例と同様である。
記第1の実施例に対して、中間周波増幅器(5)の出力
の一部がレベル検出器−に入力され、その出力が検出制
御器Qυに供給される様に構成される点が異なる。この
場合のトラッキング調整設定の判定基準は、中間周波信
号レベルが最大となる点に置かれる。その他の動作は上
記第1の実施例と同様である。
なお、上記各実施例においては、メモリ(110として
ディジタルメモリを用いたが、メモリαυはディジタル
メモリに限定されるものではなく、電圧記憶という機能
を有するものでさえあればよく、例えばアナログ電圧メ
モリ等を用いることができる。
ディジタルメモリを用いたが、メモリαυはディジタル
メモリに限定されるものではなく、電圧記憶という機能
を有するものでさえあればよく、例えばアナログ電圧メ
モリ等を用いることができる。
発明の詳細
な説明したように本発明によれば、任意の受信チャンネ
ルの全てに対して自動的にトラッキング調整設定がなさ
れ、その調整設定条件が記憶されると共に任意に読出し
可能であるように構成したので、トラッキング調整の自
動化による調整スピードのアップや省力化によるコスト
ダウンを実現し得、また全受信チャンネルをトラッキン
グレス状態で高感度受信し得る。さらには、トラッキン
グ調整手段は電圧値の設定による構成のみとしているの
で、フロントエンド部の機械的可動調整部品を皆無にで
き、したがって同調精度の経時変化が極小で機械的振動
に対しても安定である。
ルの全てに対して自動的にトラッキング調整設定がなさ
れ、その調整設定条件が記憶されると共に任意に読出し
可能であるように構成したので、トラッキング調整の自
動化による調整スピードのアップや省力化によるコスト
ダウンを実現し得、また全受信チャンネルをトラッキン
グレス状態で高感度受信し得る。さらには、トラッキン
グ調整手段は電圧値の設定による構成のみとしているの
で、フロントエンド部の機械的可動調整部品を皆無にで
き、したがって同調精度の経時変化が極小で機械的振動
に対しても安定である。
第1図は本発明の一実施例における受信装置の要部の回
路ブロック図、第2図は本発明の別の実施例における受
信装置の要部の回路ブロック図である。 (1)・・・アンテナ、(2)・・・高周波増幅器、(
3)・・・混合器、(4)・・・局部発振器、(5)・
・・中間周波増幅器、(6)・・・検波器、(7)・−
・φ検出器、(8)・・・検出制御器、(9)・・・デ
ィジタルコード発生器、(if)−・・D/Aコンバー
タ、Qυ・・・メモリ、(ロ)・−局発制御器、o4・
・・テスト信号発生器、(14)・・・アッテネータ、
(へ)〜(I81・・・スイッチ、叫・・・検波出力端
子、翰・・・レベル検出器、H・・・検出制御器代理人
轟 本 義 弘
路ブロック図、第2図は本発明の別の実施例における受
信装置の要部の回路ブロック図である。 (1)・・・アンテナ、(2)・・・高周波増幅器、(
3)・・・混合器、(4)・・・局部発振器、(5)・
・・中間周波増幅器、(6)・・・検波器、(7)・−
・φ検出器、(8)・・・検出制御器、(9)・・・デ
ィジタルコード発生器、(if)−・・D/Aコンバー
タ、Qυ・・・メモリ、(ロ)・−局発制御器、o4・
・・テスト信号発生器、(14)・・・アッテネータ、
(へ)〜(I81・・・スイッチ、叫・・・検波出力端
子、翰・・・レベル検出器、H・・・検出制御器代理人
轟 本 義 弘
Claims (1)
- 【特許請求の範囲】 1、局部発振器の発振周波数を設定する局部発振制御部
と、高周波増幅器の同調周波数を設定する同調制御部と
、この同調制御部の設定条件を記憶するメモリ部と、検
波出力のφを検出する検出部と、この検出部の検出信号
によって前記面W1“J制御部の設定信号を制御する検
出制御部とを備え、トラッキング調整に際して、前記局
部発振制御部の第1の制御信号に対応して、前記検出部
でφが最高となる前記同調制御部の第2の制御信号が自
動制御機能によって設定されると共に、前記第2の制御
信号を前記第1の制御信号と対応して記憶し、トラッキ
ング調整終了後は、前記局部発振制御部の操作によって
記憶内容に従い前記第2の制御信号を出力する構成とし
た受信装置。 2、同調制御部にル伍コンバータを用い、第2の制御信
号をディジタルメモリによって記憶する構成とした特許
請求の範囲第1項記載の受信装置。 8、 同調制御部にアナログ゛重圧メモリを用い、第2
の制御信号をアナログ電圧値によって記憶する構成とし
た特許請求の範囲第1項記載の受信装置。 4、検出部の被検出信号を中間周波信号とし、この中間
周波信号の最大値における同調制御部からの第2の制御
信号を記憶する構成とした特許請求の範囲第1項ないし
第8項のいずれかに記載の受信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20669082A JPS5995720A (ja) | 1982-11-24 | 1982-11-24 | 受信装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20669082A JPS5995720A (ja) | 1982-11-24 | 1982-11-24 | 受信装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5995720A true JPS5995720A (ja) | 1984-06-01 |
Family
ID=16527495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20669082A Pending JPS5995720A (ja) | 1982-11-24 | 1982-11-24 | 受信装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5995720A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6133084A (ja) * | 1984-07-25 | 1986-02-15 | Sony Corp | テレビジヨン受像機 |
JPS62160811A (ja) * | 1986-01-09 | 1987-07-16 | Toko Inc | Am受信機 |
JPS62204609A (ja) * | 1986-03-05 | 1987-09-09 | Matsushita Electric Ind Co Ltd | プリセツトチユ−ナ |
JPS6328117A (ja) * | 1986-07-22 | 1988-02-05 | Matsushita Electric Ind Co Ltd | 受信装置 |
JPS6328119A (ja) * | 1986-07-22 | 1988-02-05 | Matsushita Electric Ind Co Ltd | 受信装置 |
-
1982
- 1982-11-24 JP JP20669082A patent/JPS5995720A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6133084A (ja) * | 1984-07-25 | 1986-02-15 | Sony Corp | テレビジヨン受像機 |
JPS62160811A (ja) * | 1986-01-09 | 1987-07-16 | Toko Inc | Am受信機 |
JPS62204609A (ja) * | 1986-03-05 | 1987-09-09 | Matsushita Electric Ind Co Ltd | プリセツトチユ−ナ |
JPS6328117A (ja) * | 1986-07-22 | 1988-02-05 | Matsushita Electric Ind Co Ltd | 受信装置 |
JPS6328119A (ja) * | 1986-07-22 | 1988-02-05 | Matsushita Electric Ind Co Ltd | 受信装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5101509A (en) | Rf filter alignment using digital processor clock | |
US4685150A (en) | Tuning of a resonant circuit in a communications receiver | |
US4245348A (en) | Center frequency tuning system for radio-frequency signal receiver | |
JPS63242030A (ja) | 広帯域周波数シンセサイザ受信機 | |
US6091943A (en) | Combining oscillator with a phase-indexed control circuit for a radio receiver | |
JPS5995720A (ja) | 受信装置 | |
US2654832A (en) | Highly selective and stable wide range frequency converting circuits | |
US4495650A (en) | Electronic tuning type radio receivers | |
JPS58159019A (ja) | 掃引受信機 | |
KR100397245B1 (ko) | 무선수신기 | |
JPS593616Y2 (ja) | 掃引形選局装置 | |
JPS584268Y2 (ja) | 自動同調受信機の掃引停止信号送出装置 | |
JPS6373711A (ja) | 周波数シンセサイザチユ−ナ | |
JPH06104788A (ja) | スーパーヘテロダイン方式の受信機 | |
JPS6148225A (ja) | 電子同調型ラジオ受信機のオ−トプリセツト方式 | |
US2419869A (en) | Oscillation generator | |
JPS5821248Y2 (ja) | オ−ルチヤンネルチユ−ナ | |
JPS5871736A (ja) | 受信機 | |
JPS6326020A (ja) | 周波数測定機能を有する受信装置 | |
JP2512528B2 (ja) | シンセサイザチュ―ナを有する受信機 | |
JPH0533070Y2 (ja) | ||
JP2673838B2 (ja) | ラジオ受信機 | |
JPH0514569Y2 (ja) | ||
JPS6174412A (ja) | テレビジヨンチユ−ナ | |
JPS63185214A (ja) | 電子同調受信機の最適同調電圧記憶装置 |