JPS5994912A - n次元デイジタルフイルタリング装置 - Google Patents
n次元デイジタルフイルタリング装置Info
- Publication number
- JPS5994912A JPS5994912A JP57203593A JP20359382A JPS5994912A JP S5994912 A JPS5994912 A JP S5994912A JP 57203593 A JP57203593 A JP 57203593A JP 20359382 A JP20359382 A JP 20359382A JP S5994912 A JPS5994912 A JP S5994912A
- Authority
- JP
- Japan
- Prior art keywords
- filtering
- dimensional
- filter
- filtering device
- filter coefficient
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001914 filtration Methods 0.000 title claims abstract description 49
- 238000013500 data storage Methods 0.000 claims abstract description 11
- 238000013461 design Methods 0.000 abstract description 6
- 238000012545 processing Methods 0.000 abstract description 5
- 239000000872 buffer Substances 0.000 description 24
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 3
- 230000015654 memory Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 241000287828 Gallus gallus Species 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 235000013372 meat Nutrition 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0202—Two or more dimensional filters; Filters for complex signals
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Analysing Materials By The Use Of Radiation (AREA)
- Apparatus For Radiation Diagnosis (AREA)
- Image Processing (AREA)
- Filters That Use Time-Delay Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は画像処理装置に関するものであV。
さらに詳しくは1人力データに対して、高速にかつ実時
間で可変ディジタルフィルタリングを行ない、画像の強
調等を行なうn次元ディジタルフィルタリング装置に関
するものである。
間で可変ディジタルフィルタリングを行ない、画像の強
調等を行なうn次元ディジタルフィルタリング装置に関
するものである。
近年、医用XIR画像等の2次元データは、ディジタル
メモリに記憶されて5種々のフィルタリングが可能とな
り、画像の強調、平滑化等が定量的に行なわnている。
メモリに記憶されて5種々のフィルタリングが可能とな
り、画像の強調、平滑化等が定量的に行なわnている。
このため、医用X線画像を一例とすnば、従来と比較し
てXl!被曝線量が低減さn1短時間で良質の画像が得
らnるようになった。
てXl!被曝線量が低減さn1短時間で良質の画像が得
らnるようになった。
ところで、上述したフィルタリングは、コンピュータで
計算が行なわnることにより成さn、ディジタルメモリ
を用いての2進数によりフィルタリング演算を行なって
いるものが多い。このため、画像のようにデータの個数
が多い場合には、実時間でのフィルタリングが困難であ
り、医用画像処理を一例とす扛ば、医師が診断データを
迅速に入手するのに支障となっていた。
計算が行なわnることにより成さn、ディジタルメモリ
を用いての2進数によりフィルタリング演算を行なって
いるものが多い。このため、画像のようにデータの個数
が多い場合には、実時間でのフィルタリングが困難であ
り、医用画像処理を一例とす扛ば、医師が診断データを
迅速に入手するのに支障となっていた。
この発明は、前記事情に基づいて成されたものであり、
ディジタルフィルタリングを実時間可変で定量的に行な
うことができ、有効な画像を迅速に処理することができ
るn次元ディジタルフィルタリング装置を提供すること
を目的とするものである。
ディジタルフィルタリングを実時間可変で定量的に行な
うことができ、有効な画像を迅速に処理することができ
るn次元ディジタルフィルタリング装置を提供すること
を目的とするものである。
前記目的を達成するためのこの発明の概要は、n次元の
データに対してディジタルフィルタリングを実行するn
次元ディジタルフィルタリング装置において、n次元デ
ータをアナログ量として記憶するデータ記憶手段と、n
次元のデータに対する実時間可変のディジタルフィルタ
係数をアナログ量で記憶するフィルタ係数記憶手段と、
n次元のデータとディジタルフィルタ係数とのコンポル
ージョンをアナログ量で順次行いながらこの結果t−実
時間でディジタル信号として出力するコンポルージョン
手段とを有することta徴とするものである。
データに対してディジタルフィルタリングを実行するn
次元ディジタルフィルタリング装置において、n次元デ
ータをアナログ量として記憶するデータ記憶手段と、n
次元のデータに対する実時間可変のディジタルフィルタ
係数をアナログ量で記憶するフィルタ係数記憶手段と、
n次元のデータとディジタルフィルタ係数とのコンポル
ージョンをアナログ量で順次行いながらこの結果t−実
時間でディジタル信号として出力するコンポルージョン
手段とを有することta徴とするものである。
以下、この発明の一実施例を図面を参照して説明する。
第1図は、この発明の一実施例である2次元ディジタル
フィルタリング装置のブロックダイヤグラムである。
フィルタリング装置のブロックダイヤグラムである。
第1図において、2次元ディジタルフィルタリング装置
は、外部より’i!r種の指示を与えるための操作卓1
と、操作卓1の指示により動作して装置全体の制御を行
う制御装置2と、画像データを入力する入力装置6と、
画像データを電荷等のアナログ曾て記憶してフィルタリ
ングを行りフィルタリング装置4と、フィルタリング装
置に対してフィルタ係数を設定するフィルタ設計装置5
又はフィルタパンクロと、前記フィルタリング装置4の
出力をテイルイ上に表示し又は他の記憶装置に出力する
出力装置7とから成っている。
は、外部より’i!r種の指示を与えるための操作卓1
と、操作卓1の指示により動作して装置全体の制御を行
う制御装置2と、画像データを入力する入力装置6と、
画像データを電荷等のアナログ曾て記憶してフィルタリ
ングを行りフィルタリング装置4と、フィルタリング装
置に対してフィルタ係数を設定するフィルタ設計装置5
又はフィルタパンクロと、前記フィルタリング装置4の
出力をテイルイ上に表示し又は他の記憶装置に出力する
出力装置7とから成っている。
次に、2次元ディジタルフィルタリング装置の中心的役
割を果す前記フィルタリング装置4の詳細を第2図、第
3図及び第4図を参照して説明する。第2図において、
前記フィルタリング装置4は、入力装置3からの2次元
画像データを、電荷転送素子を一例とするバッファに蓄
積し、画像データを複数行順次転送する画像データ記憶
装置8と、該画像データ記憶装置8の出力を入力して2
次元のコンポルージョンを行うコンポルージョン装置9
と、前記制御装置2からの制御信号に基づいて、前記画
像データ記憶装置8とコンポルージョン装置9との動作
を制御するコントローラ10と、前記フィルタ設計装置
5又はフィルタパンクロから転送されるフィルタ係数を
電荷量等で記憶すると共に、前記コンポルージョン装置
9でのコンポルージョンに供するように出力するフィル
タ係数記憶装置11とから成っている。
割を果す前記フィルタリング装置4の詳細を第2図、第
3図及び第4図を参照して説明する。第2図において、
前記フィルタリング装置4は、入力装置3からの2次元
画像データを、電荷転送素子を一例とするバッファに蓄
積し、画像データを複数行順次転送する画像データ記憶
装置8と、該画像データ記憶装置8の出力を入力して2
次元のコンポルージョンを行うコンポルージョン装置9
と、前記制御装置2からの制御信号に基づいて、前記画
像データ記憶装置8とコンポルージョン装置9との動作
を制御するコントローラ10と、前記フィルタ設計装置
5又はフィルタパンクロから転送されるフィルタ係数を
電荷量等で記憶すると共に、前記コンポルージョン装置
9でのコンポルージョンに供するように出力するフィル
タ係数記憶装置11とから成っている。
第3因は、前記画像データ記憶装置8.コンポルージョ
ン装置9及びフィルタ係数記憶装置11の具体的構成を
示すブロックダイヤグラムである。
ン装置9及びフィルタ係数記憶装置11の具体的構成を
示すブロックダイヤグラムである。
第3図において、前記画像データ記憶装置8は、ルを変
換器12と、例えばに本の画像バッファ13−1.13
−2.・・・13−にとから成っている。前記ルを変換
器12Fib人カデータがゲイジタル量である場合にの
み必要であり、入力データがアナログ量である場合には
不要である。前記に本の画像バッファ16−1〜16−
には、k行分の画像データを入力すると共に、そnぞt
″L1L1行分データを記憶する素子から成っている。
換器12と、例えばに本の画像バッファ13−1.13
−2.・・・13−にとから成っている。前記ルを変換
器12Fib人カデータがゲイジタル量である場合にの
み必要であり、入力データがアナログ量である場合には
不要である。前記に本の画像バッファ16−1〜16−
には、k行分の画像データを入力すると共に、そnぞt
″L1L1行分データを記憶する素子から成っている。
ここでは、−例として、フィルタサポートの大きさkと
同じ桁数分となるようにに本の画像バッファを使用する
。1行目の画像バッファ16−1の詳細を第4図を参照
して説明すると、−桁分の画素の濃度値を例えば電荷量
として記憶するに個の電荷蓄積素子13−1−1〜13
−1−kから成り、他の行の画像バッファ13−2〜1
6−にも同様の構成となっている。
同じ桁数分となるようにに本の画像バッファを使用する
。1行目の画像バッファ16−1の詳細を第4図を参照
して説明すると、−桁分の画素の濃度値を例えば電荷量
として記憶するに個の電荷蓄積素子13−1−1〜13
−1−kから成り、他の行の画像バッファ13−2〜1
6−にも同様の構成となっている。
前記フィルタ係数記憶装置11d、フィルタパンクロ又
はフィルタ設計装置5から転送さnるフィルタ係数を記
憶するに本のフィルタ係数バッフ714−1〜14−に
で構成さnている。ここでは、−例とじてフィルタ係数
がAXA即ち正方形のディジタルフィルタを使用する。
はフィルタ設計装置5から転送さnるフィルタ係数を記
憶するに本のフィルタ係数バッフ714−1〜14−に
で構成さnている。ここでは、−例とじてフィルタ係数
がAXA即ち正方形のディジタルフィルタを使用する。
−行目のフィルタ係数バッファ14−1の詳細を、第4
肉を参照して説明すると、フィルタ係数バッファ14−
1は、k個の電荷蓄積素子14−1−1〜14−1−k
から成り、他の行のフィルタ係数バッファ14−2〜1
4−にも同様の構成となっている。尚、ディジタルフィ
ルタの係数の正及び負4対称性あるいはその他の対称性
を利用することも可能であるため、必ずしもhxh個の
フィルタ係数バッファが必要であるとは限らない。又、
フィルタ係数バッファ14−1〜14−kが記憶してい
る係数は、フィルタリングを行っている間中、フィルタ
パンクロあるいFiフィルタ設計装置5より転送さnた
係数をそのtま保持してもよいし、あるいは実時間フィ
ルタリング処理と同時に、新たにフィルタ係数の変更が
あってもよい。即ち、実時間高速ディジタルフィルタリ
ングの実行中に、フィルタ係数は可変である。
肉を参照して説明すると、フィルタ係数バッファ14−
1は、k個の電荷蓄積素子14−1−1〜14−1−k
から成り、他の行のフィルタ係数バッファ14−2〜1
4−にも同様の構成となっている。尚、ディジタルフィ
ルタの係数の正及び負4対称性あるいはその他の対称性
を利用することも可能であるため、必ずしもhxh個の
フィルタ係数バッファが必要であるとは限らない。又、
フィルタ係数バッファ14−1〜14−kが記憶してい
る係数は、フィルタリングを行っている間中、フィルタ
パンクロあるいFiフィルタ設計装置5より転送さnた
係数をそのtま保持してもよいし、あるいは実時間フィ
ルタリング処理と同時に、新たにフィルタ係数の変更が
あってもよい。即ち、実時間高速ディジタルフィルタリ
ングの実行中に、フィルタ係数は可変である。
前記コンポルージョン装置9Fi、前記画像バッファ1
3−1〜13−kからの画像データと、前記フィルタ係
数バッファ14−1〜14−kに記憶さnているフィル
タ係数とを、各行毎に入力してアナログ量で乗算するに
個のアナログ乗算器15−1〜15−にと、こnらの乗
算結果を加算するアナログ加算器16と、この加算結果
をルω変換して出力するルの変換器17とから成ってい
る。
3−1〜13−kからの画像データと、前記フィルタ係
数バッファ14−1〜14−kに記憶さnているフィル
タ係数とを、各行毎に入力してアナログ量で乗算するに
個のアナログ乗算器15−1〜15−にと、こnらの乗
算結果を加算するアナログ加算器16と、この加算結果
をルω変換して出力するルの変換器17とから成ってい
る。
前記アナログ乗算器15−1〜15−kにおける1行目
のアナログ乗算器15−1の詳細を第411t−参照し
て説明すると、アナログ乗算器15−1は、前記1行目
のフィルタ係数バッファ14−1における各電荷蓄積素
子14−1−1〜14−1−kからのフィルタ係数を入
力するように、k個の乗算器15−1−1〜15−1−
hから成っている。他の行のアナログ乗算器15−2〜
15−にも同様の構成となっている。
のアナログ乗算器15−1の詳細を第411t−参照し
て説明すると、アナログ乗算器15−1は、前記1行目
のフィルタ係数バッファ14−1における各電荷蓄積素
子14−1−1〜14−1−kからのフィルタ係数を入
力するように、k個の乗算器15−1−1〜15−1−
hから成っている。他の行のアナログ乗算器15−2〜
15−にも同様の構成となっている。
以上のように構成さnた2次元ディジタルフィルタリン
グ装置の作用について説明する。
グ装置の作用について説明する。
操作卓1の操作に応じた制御装置20制御信号に基づい
て、入力装置3よジディジタル量としての2次元画像デ
ータが出力さn1フイルタリング装置4に順次入力する
。フィルタリング装置4では、先ず、画像データ記憶装
置8に前記2次元画像データをアナログ量で記憶する。
て、入力装置3よジディジタル量としての2次元画像デ
ータが出力さn1フイルタリング装置4に順次入力する
。フィルタリング装置4では、先ず、画像データ記憶装
置8に前記2次元画像データをアナログ量で記憶する。
即ち、ルを変換器12において、2次元画像データをア
ナログ量に変換し、k行の2次元画像データを各行毎に
に本の画像バッファ13−1〜13−kに電荷量として
記憶する0例えば1行目の画像バッファ13−1におい
ては、1行目の2次元画像データを、画素のm直値とし
てに個の電荷蓄積素子13−1−1〜13−1−Aに記
憶する。
ナログ量に変換し、k行の2次元画像データを各行毎に
に本の画像バッファ13−1〜13−kに電荷量として
記憶する0例えば1行目の画像バッファ13−1におい
ては、1行目の2次元画像データを、画素のm直値とし
てに個の電荷蓄積素子13−1−1〜13−1−Aに記
憶する。
一方、フィルタ設計装置5又はフィルタパンクロにおい
て事前に設定さnたフィルタ係数は、制御装置2の制御
に基づいて、前記フィルタリング装置4におけるフィル
タ係数記憶装置11に、hxhのディジタルフィルタと
して記憶さnる。
て事前に設定さnたフィルタ係数は、制御装置2の制御
に基づいて、前記フィルタリング装置4におけるフィル
タ係数記憶装置11に、hxhのディジタルフィルタと
して記憶さnる。
尚、前述したように、このフィルタ係数は、フィルタリ
ング処理と同時に新たにフィルタ係数を変更しても構わ
ない、前記kxAのフィルタ係数は、k本のフィルタ係
数バッファ14−1〜14−kに記憶さnl例えば1行
目のフィルタ係数バッファ14−1では、k個の電荷蓄
積素子14−1−1〜14−1−kに、フィルタ係数を
電荷量として記憶することになる。
ング処理と同時に新たにフィルタ係数を変更しても構わ
ない、前記kxAのフィルタ係数は、k本のフィルタ係
数バッファ14−1〜14−kに記憶さnl例えば1行
目のフィルタ係数バッファ14−1では、k個の電荷蓄
積素子14−1−1〜14−1−kに、フィルタ係数を
電荷量として記憶することになる。
画像データ記憶装置18に記憶さnた2次元画像データ
と、フィルタ係数記憶装Wt11に記憶さnたフィルタ
係数とは、コンポルージョン装置9において、2次元の
コンポルージョンが行なゎnる。
と、フィルタ係数記憶装Wt11に記憶さnたフィルタ
係数とは、コンポルージョン装置9において、2次元の
コンポルージョンが行なゎnる。
先ス、コンポルージョン装置9におけるに行のアナログ
乗算器15−1〜15−kにおいて、前記2次元画像デ
ータとフィルタ係数との乗算が各行毎に行なわnる。例
えば、1行目のアナログ乗算器15−1においてFi、
1行目の画像バッファ13−IK記憶さ牡た2次元画像
データと、1行目のフィルタ係数バッファ14−1vc
記憶さnたフィルタ係数とが人力して乗算が行なわれる
。さらに詳しくは、アナログ乗算器15−1におけるk
個の乗算器15−1−1〜15−1−&において、前記
フィルタ係数バッファ14−1における電荷蓄積素子1
4−1−1〜14−1−kからのフィルタ係数と、前記
画像バツ゛7ア13−1における電荷蓄積素子13−1
−1〜13−1−kからの2次元画像データとが乗算さ
nることになる。他の各行においても同様にして乗算が
行なわれる。こnらの各乗算結果は、加算器16に入力
し、2次元のコンポルージョンの結果が、この加算器1
6の出力として得らnる。加算器16の出力は、次にル
ω変換器17においてテイジタル信号に変換さn1出力
装置7に例えば画像表示することができる。
乗算器15−1〜15−kにおいて、前記2次元画像デ
ータとフィルタ係数との乗算が各行毎に行なわnる。例
えば、1行目のアナログ乗算器15−1においてFi、
1行目の画像バッファ13−IK記憶さ牡た2次元画像
データと、1行目のフィルタ係数バッファ14−1vc
記憶さnたフィルタ係数とが人力して乗算が行なわれる
。さらに詳しくは、アナログ乗算器15−1におけるk
個の乗算器15−1−1〜15−1−&において、前記
フィルタ係数バッファ14−1における電荷蓄積素子1
4−1−1〜14−1−kからのフィルタ係数と、前記
画像バツ゛7ア13−1における電荷蓄積素子13−1
−1〜13−1−kからの2次元画像データとが乗算さ
nることになる。他の各行においても同様にして乗算が
行なわれる。こnらの各乗算結果は、加算器16に入力
し、2次元のコンポルージョンの結果が、この加算器1
6の出力として得らnる。加算器16の出力は、次にル
ω変換器17においてテイジタル信号に変換さn1出力
装置7に例えば画像表示することができる。
以上説明したように、アナログ量でディジタルフィルタ
リングを行うことができるため、画像データのようにデ
ータ量の多い場合であっても実時( 間のフィルタリング処理が可能となる。
リングを行うことができるため、画像データのようにデ
ータ量の多い場合であっても実時( 間のフィルタリング処理が可能となる。
この発明は前記実施例に限定さnるものではなく、この
発明の要旨の範囲内で種々の変形例を包含することは言
りまでもない、フィルタリングに供さnるデータは2次
元画像データに限らず各種のデータについても適用でき
、又、前記実施例に示す各部材は同一の機能を有する他
の部材であってもよい。
発明の要旨の範囲内で種々の変形例を包含することは言
りまでもない、フィルタリングに供さnるデータは2次
元画像データに限らず各種のデータについても適用でき
、又、前記実施例に示す各部材は同一の機能を有する他
の部材であってもよい。
以上説明したように、この発明によると4次元のデータ
をアナログ量でディジタルフィルタリングした後にディ
ジタル値に変換することができ、かつ、フィルタリング
実行中にフィルタ係数の可変を妨げることもないので、
実時間で高速可変フィルタリングを行うことのできるn
次元ディジタルフィルタリング装置を提供することがで
きる。
をアナログ量でディジタルフィルタリングした後にディ
ジタル値に変換することができ、かつ、フィルタリング
実行中にフィルタ係数の可変を妨げることもないので、
実時間で高速可変フィルタリングを行うことのできるn
次元ディジタルフィルタリング装置を提供することがで
きる。
従って、画像データのようにデータ量の多い場合のフィ
ルタリングであっても、高速に行うことが可能となる。
ルタリングであっても、高速に行うことが可能となる。
第1図は本発明の一実施例である2次元ディジタルフィ
ルタリング装置のブロックダイヤグラム、第2図は第1
図図示のフィルタリング装置のブロックダイヤグラム、
第3図はフィルタリング装置の具体的構成を示すブロッ
クダイヤグラム、第4図はフィルタリング装置における
1行分のデータ処理を説明するためのブロックダイヤグ
ラムである。 4・・・フィルタリング装置、 8・・・画像データ記
憶iff、 9・・・コンポルージョン[i、
11・・・フィルタ係数記憶装置、 12・・・ルを
変換器、13−1〜13−k・・・画像バッファ、14
−1〜14−k・・・フィルタ係数バッファ、15−1
〜15−k・・・アナログ乗算器、 16・・・加算
器、 17・・・AID変換器。
ルタリング装置のブロックダイヤグラム、第2図は第1
図図示のフィルタリング装置のブロックダイヤグラム、
第3図はフィルタリング装置の具体的構成を示すブロッ
クダイヤグラム、第4図はフィルタリング装置における
1行分のデータ処理を説明するためのブロックダイヤグ
ラムである。 4・・・フィルタリング装置、 8・・・画像データ記
憶iff、 9・・・コンポルージョン[i、
11・・・フィルタ係数記憶装置、 12・・・ルを
変換器、13−1〜13−k・・・画像バッファ、14
−1〜14−k・・・フィルタ係数バッファ、15−1
〜15−k・・・アナログ乗算器、 16・・・加算
器、 17・・・AID変換器。
Claims (1)
- n次元のデータに対してディジタルフィルタリングを実
行するか次元ディジタルフィルタリング装置において、
n次元データをアナログ量として記憶するデータ記憶手
段と、n次元のデータに対する実時間可変のディジタル
フィルタ係数をアナログ量で記憶するフィルタ係数記憶
手段と、n次元のデータとディジタルフィルタ係数との
コンポルージョンをアナログ量で順次行いながらこの結
果ヲ実時間でディジタル信号として出力するコンポルー
ジョン手段とを有すること′t−特徴とするn次元ディ
ジタルフィルタリング装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57203593A JPS5994912A (ja) | 1982-11-22 | 1982-11-22 | n次元デイジタルフイルタリング装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57203593A JPS5994912A (ja) | 1982-11-22 | 1982-11-22 | n次元デイジタルフイルタリング装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5994912A true JPS5994912A (ja) | 1984-05-31 |
JPS6354245B2 JPS6354245B2 (ja) | 1988-10-27 |
Family
ID=16476632
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57203593A Granted JPS5994912A (ja) | 1982-11-22 | 1982-11-22 | n次元デイジタルフイルタリング装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5994912A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01270094A (ja) * | 1988-04-22 | 1989-10-27 | Sony Corp | 文字フォント生成方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1219207B (it) * | 1988-04-14 | 1990-05-03 | Varian Spa | Alimentatore elettronico perfezionato per pompa ionica |
-
1982
- 1982-11-22 JP JP57203593A patent/JPS5994912A/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01270094A (ja) * | 1988-04-22 | 1989-10-27 | Sony Corp | 文字フォント生成方法 |
Also Published As
Publication number | Publication date |
---|---|
JPS6354245B2 (ja) | 1988-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1128144A (en) | Method and apparatus for improved digital processing | |
EP0106265B2 (en) | Image data processing apparatus | |
US5208872A (en) | Programmable remapper with single flow architecture | |
US5210705A (en) | Digital filtering with single-instruction, multiple-data processor | |
EP0444368B1 (en) | Digital Filtering with SIMD-processor | |
JPS63106871A (ja) | 画像を相互作用的に変更する装置およびその使用方法 | |
EP1023693A1 (en) | Image processing software system having configurable communication pipelines | |
JPH02187873A (ja) | データ信号の2次元フィルタのための方法および2次元コンボリューションフィルタのための回路 | |
JPS60159973A (ja) | 画像処理装置 | |
JPS5994912A (ja) | n次元デイジタルフイルタリング装置 | |
JPS5884358A (ja) | 画像拡大処理装置 | |
EP0908845B1 (en) | Image sharpening and re-sampling method | |
JPH05258054A (ja) | 2次元デジタルフィルタを実現するための装置 | |
JPS6280785A (ja) | 画像記憶装置 | |
EP0114203A2 (en) | An image processor | |
JPS616771A (ja) | 画像信号処理装置 | |
KR0167834B1 (ko) | 다중화면 효과처리방법 및 그 장치 | |
JPS59149554A (ja) | 空間フイルタリング装置 | |
JP2862387B2 (ja) | 超高速画像処理システムのフィルタリング処理方式 | |
JPS6112590B2 (ja) | ||
JPH02150861A (ja) | 画像処理装置 | |
JPH04100179A (ja) | 画像処理装置 | |
JP3092269B2 (ja) | 視覚認識装置 | |
JPS62160595A (ja) | 画像処理装置 | |
LaJeunesse | New systems architecture for medical image processing |