JPS5941943A - ロ−カルネツトワ−クシステムのデ−タ伝送制御装置 - Google Patents

ロ−カルネツトワ−クシステムのデ−タ伝送制御装置

Info

Publication number
JPS5941943A
JPS5941943A JP57152980A JP15298082A JPS5941943A JP S5941943 A JPS5941943 A JP S5941943A JP 57152980 A JP57152980 A JP 57152980A JP 15298082 A JP15298082 A JP 15298082A JP S5941943 A JPS5941943 A JP S5941943A
Authority
JP
Japan
Prior art keywords
data
transmission
packet
collision
reception
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57152980A
Other languages
English (en)
Other versions
JPH056381B2 (ja
Inventor
Yoshimitsu Matsui
松井 良光
Michiyuki Horiguchi
道行 堀口
Masakazu Ohashi
正和 大橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP57152980A priority Critical patent/JPS5941943A/ja
Priority to US06/525,665 priority patent/US4672543A/en
Priority to GB08322996A priority patent/GB2126458B/en
Priority to CA000435700A priority patent/CA1213015A/en
Priority to DE3331233A priority patent/DE3331233C2/de
Publication of JPS5941943A publication Critical patent/JPS5941943A/ja
Publication of JPH056381B2 publication Critical patent/JPH056381B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection (CSMA-CD)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、比較的狭い地域に分散したキャッシュレジ
スタ等のコンピュータ機器を相互接続するローカルネッ
トワークシステムにおいて、データのバッファリング、
パケットの組立/分解、ネットワークアクセスの制御等
を行うデータ伝送制御装置に関する。
−mにローカルネットワークシステムにおいては、デー
タの伝送制御を次の手順によって行う。
まず伝送ラインに接続された各端末がデータパケットの
先頭に記述されている目的端末アドレスを読み、自己の
アドレスと一致すれば引き続くデータを読み込む。CR
Cチェックの結果、誤りがなければACKパケットを送
信端末に送る。誤りがあった場合は受信データを捨てる
。送信端末は、タイマで送信後の時間を計測し、一定時
間内にACKがない場合は再送する。また、さらに厳密
な伝送制御をおこなう場合には、ACKパケットを受信
したときに送信端末に対してRACKパケットを送信す
る。
以上のデータ伝送制御において、従来はこの制御の実行
を各端末に用意されているアプリケーションプログラム
によって行い、端末のメインシステムと伝送ラインとを
接続するコントローラは、単にパケットの組立やデータ
のレベル変換(電圧レベルと論理レベルの変換)を行う
だけであった。しかしながら、アプリケーションプログ
ラムが必要な分だけメインシステムの負荷が増大するた
め、タスク処理を行う際の効率が低下するとともに、階
層的に上位にあるアプリケーションプログラムでデータ
の再送やパケットの生成を行うために、エラー回復処理
や衝突防止を効率的に且つ迅速に行うことが出来ず、十
分な信頼性と高速性を得ることが出来なかった。
この発明の目的は、メインシステム等のホスト側の負荷
を軽減し、しかも応答が速やかに行われ且つパケットの
伝送制御が効率的に行われるとともに、パケットの衝突
を簡単に防止することの出来る、ローカルネットワーク
システムのデータ伝送制御装置を提供することにある。
この発明は、要約すれば、 データ伝送ラインから受信したデータのパケットフォマ
ットを判定し、その判定結果番4基づいて応答パケット
を作成する受信制御手段と、送信データを所定のパケッ
トフォマソトにて伝送ライン上に送出するとともに、前
記応答パケットをデータパケット受信後一定時間内に所
定のパケソトフオマットにて伝送ライン上に送出する送
信制御手段と、前記受信制御手段および送信制御手段と
メインシステムとの間で送受信データの転送を制御する
送受信データ転送制御手段とを設けて、伝送ラインのア
クセス、パケットの生成、データのバッファリング、再
送制御等を上位レベル(アプリケーションプログラム)
ではなく、メインシステムと伝送ラインとを接続するイ
ンターフェイス(データ伝送制御装置)のレベルで行う
ようにし、また、データ伝送ライン上のキャリア信号検
出時点からキャリア信号が発生しなくなって前記一定時
間より長い所定時間が経過するまで新たなデータパケッ
ト送信を禁止する衝突防止回路を各端末間々の前記受信
制御回路に設けて、衝突防止回路からパケット送信禁止
信号が発生しているときはデータパケットの送信を出来
ないようにしたものである。
この発明によれば、データ伝送に関する制御をデータ伝
送制御装置で直接行うことになるため、伝送制御を高速
に実行出来るとともに、ホスト側では伝送制御に関する
アプリケーションが必要で無くなる。また、パケットの
衝突が節単に防止出来るために高速通信が可能になる。
さらに応答パケットの送信およびエラー回復処理を、衝
突防止回路からの信号が発生しζいる間に行うことが出
来るため、データパケットと応答パケットとの衝突も防
止することが出来、全体として通信の信頼性を向上する
ことが出来る。
以下この発明の実施例を図面を参照して説明する・ 第1図はこの発明を実施するローカルネ7)ワークシス
テムのブロック構成図である。同図において、メインシ
ステムである端末装置A−Nは、この発明の実施例の伝
送インターフェイスI/Fを介して同軸ケーブルから成
るデータ伝送ラインLに接続され、各端末相互間で任意
に各種データの送受信が行なえるようになっている。第
2図は上記伝送インターフェイスI/Fのブロック構成
図、第3図はさらにその詳細なブロック構成図である。
伝送インターフェイスI/Fは、送信制御回路10、受
信制御回路11、および送受信データ転送制御回路12
から構成される。送信制御回路10は、送信データまた
は応答パケットを所定のパケットフォマソトにて伝送ラ
イン上に送出し、受信制御回路11は、伝送ラインLか
ら受信したデータのパケソトフォマソトを判定し、その
判定結果に基づいて応答パケットを作成する。また、送
受信データ転送制御回路12は、受信制御回路1■、送
信制御回路10と端末装置との間で送受信データの転送
を制御する。
第3図において、上記送受信データ転送制御回。
路12は、送信データ転送制御回路Iと受信データ転送
制御回路2とで構成される。送信データ転送制御回路1
は、各種データを送信する場合に端末装置側から送られ
てきたデータを1バイト毎に一時記憶するレジスタaと
、同レジスタaへの書込みを許可するときにセットする
フラグWENと、端末装置が総ての送信データを転送し
たときにセットされるフラグWEDとを有する。また、
受信データ転送制御回路2は、各種データを受信する場
合にインターフェイス側の受信データを1バイト毎に端
末装置に転送するための取込みレジスタbと、受信デー
タがあることをチャネル毎に端末装置に知らせるための
フラグRENと、端末装置が総ての受信データを取り込
んだことをチャネル毎にインターフェイス側に知らせる
ためのフラグREDと、および端末装置が受信準備完了
状態にあることをインターフェイス側に知らせるフラグ
RDYとを有する。
上記送信制御回路10.および受信制御回路11は、チ
ャネル毎の送受信データおよびインターフェイス制御プ
ログラムを記憶するメモリ4、送受信段階でのタイマー
、インターラブド機能を制御する制御回路6、メモリ4
と」二記送受信データ転送制御回路1.2との間でデー
タをDMA転送するDMAC5、送受信動作を制御し、
送受信バッファ用C,Fおよび送受信用シフトレジスタ
D、Eを有するリンクコン1−ローラ7、送信時に送信
データを変調してライン上へ送出するとともに複数の端
末から同時にアクセス要求があったかどうかを検出する
衝突検出回路を含むライン制御回路8、ライン上の信号
を受信し、その信号を復調してリンクコントローラ7へ
転送するライン制御回路9、およびインターフェイス全
体をメモリ4に記憶されている制御プログラムに従って
制御するサブCPU5から構成される。
第4図は上記ライン制御回路8に設けられる衝突検出回
路の回路図である。同図のように、変調後の信号と復調
前段の信号とを、イクスクルーシブOR回路81に与え
、その出力をフリップフロップ82の七ソト信号にして
いる。このようにすることにより、送信データと受信デ
ータとが異なるとき、すなわち衝突時において得i突検
出信号COが得られる。
第5図は上記ライン制御回路9に設けられるキャリア検
出回路の回路図である。また第6図は同キャリア検出回
路のタイミングチャートである。
この実施例では、ライン上にデータの流れがあることを
示すキャリア信号CDIと一定時間キャリア信号CDI
がないことを示す信号CD2を得るようにしている。こ
のキャリア検出回路は、本発明の構成要素である衝突防
止回路に相当し、後述のように信号CI〕2によってデ
ータパケットの衝突が防止される。図において、ライン
より受けた信号からレシーブクロックaを復調回路90
によって作成し、バイナリ−カウンタ91およびラッチ
回路92へ入力して、信号CDIとCD2を得ている。
第6図に示すように、レシーブクロックが無くなるとバ
イナリ−カウンタ91のCL(クリアー)端子が解除さ
れ、カウントが基本クロックφにより進んで搬送波のミ
ラーイメージ信号であるキャリア信号CDIが得られる
。さらにカウントが進むと、クロックφの周期によりあ
らかじめ設定された処理時間tを加えた信号CD2が得
られる。
各端末は、この信号CDIと信号CD2を個々に検出し
、図示しない回路によって、信号CD2が「ロー」(論
理0)であるときにだけデータパケットを送出出来、A
CKパケットまたはRACKパケットは信号CDIが「
ロー」 (論理0)であるときにだけ送出出来るように
制御する。このようにして信号CDI、CD2をチェッ
クしながら送受信制御することにより、データパケット
送出後のACK、およびRACKパケット送出に関して
他の端末からのデータパケットとの衝突が防止される。
第7図はライン上の信号と上記信号CDI、CD2との
関係を示している。図において時間tはライン上にキャ
リア信号がない一定時間を表す。この時間は少な(とも
応答パケット再送許容時間よりも長く設定されていて、
応答パケットがこの時間を内に送出されなければ、ライ
ンの占有は解除され、他の端末からの新たなアクセスが
許可される。
第8図はこのローカルネットワークでの基本的な伝送手
順を示す。同図(A)は送信端末と受信端末がともに正
常な状態にある場合の手順である。まず、送信端末から
フラグ、アドレス等のヘソグ一部を備えたデータバケッ
トを相手先へ送信する。このデータパケットが正品に受
信されるとデータパケット受信端末はACKパケットを
送信する。ACKバケットを受信したデータパケット送
信端末は、ACKパケットに対する応答)マケソト(R
ACKバケツ日を送信する。データパケット送信に対し
て、受信端末がデータバケットを受は入れる準備がない
場合は同図(B)のように、受信端末がNRDYバケッ
トを送信して終了する。また、送信されてきたデータバ
ケットのチャネルに対応する受信バッファが塞がってい
る場合は、Fa (C)に示すようにバッファフルのス
テートメントを付けたNRDYバケットを送信して終了
する。
第9図はパケソトフォマ71〜を示す図である。
このパケットは、データをフラグ(リーディングフラグ
)とフラグ(トレーリングフラグ)で区切るフォマット
で構成される。両方のフラグコードは7E(ヘキサデシ
マル)である。ディスティネーションアドレスDAは受
信局を指定する。ソースアドレスSAは送信局を指定す
る。データタイ7”TYPEは転送フレームの種類を指
定する。その種類はデータ、ACK、RACK、NRA
DYの4種類である。チャネル番号CH,Noはパケッ
トのチャネル種別を指定する。回線ステータスDLSは
NRADYバケット送信時で送信子−トメントを記述す
る。そのステートメントには、受信不可と受信バッファ
フルとがある。バイトカウンタBCLとBCHはデータ
のバイト数を指定する。データフィールドDATAは転
送するデータをセントする。このデータフィールドDA
TAは、データバケットのみに存在する。CRCはエラ
ー検出用コードを与える。
次に第3図に示すインターフェイスの動作を、第10図
〜第11図を参照して説明する。
(1)送信動作 第10図(A)〜(C)は、データの送信動作を示すフ
ローチャートである。
今、仮に端末装WAから端末装置Nに対して特定のデー
タを送信するものとする。
まず、ステップnl(以下ステップn+を単にn+とい
う)で、端末装置Aは送信データ転送制御回路1の書込
みレジスタaに対して1バイトのデータを書き込むとと
もに、フラグWIF、Nをセ・ノドする。この時、端末
装置Aからは送信データ長(バイト数)と、データをど
のチャネルで取り扱ノ うかを指定するチャネル情報CHnとが上記データとと
もに送られて所定のエリアにセットされるこれらのデー
タを受信した転送制御回路1は、送信データのDMA転
送チャネルであるDRQ3チャネル(インターフェイス
内でデータ転送に用いるチャネル)を選択し、DMAC
5に対してDMA転送を指示する(n2)。DMAC5
はその指示を受けると、メモリ4の転送先アドレスを設
定しくn3)、そのアドレスにある送信バッファAにレ
ジスタaのデータを転送する(n4)。1バイトの転送
が終了すると、フラグWENをリセットする(n5)。
端末装置Aは上記フラグWENを監視していて、リセッ
トされるのを知るとくn21) 、n20へ戻って次の
1バイトのデータをレジスタaに送る。こうして、端末
装置へではフラグWENを監視し、そのフラグがリセッ
l〜される毎に1バイトのデータをレジスタaに書き込
む一方、インターフェイス側では、DMACによって、
レジスタaのデータを送信バッファAに順次DMA転送
する。総てのデータの転送を終結すると、端末装置Aは
フラグWEDをセットしに行<(n22)。こめフラグ
WEDがセットされると、制御回路1は、n7.n8で
指定バイト数の確認チェックと送信コマンドのチェック
を行い、正しいときn9へ進む。DMAC5は、n9.
nlOでバッファAからバッファBへのデータのDMA
転送を実行する。転送が終了すれば、送信バッファが空
き状態であることを示すためにフラグWEDをリセット
する(nll)。端末装置Aは、フラグW E +)が
リセット状態であることを知ると、次に送信すべきデー
タがある場合に、上記と同じようにして送信データをノ
〈・ソファ八に転送する。
一方、上記のようにして送信バッファBに送信データが
準備されると、インターフ、lイスの動きを制御するC
PU5は送信指示を行い(n30)、リンクコントロー
ラ7を送信レディ状態に設定する(n31)。このとき
リンクコントローラ7は、キャリア検出回路CDで得た
信号CD2をチz ツタし、「ロー1であれば直ちにラ
イン制御回路8を介して、パケットの最初のデータであ
るリーディングフラグFをライン上に送出する(n32
)。続いてCP tJ 5はDMAC5にメモリ4のバ
ッファBの先頭アドレスとデータのバイト数を設定しく
n33.n34) 、バッファBからリンクコントロー
ラ7へのデータ転送を指示する。この間リンクコントロ
ーラ7は、上記のリーディングフラグFを送出したまま
であるが、n34を終えると同フラグFの送出を停止す
る(n 35)。
次に、データ転送先であるリンクコントーラーラフの送
信用バッファCが空き状態で(n36)、月つリンクコ
ントローラ7よりDMAC5に対してバッファCへのデ
ータ転送可信号が送出されると(n37) 、n38で
1バイト分のデータがバッファBからバッファCへ転送
される。リンクコン1ローラ7はさらにバッファCへの
転送データをシフトレジスタDに転送し、■バイ;・分
、シフトレジスタDへ転送するとくn40)、再びn3
7へ戻ってDMA転送を実行するとともに、シフトレジ
スタDのデータをライン制御回路8に送って、変調後ラ
インへ送出する(n41〜n44)。
後述するように、以上の動作が二つ以上の端末で同時に
行われていた場合は、少なくともデータのうちソースア
ドレスを送出した時に衝突が発生ずるが、この衝突が衝
突検出回路COで検出されたときはn44からn60へ
進んで送信を禁止する。今、衝突がないものとすると、
リンクコントローラ7は順次バッファCからシフトレジ
スタDへの転送を行い、前述のようにしてバッファCへ
DMA転送されるデータを順次ライン制御回路8へ送る
。この動作(n37〜n45)を繰り返して行き、指定
されたデータ長の送出が完了するとDMAC5は内蔵す
るバイトカウンタがカウントアツプすることにより、リ
ンクコントローラ7へフレーム送出完了を告げる(n 
46)。これを受けたリンクコン1〜ローラ7は、CR
,Cを付け、1フレームのデータ送出を完了する。そし
て、リンクコントローラ7はCP U 5に対し、1フ
レームのデータ送信が完了したことを示すインターラブ
ド信号を送り(n 47) 、CPU5はリンクコント
ローラ7を介して、ライン制御回路8にトレーリングフ
ラグFの送出を指示する(n 4 B)。トレーリング
フラグFは、CPU5が送信完了処理を行い(n49)
、受信準備処理を行う(n 50)まで継続して送出し
、これらの処理が完了した時点でフラグ送出を停止する
とともに(n51)、インターフェイスを受信モードに
設定する(n52)。
次にn44において、データパケットが衝突した場合の
動作を説明する。
データパケットの衝突は、各端末によるアクセスが平等
である共通チャネル方式において、同時に二つ以上の端
末が送信しようとするときに生じる。信号CD2によっ
てアクセスタイミングが完全に異なる場合の衝突は防止
されるが、相互に離れた端末間では伝播遅延が大きいた
め、他の端末の送信を検出するまで時間がかかる。その
結果、衝突が起こりやすくなる。一般に、共通チャネル
方式を採用したローカルネットワークシステムでは、上
記の問題を解決するために、衝突検出後一定時間を待っ
て再送するようにしている。この処理をバックオフ処理
という。n60以下はこのバックオフ処理を行う手順で
ある。
衝突が衝突検出回路COで検出されると、データパケッ
トを送信した端末はすべて送信を停止する(n60)。
次に他の端末が衝突が発生したことを容易に検出できる
ようにするためラインを「ハイ」に持ち上げる(n、6
1)。続いて信号CD2の立ち下がりを検出しくn62
)、その立ち下がりタイミングでメモリ4に設けである
乱数テーブルTBLから所定のバックオフタイマー値を
読みだしくn63)、制御回路6のタイマーTにその値
を設定する(n 64)。続いてこのようにしてセント
した所定時間が経過すれば(n 65)、CPU5は再
度信号CD2の状態を検出し、そのレベルが「ロー」で
あってアクセス可能なときであれば、n30へ戻って上
述した送信動作を繰り返す。信号CD2のレベルが「ハ
イJであってライン使用が許可されない状態であれば、
n67へ進んで信号CD2が立ち下がるタイミングで再
びバックオフタイマーを起動して(n64)、タイマー
経過時点が信号CD2のオフ状態になるときを待つ。
第12図はA、B、C端末がほぼ同時(伝播遅延等を原
因に若干の誤差がある)にアクセスしようとして衝突が
生じたときの動作を示す。A、  B、C各端末が図示
するように衝突を検出すると、直ちに送信を停止して、
信号CD2の立ち下がりタイミングで、それぞれの端末
で乱数テーブルで発生させたバックオフタイマー値t1
.t2.t3をスタートする二時間t1を経過した時点
でA端末は、信号CD2の状態を検出する。このときB
端末およびC端末はタイマー値t2.t3が経過してい
ないので送信をすることが出来ない。したがってその他
の端末からのアクセスがない限り、信号CD2はオフ状
態にあるためA端末からの再送が可能になる。この例で
はA端末からB端末に対してデータパケットを送信する
ケースを示している。衝突があったため送信出来なかっ
た他のB端末およびC端末については、A端末の送信が
成功した後に再送が試みられる。この方法は上記と同様
に行う。すなわち、信号CD2の立ち下がりタイミング
でタイマー値t2.t3をスタートし、B端末は時間t
2が経過した時点で信号CD2の状態をチェックして、
オフであれば再送をする。また、C端末は時間t3が経
過した時点で信号CD2をチェックし、オフであれば再
送する。
こうしてバックオフ処理をしながら衝突した端末からの
送信の順番を整理していく。
以上のように、この実施例ではバンクオフタイマーの起
動時点を信号CD2の立ち下がりタイミングに設定し、
端末の種類に無関係に同一のタイ、ミングでスタートす
るようにしている。このため、再び衝突が生じる確率を
小さく出来、/<−7クオフタイマーの精度を向上出来
る利点がある。なお、n64でセットされるバックオフ
タイマー値は、新たな衝突が生じない限り次にn64で
セ・ノドされるときも同じ値となるようにしている。
以上の動作によってライン上に送出されるデータパケッ
トの構成を第13図に示す。
同図C2:示すように、バケ・ノドの先頭にm個のリー
ディングフラグFが位置し、パケ・ノドの終りにj個の
トレーリングフラグFが位置している。前述のようにm
1lliのフラグはn32〜n35で送出され、j個の
フラグはn48〜n51で送出される。このようにパケ
ットの先頭と終りにフラグ゛を連続させることによって
、送信端末は終りのフラグ連続送出の時間に受信準備を
することが出来、受信端末は、連続するリーディングフ
ラグを受信する間にモードを正常な受信モードにするこ
と力(出来る。
受信端末が正常な受信モードに設定される場合は次のよ
うなときである。たとえば、受信端末力く二つ以上の送
信端末から同時に受信したとすると、ソースアドレスを
受信したときで衝突を検出する。このとき、受信端末は
リーディングフラグ′を既に受信しており、しかも受信
モードはリセ・ノドされないからデータ待ち状態にある
。しかし、衝突を起こした二つの送信端末は送信を打ち
切って、次のチャンスを待っている状態にある。そこで
どちらかの端末或いは他の端末から新たなデータパケッ
トの送信があれば、データ待ち状態番こある受信端末は
最初のリーディングフラグをトレーリングフラグと見な
して(リーディングフラグ゛とトレーリングフラグとは
ともに「7E」の同一コードにある)、そのリーディン
グフラグを受けた時点でパケットのフオマットが間違っ
ていることを検出しくフォマノト長が短い)、エラー処
理を行う。したがって、このような場合、もしリーディ
ングフラグが1個であると、エラー処理を行った後の受
信データも、リーディングフラグが無いと見なしてエラ
ー処理を行う可能性がある。
これに対して、データパケットにリーディングフラグを
適当な数だけ連続させれば、受信端末は最初のリーディ
ングフラグを受信したときに、次以降のフラグ受信時間
でエラー処理を行い、正常な受信モードになったときに
まだ続いているリーディングフラグを次回のパケットの
フラグとして処理することが可能、になる。
すなわち、m個のリーディングフラグおよび3個のトレ
ーリングフラグを付けることによって、送信端末と受信
端末とが常にパケットを正常に受信出来る状態にするこ
とが出来る。
(2)受信動作 第11図(A)〜(C)は、データの受信動作を示すフ
ローチャートである。
上記のようにしてライン上に送出されたデータパケット
は、端末装置N側のライン制御回路9で受信され(n7
0)、復調されて(n?りリンクコントローラ7のシフ
トレジスタEへ導かれる(n?2)。リンクコントロー
ラ7は受信したデータの最初の1パイ1−がフラグかフ
ラグ以外かを判定し、フラグである場合は続いて次にく
る1バイトのデータをシフトレジスタEに導く。フラグ
以外である場合は、ディスティネーションアドレスDA
を読み取ってそのアドレスが自己アドレスかどうかを判
定しくn75)、自己アドレスに一致している場合にn
 7’ 6へ進む。n76でシフトレジスタEの受信デ
ータを受信バッファFに転送し、DMAC5に対して受
信データ有りの指示を行う(n77)。同時にデータを
バッファGに転送するチャネルとしてDRQIを選択す
る。受信データ有りの指示を受けたDMAC5は、上記
受信バッファFの受信データをメモリ4のバッファGに
順次転送する。バッファGはチャネル数だけ設けられて
いて、受信データはパケットで指定されるヂャネル番号
に対応する部分に転送される。
この転送は、レジスタ已に導かれるデータを1バイトづ
つ行い、データの区切りを示すフラッグ(トレーリング
フラグ)を検出した段階で受信を完了したと判断して(
n 79) 、リンクコントローラ7はCPU5に対し
て受信完了指示を行う(n80)。この指示を受&Jた
C P U 5は受信モードを禁止するとともに、送信
されてきたデータの種別を判定する。データ情報である
ときは、受信時において端末装置がレディ状態にあって
受信できるかどうかを受信データ転送制御回路2内のフ
ラグRDYによって判定する(n 89)。このフラグ
RDYは、端末装置によって制御され、端末装置が受信
可能の状態にあるときはセットされている。そして受信
可能であるなら、続いて指定チャネル(第9図のCH,
Noで指定される)の受信バッファG(メモリ4内)が
空き状態にあるかどうかを判定される(n90)。前述
のようにこの受信バッファGはチャネル数用意されてい
て、各チャネルが空き状態にあるかどうかは、受信デー
タ転送制御回路2内のフラグRENによって示されるよ
うにしている。すなわち、任意のチャネルの受信バッフ
ァが空いている場合、そのチャネルに対応するフラグR
ENはセットされる。反対にバッファフルの状態にある
場合、そのチャネルに対応するフラグRENはリセット
される。n90で指定されたチャネルの受信バッファが
空き状態にあると、データパケットを送信してきた端末
にACKパケットを送信する(n91)。第12図には
示していないが、このACKパケットの組立はCPU5
によって行う。第9図から明らかなように、ACKバケ
ットの組立は極めて簡単であり、ディスティネーション
アドレスDAを除く他のデータは固定コードとなる。デ
ィスティネーションアドレス自体も作成する必要が無く
、送られてきたデータパケットのソースアドレスSAを
そのまま使用すれば良い。ACKパケット送信後、CP
U5は受信データ転送制御回路2内のデータ有リフラグ
REN(tl定チャネルの)をセットしくn92)、再
受信モードにセットされる。
n89において、端末装置Nが受信不可である場合は、
n93でNRDYパケットを送信して再受信モードに戻
る。また、n90で受信バッファフルである場合、すな
わち指定チャネルに対応するフラグRENがセントされ
ている場合は、n94でバッファフル(NRDY)パケ
ットを送信して再受信モードに戻る。
一方、端末装置Aでは、端末装置Nで上記の091にお
いて送信されたACKパケットが受信されるため、n8
2→n83−n95へと進む。通常の場合データパケッ
ト送信後はACKパケット待ち状態に遷移するため、n
 95−n 96と進み、ACKパケット送信端末つま
り端末装置Nに対してRACKパケットを送信しくn9
6)、送受信制御部を受信モードに設定する(n 97
)。
なお、n91でのACKパケット送信、およびn96で
のRACKパケット送信は、いずれも送信タイマーTI
によって時間管理され、ACKパケット送信が所定の回
数失敗したとき、およびACKパケットを所定回数送信
してもRACKパケットを送信出来ないとき、エラー処
理がなされるようにしている。
上記のようにして端末装置AでRACKパケットが送信
されると、端末装置Nではn82−=n83−4n84
→n98と進む。通常の状態遷移となるときはRACK
パケットの受信時にはすでに八〇にパケットの送信を終
了しているから、n98−n97へと進んで受信モード
の設定をする。もし、ACKパケットを送信していない
状態でRACKパケットを受信したときには、ACKパ
ケットの再送を行って(n 99)受信モードの設定を
する(n97)。また、n85で受信パケットがNRD
Yバケットである場合、n85−”n1oOへと進む。
通常NRDYパケットを受信する場合は、データパケッ
ト送信後であるから、n、 ]、 O0−n1o1へと
進んで、端末装置に相手側がNRDY状態(データの受
付が出来ない状態)にあることを知らせて、受信モード
を設定する(n97)。
応答パケットの送信は、以上のようにn82以下におい
て行われるが、データパケットを正常に受信してACK
パケットを送信したときには、送受信データ転送制御回
路を介して、端末装置側との間で受信データの転送処理
が行われる。この手順をn1lO以下に示す。
n110において、端末装置Nは、図示しないメインC
PUが指定するチャネルに対応したフラグRENのセン
ト有無をチェックする。そのチャネルに対応するフラグ
RENがセットされていれば、受信データリードコマン
ドが受信データ制御回路2に与えられる(n 111)
。そして上記フラグRE’Nをリセットするとともに(
n 112)、CPU5はメモリ5のバッファG(指定
チャネル番号の)の先頭アドレスおよび受信データ長(
バイト数)をDMAC5にセントしてDMA転送の準備
を行う(n I 13)。さらにCPU5は、データ転
送のために使用するチャネル(上記指定チャネルとは異
なりインターフェイス内のデータ転送チャネルを指す)
をDRQ2に設定しくn114) 、DMA転送を指示
する(nl15)、するとバッファGからレジスタbに
対して1バイト分のデータが転送され(nl16)、端
末装置Nに対してインターラブド信号が出力される(n
117)。端末装置Nは、このインターラブド信号を受
けると、n130→n131へと進んでレジスタbに転
送されたデータの取込みを行う。一方、データ有りフラ
グRENがn112でリセットされているため、n78
でバッファFから新たな1バイト分のデータがバッファ
Gに転送されてくる。そして同時にn77でフラグRE
Nを再セントする。したがって、0110以下が再び実
行され、n116で次の1バイトのデータがレジスタb
にセットされ、端末装置Nがそのデータを0131で取
り込む。この動作を繰り返して、バッファGのデータが
レジスタbを介して総て取り込まれたときにDMA転送
が完了して、n119−n120へ進んでDMAC5は
、動作を停止する。
端末装置N側は、受信データのバイト数と実際に取り込
んだデータのバイト数が一致するかどうかをチェックし
、一致すれば取り込んだデータを所望のフォマソトに加
工しくn133)、その加工処理が完了すれば(n13
4)、受信データ転送制御回路2のフラグREDをセッ
トして(n135)取込み完了をインターフェイス側に
知らせる。インターフェイス側のCPU5は、このフラ
グREDのセットを検出すると(n121)、そのフラ
グREDをリセットして(n122)次期データの送受
信に備える。
以上のようにして、端末装置Aから端末装置Nに対して
特定のデータの送信が行われる。
【図面の簡単な説明】
第1図はこの発明を実施するローカルネットワークシス
テムのブロック構成図である。 第2図は伝送インターフェイスI/Fのブロック構成図
、第3図はさらにその詳細なブロック構成図である。 第4図はライン制御回路8に設けられる衝突検出回路の
回路図である。 第5図はライン制御回路9に設けられるキャリア検出回
路(衝突防止回路)の回路図である。また第6図は同キ
ャリア検出回路のタイミングチャートである。 第7図はライン上の信号と信号CDI、CD2との関係
を示している。 第8図はこのローカルネットワークでの基本的な伝送手
順を示す。 第9図はパケットフォマットを示す図である。 第10図(A)〜(C)はデータの送信動作を示すフロ
ーチャートである。 第11図(A)〜(C)はデータの受信動作を示すフロ
ーチャートである。 第12図はA、B、C端末がほぼ同時にアクセスしよう
として衝突が生じたときの動作を示す。 第13図はライン上に送出されるデータパケットの構成
を示している。 (第2図) 1〇−送信制御回路、11−受信制御回路、12−送受
信データ転送制御回路、 (第3図) ■−送信データ転送制御回路、2−受信データ転送制御
回路、3−DMAC(ダイレクト・メモリアクセス・コ
ントローラ)、4−メモリ5−ザブCPU、6−制御回
路、7−リンクコントローラ、8−ライン制御回路(送
信)、9−ライン制御回路(受信)。 出願人  シャープ株式会社 代理人  弁理士 小森久夫

Claims (1)

    【特許請求の範囲】
  1. (11送受信データ内容を処理するメインシステムとロ
    ーカルネッ1−ワークを構成するデータ伝送ライン間に
    接続される装置であって、データ伝送ラインから受信し
    たデータのパケソトフオマ・ノドを判定し、その判定結
    果に基づいて応答パケットを作成する受信制御手段と、
    送信データを所定のパケソトフォマソトにて伝送ライン
    上に送出するとともに、前記応答パケットをデータパケ
    ット送信後一定時間内に所定のパケソトフオマントにて
    伝送ライン上に送出する送信制御手段と、前記受信制御
    手段および送信制御手段と前記メインシステムとの間で
    送受信データの転送を制御する送受信データ転送制御手
    段と、前記データ伝送ライン上のキャリア信号検出時点
    からキャリア信号が発生しなくなって前記一定時間より
    長い所定時間が経過するまで新たなデータパケット送信
    を禁止する衝突防止回路と、を備えてなる、ローカルネ
    ットワークシステムのデータ伝送制御装置。
JP57152980A 1982-08-31 1982-08-31 ロ−カルネツトワ−クシステムのデ−タ伝送制御装置 Granted JPS5941943A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP57152980A JPS5941943A (ja) 1982-08-31 1982-08-31 ロ−カルネツトワ−クシステムのデ−タ伝送制御装置
US06/525,665 US4672543A (en) 1982-08-31 1983-08-23 Data transmission control apparatus in local network systems
GB08322996A GB2126458B (en) 1982-08-31 1983-08-26 Local network system interface
CA000435700A CA1213015A (en) 1982-08-31 1983-08-30 Data transmission control apparatus in local network systems
DE3331233A DE3331233C2 (de) 1982-08-31 1983-08-30 Datensteuereinrichtung in lokalen Verbindungsnetzen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57152980A JPS5941943A (ja) 1982-08-31 1982-08-31 ロ−カルネツトワ−クシステムのデ−タ伝送制御装置

Publications (2)

Publication Number Publication Date
JPS5941943A true JPS5941943A (ja) 1984-03-08
JPH056381B2 JPH056381B2 (ja) 1993-01-26

Family

ID=15552327

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57152980A Granted JPS5941943A (ja) 1982-08-31 1982-08-31 ロ−カルネツトワ−クシステムのデ−タ伝送制御装置

Country Status (1)

Country Link
JP (1) JPS5941943A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002011371A1 (fr) * 2000-07-28 2002-02-07 Mitsubishi Denki Kabushiki Kaisha Systeme, dispositif et procede de communication

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51107733A (ja) * 1975-02-18 1976-09-24 Motorola Inc
JPS51114804A (en) * 1975-03-31 1976-10-08 Xerox Corp Data communication system
JPS5439504A (en) * 1977-09-02 1979-03-27 Fujitsu Ltd Information communication system
JPS56109057A (en) * 1980-02-04 1981-08-29 Hitachi Ltd Data communication system

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51107733A (ja) * 1975-02-18 1976-09-24 Motorola Inc
JPS51114804A (en) * 1975-03-31 1976-10-08 Xerox Corp Data communication system
JPS5439504A (en) * 1977-09-02 1979-03-27 Fujitsu Ltd Information communication system
JPS56109057A (en) * 1980-02-04 1981-08-29 Hitachi Ltd Data communication system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002011371A1 (fr) * 2000-07-28 2002-02-07 Mitsubishi Denki Kabushiki Kaisha Systeme, dispositif et procede de communication
US7158561B2 (en) 2000-07-28 2007-01-02 Mitsubishi Denki Kabushiki Kaisha Communication system, communication device, and communication method

Also Published As

Publication number Publication date
JPH056381B2 (ja) 1993-01-26

Similar Documents

Publication Publication Date Title
US4672543A (en) Data transmission control apparatus in local network systems
US4225919A (en) Advanced data link controller
US4590467A (en) Local area network interface controller
JP2707529B2 (ja) データ通信システム
US4368512A (en) Advanced data link controller having a plurality of multi-bit status registers
US4710871A (en) Data transmitting and receiving apparatus
JPS63296540A (ja) 単一集積回路マイクロ制御器におけるマルチプロトコル通信制御器
EP0244117A2 (en) A method of duplex data transmission using a send-and-wait protocol
JPS6079844A (ja) ホツトキヤリア発生場所監視方法
JPH084267B2 (ja) コンピュータ・ネットワーク・システム
US4593281A (en) Local area network interframe delay controller
GB2252020A (en) Flow control in data communication systems.
EP0602806A2 (en) High-level data link controller (HDLC) receiver
JPS58221541A (ja) デ−タ通信方法及び装置
CN110100238A (zh) 用于传送数据的方法和镜像串行接口(msi)
JPS6113305A (ja) 産業制御装置用入出力装置
JPS58502130A (ja) ローカル・エリア論理ネットワーク・システム
US7711878B2 (en) Method and apparatus for acknowledgement-based handshake mechanism for interactively training links
EP0115348B1 (en) Remote initialization of interconnected communications stations
JPS5941948A (ja) ロ−カルネツトワ−クシステムのデ−タ伝送方式
JPS5941943A (ja) ロ−カルネツトワ−クシステムのデ−タ伝送制御装置
JPH0221704B2 (ja)
JPS5941945A (ja) ロ−カルネツトワ−クシステムのデ−タ伝送方式
JPH10126463A (ja) 全二重直列伝送の完全性検査方法
JPH0221703B2 (ja)