JPS5935469A - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JPS5935469A
JPS5935469A JP14545382A JP14545382A JPS5935469A JP S5935469 A JPS5935469 A JP S5935469A JP 14545382 A JP14545382 A JP 14545382A JP 14545382 A JP14545382 A JP 14545382A JP S5935469 A JPS5935469 A JP S5935469A
Authority
JP
Japan
Prior art keywords
region
type
layer
polycrystalline silicon
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14545382A
Other languages
Japanese (ja)
Inventor
Shigeru Komatsu
茂 小松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP14545382A priority Critical patent/JPS5935469A/en
Publication of JPS5935469A publication Critical patent/JPS5935469A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon

Abstract

PURPOSE:To obtain wiring bodies of multilayer structure having the small resistance values when the wirings are to be provided on a semiconductor element by a method wherein the silicides of high melting point metals are provided on polycrystalline Si layers doped with impurities, and a heat treatment is performed to make impurities to be diffused into the silicides from the Si layers. CONSTITUTION:An n<+> type buried region 2 is provided in a p type Si substrate 1, the buried region is surrounded with an oxide film 10 having a p<+> type channel stopper region 11 as the underlay, and an n type layer 3 is made to grow epitaxially on the surrounded region 2. Then an n<+> type region 8 and a p<+> type loop region 15 are formed according to diffusion in the layer 3, and a p type region 4 and an n type region 5 positioning thereon are provided in the loop type part of the region 15. After then, the polycrystalline Si layers 7, 6 containing impurities are deposited respectively on the regions 8, 5, and the high melting point metals 40, 41 of Mo, W, Ta, etc., are adhered thereon. Then the heat treatment is performed to make impurities in the layers 7, 6 to be diffused respectively in the metals 40, 41, and the wiring bodies are made to be multilayer structure of Si and the metals to reduce the resistance values.

Description

【発明の詳細な説明】 〔発明の技術的分野〕 本発明は半導体装置に関するもので、特に配線構造の改
善及び半導体素子の特性の改善を同時に図った半導体装
置の構造に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a semiconductor device, and more particularly to a structure of a semiconductor device that simultaneously improves the wiring structure and the characteristics of a semiconductor element.

〔発明の技術的背景とその問題点〕[Technical background of the invention and its problems]

従来より、半導体領域の形成に用いた不純物の第1図は
その一例を示すもので、図中、+6> 、 f力が不純
物、例えばnmの領域の形成のためにリンQ)を含んだ
多結晶シリコン層である。なお、図において(IIはp
型基板、(2)はn+型の埋込み領域、(1υビタキシ
ャル層、(41* tJ’はp型の不純物領域、(5)
Figure 1 shows an example of impurities conventionally used to form a semiconductor region. It is a crystalline silicon layer. In addition, in the figure (II is p
type substrate, (2) is an n+ type buried region, (1υ bitaxial layer, (41*tJ' is a p type impurity region, (5)
.

(8)はn+型の不純物領域、191 s u@T 、
I311111摩は酸化シリ型領域(5)がエミッタ、
p型及びp+型領領域らなる(4) 、 <4)がベー
ス、n型及びn+型領領域2)、(3)、・8)がかコ
レクタとして動作するバーチカルトランジスタを構成す
ることになる。
(8) is an n+ type impurity region, 191 s u@T,
For I311111, the silicon oxide type region (5) is the emitter,
The p-type and p+-type regions (4), <4) constitute a base, and the n-type and n+-type regions 2), (3), and 8) constitute a vertical transistor that operates as a collector. .

さて一般にトランジスタの電気的特性を表わすのに最大
発振周波数fTmaX % あるいはトランジスタのペ
ース・エミッタ間電圧VBKを用いるが、これらは次の
様に示される。
Generally, the maximum oscillation frequency fTmaX % or the pace-emitter voltage VBK of a transistor is used to express the electrical characteristics of a transistor, and these are expressed as follows.

ここでfTニジゃ新局波数、rb:ベース抵抗、ro:
エミッタ抵抗■B二ベース電流、1.:エミッタ電流、
Io:コレクタ電流、k:ポルツマ/定数、T:絶対温
度、αi:真性電流増幅率、IEBO’飽和電流s C
TC’コレクタ容量である。
Here, fT is the new station wave number, rb: base resistance, ro:
Emitter resistance ■B base current, 1. : emitter current,
Io: Collector current, k: Portuma/constant, T: Absolute temperature, αi: Intrinsic current amplification factor, IEBO' saturation current s C
TC' is the collector capacitance.

比べて、抵抗値が非常に大きなものと々ってしまうこと
は、良く知られることであるが、かかる従来の構造の半
導体装置の様に、エミッタ領域用の配線体として多結晶
シリコン層を用いた場合には、(2)式に示されるエミ
ッタ抵抗r8が大きな値になり、従ってエミッタ電流I
Bに対してのVHEiの変化が大きくなり、低屯圧用の
回路設計には大きな障害となる。なお、第1図に示すよ
うにペース領域用の配線(151をエミッタ配線(6)
を跨いだ構成にして、ベース領域の両端部から取り出す
ことにより、ペース抵抗rbが低く抑えられるため各々
、f・rmaX。
It is well known that the resistance value is extremely large in comparison, but if a polycrystalline silicon layer is used as the wiring body for the emitter region, as in semiconductor devices with such conventional structure, In this case, the emitter resistance r8 shown in equation (2) becomes a large value, and therefore the emitter current I
The change in VHEi with respect to B becomes large, which becomes a major obstacle in circuit design for low pressure. In addition, as shown in Figure 1, the wiring for the pace area (151 is connected to the emitter wiring (6)
By straddling the structure and taking it out from both ends of the base region, the pace resistance rb can be suppressed to a low level.

Vlが改善される。Vl is improved.

第2図は、前述した多結晶シリ゛コン膜のもつ高抵抗か
らくる欠点をなくすだめになされた従来の半導体装置の
一例を示すものである。
FIG. 2 shows an example of a conventional semiconductor device designed to eliminate the drawbacks caused by the high resistance of the polycrystalline silicon film mentioned above.

すなわち、第2図に示す従来例においては、多結晶シリ
コン層・2!J 、 (31) 、 C(2)上にプラ
チナ(pt)の珪化物層pt 、Si層(嗜9国、1.
3(1)を設けることにより多結晶シリコンtttiに
よる高抵抗化を防ごうというものである。
That is, in the conventional example shown in FIG. 2, the polycrystalline silicon layer 2! J, (31), Platinum (pt) silicide layer pt on C(2), Si layer (9 countries, 1.
3(1) is provided to prevent the resistance from becoming high due to polycrystalline silicon ttti.

しかしながら、かかる従来の構造においては、pt・s
lのptが高温(約900℃以上)処理により基板と反
応し不安定であるという欠点があるため、安定な特性を
もつ半導体装置を提供するには、ptesi層をAJ等
の成極形成の前工程といった最終工程に近い段階でしか
形成できないという製造工程的な制限があった。
However, in such a conventional structure, pt.s
Since the PT of 1 reacts with the substrate and becomes unstable when processed at high temperatures (approximately 900°C or higher), in order to provide a semiconductor device with stable characteristics, the PTSI layer must be formed by polarization formation such as AJ. There was a limitation in the manufacturing process that it could only be formed at a stage close to the final process, such as a pre-process.

また、高融点金属の鹿化物層が高温に対して安定になる
ことは知られている(特開昭57−37856号)が、
半導体素子にいかに応用して、例えばトランジスタの電
気特性の改善ビ図ることKついては十分な検討がなされ
ていない。
In addition, it is known that the high-melting-point metal Kikado layer becomes stable at high temperatures (Japanese Patent Application Laid-Open No. 57-37856).
Sufficient studies have not been made on how to apply it to semiconductor devices, for example to improve the electrical characteristics of transistors.

〔発明の目的〕[Purpose of the invention]

本発明は、かかる従来の欠点に鑑みなされたもので、多
結晶シリコ/層による高抵抗化の改善を製造工程上の制
限を加えることなく実現することを目的とする。
The present invention was made in view of such conventional drawbacks, and an object of the present invention is to realize an improvement in increasing the resistance by using polycrystalline silicon/layers without imposing restrictions on the manufacturing process.

〔発明の概要〕[Summary of the invention]

本発明においては、不純物のドープされた多結晶シリコ
ン層上に高融点金属の珪化物層を設け、これを配線体と
して利用することによシ、多結晶シリコン層による抵抗
増加の軽減化を図ると共に以後の製造工程に自由度を与
えている。
In the present invention, a silicide layer of a refractory metal is provided on a polycrystalline silicon layer doped with impurities, and this is used as a wiring body, thereby reducing the increase in resistance caused by the polycrystalline silicon layer. This also gives greater freedom to subsequent manufacturing processes.

〔発明の実施例〕[Embodiments of the invention]

以下、図面を参照しながら、本発明の実施例について説
明する。
Embodiments of the present invention will be described below with reference to the drawings.

第3図は、本発明に係る半導体装置の一実施例を示す図
であり、第1図の(it来例に対応する部分には同一符
号ヶ付しており、その説明は省く。
FIG. 3 is a diagram showing an embodiment of the semiconductor device according to the present invention, and parts corresponding to those in FIG.

すなわち、本発明に係る半導体装置においては不純物の
ドーグされた多結晶シリコン層(6)、(7)上に高融
点金属、例えばモリブデン(Mo)、タングステン(4
)、タンタル(Ta)等の珪化物層141.端)を設け
ている。
That is, in the semiconductor device according to the present invention, a high melting point metal such as molybdenum (Mo), tungsten (4
), silicide layer 141. of tantalum (Ta), etc. (edges) are provided.

従って、この多ノー構造を配線体として用いることによ
り、抵抗値の軽減化が図られる。父、高融点金属の珪化
物層は高温に対しても安定であるため、その後の工程で
高温処理を要する場合にも信頼性は維持される。
Therefore, by using this multi-no structure as a wiring body, the resistance value can be reduced. Since the silicide layer of high-melting point metal is stable even at high temperatures, reliability is maintained even when high-temperature treatment is required in subsequent steps.

第4図以下、その製造方法の一実施例について説明する
。p型基板+17上に、n+型型埋領領域2)、チャン
ネルストッパー領域(1υ、n型エピタキシャル層!3
)、酸化膜(11Jl auが形成された状態の半畳体
ウェーハーの表面にレジストId(!tlを形成し、数
百〜1000Ai[に形成された酸化膜Qil)を通し
てボロン(8)のイオン注入を、例えば40 KeV、
不純物濃度1.7 X 10”/CI/lで実施し、1
000°Cで5分間N2雰囲気中−で熱処理し、イオン
注入にて添加されたボロンの活性化を図L p型領域(
4)を形成する。この様にして、形成された領域(4)
は後にベース領域として利用するがこの領域の深さxi
は#0.4〜0.5μ。
From FIG. 4 onwards, an embodiment of the manufacturing method will be described. On the p-type substrate +17, an n+-type buried region 2), a channel stopper region (1υ, n-type epitaxial layer!3)
), a resist Id (!tl) was formed on the surface of the semiconducting wafer on which an oxide film (11 Jl au) was formed, and boron (8) ions were implanted through the oxide film Qil formed at several hundred to 1000 Ai [. , for example 40 KeV,
Conducted at an impurity concentration of 1.7 x 10"/CI/l, 1
After heat treatment at 000°C for 5 minutes in an N2 atmosphere, the activation of boron added by ion implantation is shown in Figure L p-type region (
4) Form. Area (4) formed in this way
will be used as the base area later, but the depth of this area xi
is #0.4-0.5μ.

層抵抗ρ8:500Ω/口の値となる。Layer resistance ρ8: 500Ω/mouth value.

この後に、レジスト層6ω、酸化膜61)を除去し、L
PCVD法により、約600〜700’Oで不純物無添
加の多結晶シリコン層(6)をその表面に形成する(同
図(B))。この状態でヒ素(As)を40KeV 、
 1〜1.5XIO/dの条件でイオン注入を行なう。
After this, the resist layer 6ω and the oxide film 61) are removed, and the L
By the PCVD method, a polycrystalline silicon layer (6) of about 600 to 700'O with no impurity added is formed on the surface thereof (FIG. 3(B)). In this state, arsenic (As) is heated to 40KeV,
Ion implantation is performed under conditions of 1 to 1.5XIO/d.

次に、この表面にモリブデン(Mo)の珪化物(MoS
i2) M (41’)をスパッタ法にて約3000〜
4000人の膜厚で形成する(同図(0)。
Next, molybdenum (Mo) silicide (MoS) is applied to this surface.
i2) M (41') is approximately 3000~ by sputtering method.
It is formed with a film thickness of 4,000 people ((0) in the same figure).

その後に、その表面にレジスト層を形成し、これを選択
的に除去して(45A) 、(45B)を残置させる。
Thereafter, a resist layer is formed on the surface, and this is selectively removed (45A), leaving (45B).

そして、残−置されたレジスト層(45A) 、 (4
5B)をマスクにしてMo5izのパターニングを行な
いMo5iz層+40 、 +41)を選択的に残置す
る。このパターニングに際してはCF4102の混合ガ
スを用いたプラズマエツチング法を利用する。これは、
 MoSi2と高濃度Asイオンが注入された多結晶シ
リコン層との界面においてはエツチングが一時的に停止
する現象(特願昭56−2988号明細曹参照)を利用
するものである。この後にレジス) 1114 (45
A)、(45B)を除去し、800”0〜900°Cの
温度で5〜10分間アニール処理を行ないイオン注入に
より多結晶シリコン#(41)の表面に添加されていた
ヒ素を多結晶シリコン層(4υ中に拡散し、多結晶シリ
コン層の完全ドープド化を図る。この後にIIF : 
kMO3: RAc : H20= 10: 20 :
 20 : 50の混合液に約0.1gのヨウ素(■2
)を添加したエツチング液により、 MoSi2層をマ
スクにして多結晶シリコン層L411のパターニングを
行ない、多結晶シリコン層(6) 、 (7)を選択的
に残置する(第4図(ト))。なお、ここでHAcはC
H3CO0H(酢酸)である。この後に、レジスト層t
4brを°表面に形成し、その開口(46A)を通して
ボロン(B)のイオン注入を30〜40 KeV 、1
〜2X10/Cdの不純物濃度の条件で行なう(同図■
)。
Then, the remaining resist layers (45A) and (4
Using 5B) as a mask, Mo5iz is patterned to selectively leave the Mo5iz layers +40 and +41). For this patterning, a plasma etching method using a mixed gas of CF4102 is used. this is,
This method utilizes the phenomenon that etching temporarily stops at the interface between MoSi2 and a polycrystalline silicon layer implanted with high concentration As ions (see specification of Japanese Patent Application No. 56-2988). After this Regis) 1114 (45
A) and (45B) were removed and annealing was performed at a temperature of 0 to 900°C for 5 to 10 minutes to remove arsenic that had been added to the surface of polycrystalline silicon #(41) by ion implantation. layer (4υ) to fully dope the polycrystalline silicon layer. After this, IIF:
kMO3: RAc: H20= 10: 20:
Approximately 0.1 g of iodine (■2
), the polycrystalline silicon layer L411 is patterned using the MoSi2 layer as a mask, and the polycrystalline silicon layers (6) and (7) are selectively left (FIG. 4(g)). In addition, here HAc is C
H3CO0H (acetic acid). After this, resist layer t
4br is formed on the surface, and boron (B) ions are implanted through the opening (46A) at 30-40 KeV, 1
The impurity concentration is ~2X10/Cd (see figure ■).
).

なお、(4nは、イオン注入に先立って表面保護の為と
、レジスト層(4G)の密着性向上の為に形成される薄
い酸化膜である。
Note that (4n) is a thin oxide film formed prior to ion implantation to protect the surface and to improve the adhesion of the resist layer (4G).

次にレジメ) 層14(ilを除去する。その後にパッ
シベーション膜として、100OA程度の酸化珪素(S
i02)膜(−II()、同じ< xoooX程度の窒
化珪素(Si3N4) 膜を各々CVD法によシ形成す
る。この後に1000’Oで約20〜30分間の熱処理
を行ない、多結晶シリコン層(6) 、 (力からの不
純物拡散を行ない、n+型の不純物領域(5)、 、 
+8)を形成する(同図(G))。
Next, layer 14 (IL) is removed. After that, silicon oxide (S) of about 100 OA is formed as a passivation film.
i02) film (-II(), same < xooo (6) , (Diffusion of impurities from force is performed to form an n+ type impurity region (5),
+8) is formed ((G) in the same figure).

この後に通常の写真蝕刻(PPP )の技術により5I
02 II蘂(48)、Si3N4膜t19)に開口(
47A) 、 (47B) 、 (47C)全形成した
後、AI層をその表面に形成し、これをパターニングし
て、 A/配線体1141 、7+5)を形成する(同
図H)。そしてかかる檜成において多結晶シリコン層(
6)とMoSi2増(4])の2ノー構造がエミッタ領
域(5)からの配線体として利用される。塘だ同じく、
多結晶ノリフン層(7)とMo5iz層j40との2重
構造がコレクタ領域の引き出し成極として利用される。
After this, 5 I
02 Opening in the II leg (48), Si3N4 film t19) (
After forming all of 47A), (47B), and (47C), an AI layer is formed on the surface and patterned to form A/wiring body 1141, 7+5) (H in the same figure). Then, in such a hinoki layer, a polycrystalline silicon layer (
6) and MoSi2 addition (4]) are used as wiring bodies from the emitter region (5). Same as Tongda,
The double structure of the polycrystalline Norifun layer (7) and the Mo5iz layer j40 is used for extraction polarization of the collector region.

従って、不純物添加した多結晶シリコン層のみを°祇極
とした場合、層抵抗が約数十Ω〜数百Ω/口であるのに
対し%MoSi2の層抵抗が約数Ω/口と、1桁から2
桁低い値となるため、その多層構造を配線体とすること
により配線抵抗を大幅に低減することができる。
Therefore, when only the impurity-doped polycrystalline silicon layer is used as the electrode, the layer resistance is about several tens of Ω to several hundreds of Ω/hole, whereas the layer resistance of %MoSi2 is about several Ω/hole, 1 2 from digit
Since the value is an order of magnitude lower, the wiring resistance can be significantly reduced by using the multilayer structure as a wiring body.

この製造方法の一実施例が示すように本発明に係る半導
体装置においては、多結晶シリコン層上に高温に対して
も安定なMo5izなどの高融点金稙の珪化物層を形成
するため、この多層構造の状態で多結晶シリコン層から
の不純物拡散により不純物領域(例えばエミッタ領域)
の形成を行なうことができ、従来からのドープド多結晶
シリコンを用いた半導体装置の製造工程に何ら制限を与
えることなく、半導体装置を製造することができる。
As shown in one embodiment of this manufacturing method, in the semiconductor device according to the present invention, a silicide layer of high melting point metal such as Mo5iz, which is stable even at high temperatures, is formed on the polycrystalline silicon layer. In a multilayer structure, impurity regions (e.g. emitter region) are formed by diffusion of impurities from the polycrystalline silicon layer.
Therefore, a semiconductor device can be manufactured without any restriction on the conventional manufacturing process of a semiconductor device using doped polycrystalline silicon.

また、 MoSi2をマスクにして多結晶シリコン層を
パターニングし、これを選択的に残置させる為、多結晶
シリコン層のサイドエツチング効果を利用することによ
り、多結晶シリコン層の微細加工、例えば1μm以下の
パターニングにも好適する。
In addition, the polycrystalline silicon layer is patterned using MoSi2 as a mask, and in order to selectively leave the polycrystalline silicon layer, the side etching effect of the polycrystalline silicon layer is utilized to finely process the polycrystalline silicon layer, e.g. Also suitable for patterning.

さらに多結晶シリコン層は不純物の拡散源となる他、M
oSi2層シリコン基体間に存在し−1、これら両者の
アロイ現象の緩衝体としても働くため、トランジスタの
ベース・エミッタ間のショート現象を防止する役割も有
する。
Furthermore, the polycrystalline silicon layer serves as a diffusion source for impurities, and M
oSi exists between the two-layer silicon substrate -1 and also acts as a buffer for the alloying phenomenon between these two layers, so it also has the role of preventing short-circuiting between the base and emitter of the transistor.

一例として、MoSi2の存在によるトランジスタのエ
ミッタ抵抗(re)の軽減により、エミッタ電流Ieの
100μAの変化に対し、△VBEカ約1oo〜200
 mVと改善でき、低電圧回路、例えば3v以下の電源
電圧の回路にも十分適用可能となる。
As an example, due to the reduction of the emitter resistance (re) of the transistor due to the presence of MoSi2, the △VBE increases by about 1oo to 200 μA for a 100 μA change in the emitter current Ie.
This can be improved to mV, making it fully applicable to low voltage circuits, for example, circuits with a power supply voltage of 3 V or less.

なお、第4図に示す製造法の例においては、プラズマエ
ツチング法を用いたが、例えば反応性イオンエツチング
(RIE)法を使用することもできる。
In the example of the manufacturing method shown in FIG. 4, a plasma etching method is used, but a reactive ion etching (RIE) method may also be used, for example.

RIE法の場合には、第4図(2)に示すレジスト層(
45A) 、 (45B)を選択的に残置した状態でR
IEを行なうことにより、MoSi2層、多結晶シリコ
ン層の相方を一度にパターニングすることができる。こ
の後に、使用したレジスト層を除去して、第4図(ト)
に示す構成とし、同図(財)以下の工程を進めていくこ
とになる。
In the case of the RIE method, a resist layer (
R with selectively leaving 45A) and (45B)
By performing IE, both the MoSi layer and the polycrystalline silicon layer can be patterned at the same time. After this, the resist layer used is removed and the resist layer shown in FIG.
The structure will be as shown in the figure, and the steps below will be carried out.

尚、このRIE法の場合には多結晶シリコン層(6fの
形成に際し、初めからA8を含んだドープド多結晶シリ
コン層としてCVII)法によりこの多結晶シリコン層
を形成しても良い。
In the case of this RIE method, this polycrystalline silicon layer may be formed by a polycrystalline silicon layer (CVII as a doped polycrystalline silicon layer containing A8 from the beginning when forming 6f).

第5図は本発明に係る半導体装置の製造方法の他の一実
施例を示す工程図である。この一実施例は、第6図に本
発明に係る半導体装置の平面図(同図(A))、同図の
B−B’における縦面図を示す同図の)が示すように、
エミッタ領域t5)の端部が酸化膜0〔に接触しないよ
うにしたいわゆるウェーハ・エミッタ構造を避ける構造
の半導体装置を製造するだめの製法の一実施例である。
FIG. 5 is a process diagram showing another embodiment of the method for manufacturing a semiconductor device according to the present invention. In this embodiment, as shown in FIG. 6, a plan view of a semiconductor device according to the present invention (FIG. 6 (A)) and a longitudinal view taken along line BB' in FIG.
This is an example of a manufacturing method for manufacturing a semiconductor device having a structure that avoids the so-called wafer emitter structure in which the end of the emitter region t5) does not come into contact with the oxide film 0.

尚、第5図囚以下は、第6図に示すA−A’における縦
断面をとって、その工程順を示している。なあ・、第1
図あるいは築3図、第4図の各部分に対応する部分には
同一符号を付して、その説明明は省く。
Incidentally, FIG. 5 and the following show the order of the steps taken along the line AA' shown in FIG. 6. Hey, first
The same reference numerals are given to the parts corresponding to those in the figure, the third drawing, and the fourth drawing, and the explanation thereof will be omitted.

まず、第5図囚に示すように、ウェーハー表面に薄い酸
化膜6υが形成されている状態で、通常のPEP技術に
より、この酸化膜に開口(51A) 、(51B)を形
成する(同図(B))。この開口(51A) 、(51
B)は第6図(4)に示す多結晶シリコン層16) 、
 (刀とエミッタ領域(5)、コレクタ領域(3)との
接触部に相当することになる。
First, as shown in Figure 5, with a thin oxide film 6υ formed on the wafer surface, openings (51A) and (51B) are formed in this oxide film using normal PEP technology. (B)). This opening (51A), (51
B) is the polycrystalline silicon layer 16) shown in FIG. 6(4),
(This corresponds to the contact portion between the sword and the emitter region (5) and collector region (3).

次に多結晶シリコン層、MoSi2層を形成し、前述し
たプラズマエツチング法あるいは、PIE法により、こ
れらをパターニングして、不純物を含有 −する多結晶
シリコンJV4+6+ 、 (7)、MoSi2層叫、
 (41)を選択的に残置する(同図(Q)。
Next, a polycrystalline silicon layer and a MoSi2 layer are formed, and these are patterned by the plasma etching method or PIE method described above to form a polycrystalline silicon layer containing impurities.
(41) is selectively left ((Q) in the same figure).

次に、レジスト層5階を形成し、この開口(53A)。Next, a fifth resist layer is formed, and this opening (53A) is formed.

(53B)を通してp型領域(4)中にp+型領領域形
成するためのポロンのイオン注入を行なう(同図(2)
(53B), poron ions are implanted into the p-type region (4) to form a p+ type region ((2) in the same figure).
.

以下、第4図の工程と同様に、パッシベーション膜とナ
ル。S i02膜t12 %S i 3N4膜(43ヲ
形成シ、コノ後に1000°Cで20〜30分の熱処理
を施しポロンのイオン壮大領域の活性化によるp+型領
領域4)、及び多結晶シリコン層+61 、 を力から
の不純物拡散によるn+型領領域5) 、 B8)の形
成を行なう(同図(ト))。
Thereafter, in the same way as the process shown in FIG. 4, a passivation film and a null are formed. S i02 film t12 %S i 3N4 film (formed 43, p+ type region 4 by activating poron ion grand region by heat treatment at 1000°C for 20 to 30 minutes after completion), and polycrystalline silicon layer The n+ type region 5) and B8) are formed by impurity diffusion using a force of +61 and B8 (FIG. 6(G)).

次にI)EP技術により、Si02層(4シ、Si3N
4層(43への開口(47A) 、 (47B) 、 
(47C)の形成の後、  A1層の形成、さらにはパ
ターニングを施し、配線層+141 。
Next, I) EP technology is used to form a Si02 layer (4Si, Si3N
4 layers (opening to 43 (47A), (47B),
After the formation of (47C), the A1 layer is formed and patterned to form a wiring layer +141.

(15)を形成する(同図(II’))。(15) is formed ((II') in the same figure).

また第6図は前述したように第5図に示す製法によシ製
造される本発明に係る半導体装置の一実施例の平面図囚
、縦断面図(B)を示すものである。
Further, FIG. 6 shows a plan view and a vertical sectional view (B) of an embodiment of a semiconductor device according to the present invention manufactured by the manufacturing method shown in FIG. 5 as described above.

なお、同図囚は特にシリコン基板と多結晶シリコン層と
の接触の関係を示すため一部の要素は説明の簡略化のた
め省略している。すなわち多結晶シリコン層(6) 、
 f力とn+型仙域15) 、 +8)との接触は、酸
化膜5υの開口(51B)、(51A)で行なわれ、同
様にA/配線a51との接触は開口(47B)、(47
C) テ行なわれる。また、図中の2点鎖線t6+6は
フィールド酸化膜となる厚い酸化膜CI[llと薄い酸
化膜の境界を示すものである。
Note that some elements are omitted from the figure to simplify the explanation, especially to show the relationship of contact between the silicon substrate and the polycrystalline silicon layer. That is, a polycrystalline silicon layer (6),
Contact between the f force and the n+ type sacrum 15), +8) is made through the openings (51B), (51A) of the oxide film 5υ, and similarly, contact with the A/wiring a51 is made through the openings (47B), (47).
C) Te is carried out. Further, the two-dot chain line t6+6 in the figure indicates the boundary between the thick oxide film CI[ll, which becomes the field oxide film, and the thin oxide film.

また、同の)図に示すように第5図の製造方法によれば
n+型のエミッタ領域(5)の端部とフィールド酸化膜
(11の接触をさけ、ウオールエミッタ構造が回避でき
る。ウオールエミッタ構造を避けた構造にすると、エミ
ッタ・ベース谷t CT Eの増加により、トランジス
タのスピード特性の低下を招くが、高周波トランジスタ
等浅い接合で形成されたベース領域を有するトランジス
タ構造で問題となる工ミッタ、コレクタ間の短絡、いわ
ゆるエミッタ。
Furthermore, as shown in the same figure, according to the manufacturing method of FIG. 5, contact between the end of the n+ type emitter region (5) and the field oxide film (11) can be avoided, and a wall emitter structure can be avoided.Wall emitter If the emitter-base valley t CT E is increased, the speed characteristics of the transistor will deteriorate if the structure is avoided. , a short circuit between the collector and the so-called emitter.

コレクタパイプ現象の発生を大幅に低減することが期待
でさ、信頼性、歩留の向上が期待できる。
It is expected that the occurrence of the collector pipe phenomenon will be significantly reduced, leading to improved reliability and yield.

尚、上記実施例においてはNPN型トランジスタの構造
について述べたが同様にPNP型トランジスタあるいは
、配線抵抗の低減化を図りたい構造に広く使用できる。
Although the structure of an NPN transistor has been described in the above embodiment, it can be widely used in a PNP transistor or a structure in which it is desired to reduce wiring resistance.

〔発明の効果〕〔Effect of the invention〕

以上説明した様に、本発明によれば、半導体装置、特に
トランジスタのエミッタ領域用の配線をドープド多結晶
シリコン層と高融点金属の珪化物層の多層構造としたた
め、エミッタ抵抗の軽減化を図ることができ、′眠気的
特性の大幅な改善を図ることができる。まだ、高融点金
属の珪化物層は’+Q温に対しても安定であるため製造
工程において熱処理の制限を受けることがない。
As explained above, according to the present invention, the wiring for the emitter region of a semiconductor device, particularly a transistor, has a multilayer structure of a doped polycrystalline silicon layer and a silicide layer of a high melting point metal, thereby reducing emitter resistance. It is possible to significantly improve drowsiness characteristics. Furthermore, since the silicide layer of the high melting point metal is stable even at '+Q temperature, there is no restriction on heat treatment in the manufacturing process.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図および第2図は従来の半導体装置の構造を示す図
、第3図乃至第6図は本発明に係る半導体装置の構造お
よびその製造方法の一実施例を示す図である。 10.16,28,35,42,47,48.51・・
・酵化嗅13.43.49・・・S i 3N4膜、6
,7・・・多結晶シリコン層、40.41・・・高融点
金属の珪化物層、14.15・・・金属配線層。 軍1図 電20 221 箪3図 策4図 (/1) (nA <f3) r4図 (C/) CD+ (E) 04 ノ4M (0) 丁デ図 (A) t8) IC) 第夕図 ([)) (E) tp+
1 and 2 are diagrams showing the structure of a conventional semiconductor device, and FIGS. 3 to 6 are diagrams showing an embodiment of the structure of the semiconductor device and its manufacturing method according to the present invention. 10.16, 28, 35, 42, 47, 48.51...
・Fermentation smell 13.43.49...S i 3N4 membrane, 6
, 7... Polycrystalline silicon layer, 40.41... Refractory metal silicide layer, 14.15... Metal wiring layer. Army 1 diagram den 20 221 Kan 3 diagram 4 diagram (/1) (nA <f3) r4 diagram (C/) CD+ (E) 04 no 4M (0) Ding de diagram (A) t8) IC) No. evening diagram ([)) (E) tp+

Claims (3)

【特許請求の範囲】[Claims] (1)−導電型の第1の半導体領域と、前記第1領域内
に形成された反対導電型の第2の半導体領域と、前記第
2領域上に形成され、前記第2領域と同一導電型の不純
物を含む多結晶シリコン膜と、前記多結晶シリコン膜上
に形成された高融点金属の珪化物層とを具備し、前記多
結晶シリコン膜と高融点金属の珪化物層を電極配線とし
て用いることを特徴とする半導体装置。
(1) - A first semiconductor region of a conductivity type, a second semiconductor region of an opposite conductivity type formed in the first region, and a second semiconductor region formed on the second region and having the same conductivity as the second region. a polycrystalline silicon film containing a type of impurity, and a refractory metal silicide layer formed on the polycrystalline silicon film, and the polycrystalline silicon film and the refractory metal silicide layer are used as electrode wiring. A semiconductor device characterized in that it is used.
(2)前記第2領域は前記多結晶シリコン膜からの不純
物の拡散によって形成されることを特徴とする特許請求
の範囲第1項記載の半導体装置。
(2) The semiconductor device according to claim 1, wherein the second region is formed by diffusion of impurities from the polycrystalline silicon film.
(3)前記第2領域はバイポーラトランジスタのエミッ
タ領域として形成されることを特徴とする特許請求の範
囲第1項又は第2項記載の半導体装置。
(3) The semiconductor device according to claim 1 or 2, wherein the second region is formed as an emitter region of a bipolar transistor.
JP14545382A 1982-08-24 1982-08-24 Semiconductor device Pending JPS5935469A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14545382A JPS5935469A (en) 1982-08-24 1982-08-24 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14545382A JPS5935469A (en) 1982-08-24 1982-08-24 Semiconductor device

Publications (1)

Publication Number Publication Date
JPS5935469A true JPS5935469A (en) 1984-02-27

Family

ID=15385572

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14545382A Pending JPS5935469A (en) 1982-08-24 1982-08-24 Semiconductor device

Country Status (1)

Country Link
JP (1) JPS5935469A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6317544A (en) * 1986-07-10 1988-01-25 Seiko Instr & Electronics Ltd Semiconductor device
JPS6477145A (en) * 1987-09-18 1989-03-23 Seiko Instr & Electronics Manufacture of semiconductor device
US5166770A (en) * 1987-04-15 1992-11-24 Texas Instruments Incorporated Silicided structures having openings therein

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6317544A (en) * 1986-07-10 1988-01-25 Seiko Instr & Electronics Ltd Semiconductor device
US5166770A (en) * 1987-04-15 1992-11-24 Texas Instruments Incorporated Silicided structures having openings therein
JPS6477145A (en) * 1987-09-18 1989-03-23 Seiko Instr & Electronics Manufacture of semiconductor device

Similar Documents

Publication Publication Date Title
JPS6187368A (en) Self-matching metal silicide process for ic having self-matching polycrystalline silicon electrode
US4408387A (en) Method for producing a bipolar transistor utilizing an oxidized semiconductor masking layer in conjunction with an anti-oxidation mask
JP3082923B2 (en) Semiconductor device manufacturing method
US4783422A (en) Process for fabricating a bipolar transistor utilizing sidewall masking over the emitter
JP3346348B2 (en) Method for manufacturing semiconductor device
JPS5935469A (en) Semiconductor device
JPS59172775A (en) Semiconductor device and manufacture thereof
JPS5878457A (en) Manufacture of semiconductor device
JPS61237470A (en) Semiconductor device
JPH01108772A (en) Manufacture of bipolar transistor
JPS59138363A (en) Semiconductor device and manufacture thereof
JPH0226061A (en) Manufacture of semiconductor integrated circuit
JPS6329503A (en) Manufacture of semiconductor integrated circuit device
JP2000323665A (en) Manufacture of semiconductor device
JP2606648B2 (en) Bipolar transistor and method of manufacturing the same
JPH10321730A (en) Semiconductor device and its manufacturing method and communication device
JPS632382A (en) Semiconductor device
JPS63228752A (en) Manufacture of semiconductor device
JPS62293768A (en) Lateral bipolar semiconductor device and manufacture of the same
JP2003017601A (en) Method for manufacturing semiconductor device
JPS5982764A (en) Semiconductor device
JPH04225236A (en) Semiconductor device and manufacture thereof
JPH03225834A (en) Manufacture of semiconductor device
JPH02224338A (en) Bipolar transistor
JPS6242395B2 (en)