JPS5932003A - ゲ−ト制御装置 - Google Patents

ゲ−ト制御装置

Info

Publication number
JPS5932003A
JPS5932003A JP57139876A JP13987682A JPS5932003A JP S5932003 A JPS5932003 A JP S5932003A JP 57139876 A JP57139876 A JP 57139876A JP 13987682 A JP13987682 A JP 13987682A JP S5932003 A JPS5932003 A JP S5932003A
Authority
JP
Japan
Prior art keywords
data
processing
gate
gate control
simulated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57139876A
Other languages
English (en)
Inventor
Akio Tsujikawa
辻川 秋雄
Masayoshi Suzuki
正義 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57139876A priority Critical patent/JPS5932003A/ja
Publication of JPS5932003A publication Critical patent/JPS5932003A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B23/00Testing or monitoring of control systems or parts thereof
    • G05B23/02Electric testing or monitoring

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Testing And Monitoring For Control Systems (AREA)
  • Control Of Non-Electrical Variables (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ダム・堰のゲート制御装置に係り、特に、試
験時のデータ処理に好適な処理方法に関する。
従来、ゲート制御装置の機能の確認(ソフトウェア−の
確認)、操作員の訓練などには処理装置に模擬データを
与えて行なうため、この期間中はダム・堰の実データが
消失するという問題があった。このため、実データの保
存・記録用として別の処理装置を付加し、試験中の実デ
ータの保存・記録を行なっていた。従って、機能試験、
訓練機能が付加された場合、これらの付加されない装置
に比べ大規模となる問題がある。
本発明の目的は、1台の処理装置で、実データと、模擬
データの同時処理を可能ならしめるゲート制御装置を提
供するにある。
本発明の要点は、ダム・堰における試験・オペレータの
操作訓練は一般にゲート操作不要、すなわち、ダム◆堰
の水位変化の無い時期に行なわれる。従って、実データ
の演算周期を長くしても、演算精度にほとんど影響しな
いことを利用し、実データ処理の空き時間に試験・訓練
のための模擬データ処理を行なうことにある。
第1図、第2図、第3図に本発明の実施例を示す。第1
図のダム1にはゲート2が設けられ、ゲート2は駆動装
置3で駆動される。また、ダム2の水位及び、ゲート2
の開度は、水位計5、開度計4で計測される。一方、ゲ
ート制御装置は、切替信号制御部6、ダム諸量演算部7
、ゲート制御部8、実データ保存部9、模擬データ保存
部10、入力データの切替スイッチ11、データ保存部
の切替スイッチ12、ゲート制御可否スイッチ13、ゲ
ート制御選択スイッチ14、ゲート模擬部15、及び水
位模擬部16で構成される。、 切替信号制御部6は、第2図に示すように、ゲート制御
選択スイッチ14の状態を信号17で入力し、試験側に
接続されていたならば模擬データの処理中か実データの
処理中かを判断し、各々の処理時間が所定の時間となっ
たか否かを判断する。
今、第3図に示すように、模擬データ処理中に切替時間
に達した場合は、切替信号18’kOFFとし、入力デ
ータの切替スイッチ11及び、データ保存部の切替スイ
ッチ12を実データ側に接続する。また、試験中は、実
ゲートの操作は行なわないため、切替信号19をOF 
Fとし、ゲート制御可否スイッチ13kOFFする。こ
れにより、ダム諸量演算部7は、開度計4より実ゲート
開度を、水位計5よりダム水位金入力し、放流量、流入
量などの各種ブータラ演算し、そのデータを、実データ
保存部9に格納する。一方、実データ処理中に切替時間
となった場合は、切替信号18’kONとじ入力データ
の切替スイッチ11及びデータ保存部の切替スイッチ1
2を模擬データ側に接続する。甘た、切替信号19’r
ONとしゲート制御可否スイッチ1,1:ONする。こ
れにより、ダム諸量演算部7はゲート模擬部15より模
擬ゲート開度を、水位模擬部16より模擬流入量QIと
模擬放流量より算出した模擬水位を入力し、実データの
処理と同様に放流量、流入量などの各種データを演算し
、そのデータ全模擬データ、保存部10に格納する。ケ
ート制御部8は、メ゛ム諸量演算部7で演算されたダム
諸量を判断し、ゲートの制御量を算出しゲート模擬部1
5を駆動する。ゲート模擬部15は、ゲートの開閉動作
音シュミレートし、その結果として、模擬開度を出力す
る。このようにして、実データの処理と、模擬データの
処理を時分割にくり返し実行することができる。
また、ゲート制御選択スイッチ14が制御側に接続され
た時は、切替信号18は常にOFFとし、入力データの
切替スイッチ12を実データ側に接続、切替信号19も
常にONすることによりゲート制御可否スイッチ13を
常にONとし、実データの演算、実ゲートの制御のみを
行なうことができる。
本発明によ?Lば、実データの処理と模擬データの処理
金時分割で実行するため、ダム諸量演算部が1台の場合
でも、試験中の実データか消失されることなく、メモリ
ーに保存される効果かある。
【図面の簡単な説明】
第1図は本発明の一実施例のゲート制御装置の構成図、
第2図は切替信号制御部の機能を示す処理フロー図、第
3図は切替信号と、切替スイッチの状態を示すタイムチ
ャートである。 10・・・模擬データ保存部、11〜14・・・切替ス
イ代理人 弁理士 高橋明1 −  第 1 図 −−−

Claims (1)

  1. 【特許請求の範囲】 1、ダムの情報を処理し、ゲートを操作するゲート制御
    装置に於いて、試験時の模擬データの処理と、実データ
    の処理とを1台の処理装置で時分割に行なうことを特徴
    とするゲート制御装置。 2、特許請求の範囲第1項の記載に於いて、実データの
    処理周期を試験時は大きくシ、その空き時間で試験デー
    タの処理を行なうことを特徴とするゲート制御装置。
JP57139876A 1982-08-13 1982-08-13 ゲ−ト制御装置 Pending JPS5932003A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57139876A JPS5932003A (ja) 1982-08-13 1982-08-13 ゲ−ト制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57139876A JPS5932003A (ja) 1982-08-13 1982-08-13 ゲ−ト制御装置

Publications (1)

Publication Number Publication Date
JPS5932003A true JPS5932003A (ja) 1984-02-21

Family

ID=15255620

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57139876A Pending JPS5932003A (ja) 1982-08-13 1982-08-13 ゲ−ト制御装置

Country Status (1)

Country Link
JP (1) JPS5932003A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015114901A (ja) * 2013-12-12 2015-06-22 三菱日立パワーシステムズ株式会社 制御装置、設計装置、制御方法及びプログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015114901A (ja) * 2013-12-12 2015-06-22 三菱日立パワーシステムズ株式会社 制御装置、設計装置、制御方法及びプログラム

Similar Documents

Publication Publication Date Title
JPH0458072B2 (ja)
CN106124888A (zh) 一种微机继电保护装置的全自动调试方法和系统
JPS5932003A (ja) ゲ−ト制御装置
US5850355A (en) System for characterization of multiple-input circuits
JPH0447248A (ja) 調節弁自動試験装置
JP2526722Y2 (ja) ダム放流設備制御装置の模擬試験装置
SU918962A1 (ru) Тренажер операторов систем управлени
JPH0217552A (ja) 性能データ計測方式
SU489079A1 (ru) Устройство дл сопр жени автоматизированной системы управлени с оператором
SU943747A1 (ru) Устройство дл контрол цифровых интегральных схем
JPS5541543A (en) Cash automatic transaction unit
SU728154A1 (ru) Адаптивный тренажер оператора систем управлени
JP2599795B2 (ja) マイクロプロセッサ搭載回路の試験方法
JPH02121001A (ja) 連続フィードバック制御用コンピュータ装置
JPH01304213A (ja) ダム放流設備制御装置の試験装置
JP2690213B2 (ja) マイクロコンピュータ
JPS60163142A (ja) 複雑なデジタルデバイスのモデリング動作方法
JPS58189737A (ja) 情報処理装置
JPS63282533A (ja) インサ−キット・エミュレ−タ
JPS62279439A (ja) エミユレ−タ装置
JPH0773218A (ja) 論理回路の故障検出率予測装置
SU913442A1 (en) Trainer for operators
JP2581214B2 (ja) 論理シミュレータ
JPS62236047A (ja) プログラムの処理時間測定装置
JPS6049445A (ja) マイクロプロセッサ等のデバッグ装置