JPS59204821A - マトリツクス表示液晶表示素子 - Google Patents
マトリツクス表示液晶表示素子Info
- Publication number
- JPS59204821A JPS59204821A JP8128083A JP8128083A JPS59204821A JP S59204821 A JPS59204821 A JP S59204821A JP 8128083 A JP8128083 A JP 8128083A JP 8128083 A JP8128083 A JP 8128083A JP S59204821 A JPS59204821 A JP S59204821A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- electrode
- crystal display
- matrix display
- display pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134336—Matrix
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Geometry (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はマ) IJソック表示液晶表示素子の表示パタ
ーンの視認性を改善するための電極パターンの構成に関
する。
ーンの視認性を改善するための電極パターンの構成に関
する。
複数の固定位置に各種の文字、数字、記号又は図形等を
液晶表示を用いて選択表示するためには、縦横5×7.
5XE15X11.16X16.24X24ドツト(画
素)等の単位ドツトマトリックス表示用パターンを所定
の間隔で並べたドントマトリノクス表示パターンが用い
られる。
液晶表示を用いて選択表示するためには、縦横5×7.
5XE15X11.16X16.24X24ドツト(画
素)等の単位ドツトマトリックス表示用パターンを所定
の間隔で並べたドントマトリノクス表示パターンが用い
られる。
第1図は縦横5×7ドツト(文字用)+5X1ドツト(
カーソル用)の5×8ドツトの単位ドツトマトリックス
表示用パターンを横6列、縦2行で一定の間隔で配置し
たドツトマトリックス表示液晶表示素子を用い、文字A
−F、数字1〜5及びカーソルを点灯表示した表示画面
1の状態を示している。このようなドツトマトリックス
表示液晶表示素子のドツト2には一定の比率を持った選
択(点灯)電圧■。、l、非選択(非点灯)電圧■。F
Fのどちらかの実効電圧が印加される。
カーソル用)の5×8ドツトの単位ドツトマトリックス
表示用パターンを横6列、縦2行で一定の間隔で配置し
たドツトマトリックス表示液晶表示素子を用い、文字A
−F、数字1〜5及びカーソルを点灯表示した表示画面
1の状態を示している。このようなドツトマトリックス
表示液晶表示素子のドツト2には一定の比率を持った選
択(点灯)電圧■。、l、非選択(非点灯)電圧■。F
Fのどちらかの実効電圧が印加される。
例えば乙の単位ドツトマトリックス表示用ノ(ターン部
では選択(点灯)ドツト4、非選択(非点灯)ドツト5
の組合せにより文字Aを表示しているが、非選択ドツト
5にも非選択電圧■。FFが印加されるため、駆動マー
ジン(V、、 / V、、、 )が小さいと非選択ドツ
ト5も薄く点灯される。このために電圧が印加されない
バックグランド部6と非選択ドツト5との間に濃度差が
生じるととがら、表示パターンの視認性が著るしく低下
してしまうことになる。
では選択(点灯)ドツト4、非選択(非点灯)ドツト5
の組合せにより文字Aを表示しているが、非選択ドツト
5にも非選択電圧■。FFが印加されるため、駆動マー
ジン(V、、 / V、、、 )が小さいと非選択ドツ
ト5も薄く点灯される。このために電圧が印加されない
バックグランド部6と非選択ドツト5との間に濃度差が
生じるととがら、表示パターンの視認性が著るしく低下
してしまうことになる。
第2図は第1図のマトリックス表示液晶表示素子の電極
配置の簡略図で、横方向の細い実線は走査用電極7、縦
方向の太い実線は信号用電極8を示していて実際には共
にドツトの巾の帯状電極であるが第2図では簡略化して
実線で示している。
配置の簡略図で、横方向の細い実線は走査用電極7、縦
方向の太い実線は信号用電極8を示していて実際には共
にドツトの巾の帯状電極であるが第2図では簡略化して
実線で示している。
実際の液晶表示素子にお(・では、液晶を挾んで一方の
ガラス基板の内面に走査用電極を、他方のガラス基板の
内面に信号用電極をパターン形成している。第1図の単
位ドツトマトリックス表示用パターン6は第2図の走査
用電極Xll−XI2・・Xl 8と信号用電極Y11
.Y12・・・YI5との交点により構成されている。
ガラス基板の内面に走査用電極を、他方のガラス基板の
内面に信号用電極をパターン形成している。第1図の単
位ドツトマトリックス表示用パターン6は第2図の走査
用電極Xll−XI2・・Xl 8と信号用電極Y11
.Y12・・・YI5との交点により構成されている。
第2図中黒い点で示した所は第1図の表示文字Aの選択
ドツト9を示している。
ドツト9を示している。
又、第2図中の左方向、上下方向に長く伸びた電極部分
は駆動回路へのリード部を示していて、16本の走査電
極と30本の信号電極が駆動回路に接続される。
は駆動回路へのリード部を示していて、16本の走査電
極と30本の信号電極が駆動回路に接続される。
次に第3図は、第2図の走査用電極、信号用電極の両側
及び間隔の広い中間部にそれぞれの電極を追加したマト
リックス表示液晶表示素子の電極配置の簡略図で、第2
図の構成にさらに走査用電極X1′、X2′・・・X、
/と、信号電極Y1′、Y2/・・・・・・Y7/を追
加したものであウーすなわちグラフィック表示パターン
に相当するものである。第3図の電極配置を用いれば第
1図の選択ドツトの周囲はすべて非点灯ドツトとなるた
めに表示パターンの視認性は向上するが、固定位置に文
字等を表示するために回路基板や駆動回路に接続する電
極本数が多くなりすぎ、表示装置の設計上、不都合な点
が多いし、特に駆動回路の走査電極数をこのまま増加し
た場合、駆動マージンが低下し逆効果となってしまうし
、コスト的にもムダが多い。
及び間隔の広い中間部にそれぞれの電極を追加したマト
リックス表示液晶表示素子の電極配置の簡略図で、第2
図の構成にさらに走査用電極X1′、X2′・・・X、
/と、信号電極Y1′、Y2/・・・・・・Y7/を追
加したものであウーすなわちグラフィック表示パターン
に相当するものである。第3図の電極配置を用いれば第
1図の選択ドツトの周囲はすべて非点灯ドツトとなるた
めに表示パターンの視認性は向上するが、固定位置に文
字等を表示するために回路基板や駆動回路に接続する電
極本数が多くなりすぎ、表示装置の設計上、不都合な点
が多いし、特に駆動回路の走査電極数をこのまま増加し
た場合、駆動マージンが低下し逆効果となってしまうし
、コスト的にもムダが多い。
本発明は第1図に一実施例として示したよ5な一互いに
所定の間隔を持って複数個の文字等を固定位置に表示す
るマ) IJノクス液晶表示素子の表示パターンの視認
性改善を簡単な方法で提供するもので、液晶表示素子の
電極パターンの改善によるものである。
所定の間隔を持って複数個の文字等を固定位置に表示す
るマ) IJノクス液晶表示素子の表示パターンの視認
性改善を簡単な方法で提供するもので、液晶表示素子の
電極パターンの改善によるものである。
以下、本発明を図面を用いて詳細に説明する、第4図は
本発明の一列によるマトリックス表示液晶表示素子の電
極配置の簡略図で、第1図の表示画面の表示パターンの
視認性を改善するために第2図及び第3図の電極配置を
改良したもので、第2図に比較して回路基板又は駆動回
路へ接続する電極数を走査電極1本(X)と信号電極1
本(Y)だけ増加し、第3図と同じドツト数を構成した
ものである。第4図のマトリックス液晶表示素子は、′
第3図の信号電極Y、’10とX2′を電極14で接
続する他、Y、/、X2′・・・・・・X7′を走査電
極と重ならない部分で接続し1本の信号電極Yとしてま
とめ、又、第3図の走査電極X+’12とX2’13を
電極15で接続する他、X1′、X2′・・・・・・X
、′を信号電極と重ならない部分で接続し1本の走査電
極Xとしてまとめたものである。これにより第2図のマ
) IJワックス示液晶表示素子に走査電極1本と信号
電極1本を追加したものである第4図のマトリックス表
示液晶表示素子を用い、前記新たに追加したドツトには
常に非選択電圧が印加されるように駆動電圧を供給すれ
ば、第1図の表示パターンのバンクグランド部6と表示
用パターンの非選択ドツトの濃度を均一化出来、表示パ
ターンの視認性を簡単に向上することが出来る。
本発明の一列によるマトリックス表示液晶表示素子の電
極配置の簡略図で、第1図の表示画面の表示パターンの
視認性を改善するために第2図及び第3図の電極配置を
改良したもので、第2図に比較して回路基板又は駆動回
路へ接続する電極数を走査電極1本(X)と信号電極1
本(Y)だけ増加し、第3図と同じドツト数を構成した
ものである。第4図のマトリックス液晶表示素子は、′
第3図の信号電極Y、’10とX2′を電極14で接
続する他、Y、/、X2′・・・・・・X7′を走査電
極と重ならない部分で接続し1本の信号電極Yとしてま
とめ、又、第3図の走査電極X+’12とX2’13を
電極15で接続する他、X1′、X2′・・・・・・X
、′を信号電極と重ならない部分で接続し1本の走査電
極Xとしてまとめたものである。これにより第2図のマ
) IJワックス示液晶表示素子に走査電極1本と信号
電極1本を追加したものである第4図のマトリックス表
示液晶表示素子を用い、前記新たに追加したドツトには
常に非選択電圧が印加されるように駆動電圧を供給すれ
ば、第1図の表示パターンのバンクグランド部6と表示
用パターンの非選択ドツトの濃度を均一化出来、表示パ
ターンの視認性を簡単に向上することが出来る。
以上説明したように本発明のマトリックス表示液晶表示
素子を用いれば、従来の駆動回路に走査電極1本と信号
電極を1本追加するのみでバンクグランドが均一濃度の
固定位置表示の文字、数字、記号又は図形等の液晶表示
装置を得ることが出来る、 尚一本発明では5X8ドツトの単位表示パターン6列2
行の例について説明したが−16X16ドツトや24X
24ドツトの単位表示パターンを用いた漢字表示の液晶
セル等にも使用出来る他−列数2行数のさらに多いもの
に使用した場合はどその効果は大きい。
素子を用いれば、従来の駆動回路に走査電極1本と信号
電極を1本追加するのみでバンクグランドが均一濃度の
固定位置表示の文字、数字、記号又は図形等の液晶表示
装置を得ることが出来る、 尚一本発明では5X8ドツトの単位表示パターン6列2
行の例について説明したが−16X16ドツトや24X
24ドツトの単位表示パターンを用いた漢字表示の液晶
セル等にも使用出来る他−列数2行数のさらに多いもの
に使用した場合はどその効果は大きい。
第1図は一従来のマトリックス表示液晶表示ノくターン
を示す平面図。第2図は、第1図の液晶表示パターンに
対応する電極配置の概略を示す説明図。第3図は、従来
のグラフィック表示液晶表示パターンの電極配置の概略
を示す説明図。第4図は一本発明の実施例によるマトリ
ックス表示ノ(ターンの電極配置の概略を示す説明図。 2・・・・・・ドツト、 6・・・・・・単位ドツトマトリックス表示用パターン
、4.9・・・・・・選択ドツト、 5・・・・・・非選択ドツト、 6・・・・・・バックグランド部。 7・・・・・・走査用電極、8・・・・・・信号用電極
、10〜15・・・・・・電極。 第2図 第3図 : − ニー− ぬ1
を示す平面図。第2図は、第1図の液晶表示パターンに
対応する電極配置の概略を示す説明図。第3図は、従来
のグラフィック表示液晶表示パターンの電極配置の概略
を示す説明図。第4図は一本発明の実施例によるマトリ
ックス表示ノ(ターンの電極配置の概略を示す説明図。 2・・・・・・ドツト、 6・・・・・・単位ドツトマトリックス表示用パターン
、4.9・・・・・・選択ドツト、 5・・・・・・非選択ドツト、 6・・・・・・バックグランド部。 7・・・・・・走査用電極、8・・・・・・信号用電極
、10〜15・・・・・・電極。 第2図 第3図 : − ニー− ぬ1
Claims (1)
- 縦横定められたドツト数により一つの文字、数字、記号
又は図形を選択表示する単位ドツトマトリックス表示用
パターンを所定の間隔で配置すべ(、複数本の互いに平
行な走査用電極パターンを配列形成した第1の基板と、
前記走査用電極に直交した複数本の互いに平行な信号用
電極パターンを有する第2の基板との間に液晶を封入し
て成るマトリックス表示液晶表示素子において、上記単
位ドツトマトリックス表示用パターン相互間の間隙に、
1本の走査用電極及び1本の信号用電極として駆動回路
と接続可能なように、前記基板上にて共通接続された互
いに平行な電極パターンを設けたことを特徴とするマト
リックス表示液晶表示素子。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8128083A JPS59204821A (ja) | 1983-05-10 | 1983-05-10 | マトリツクス表示液晶表示素子 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8128083A JPS59204821A (ja) | 1983-05-10 | 1983-05-10 | マトリツクス表示液晶表示素子 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59204821A true JPS59204821A (ja) | 1984-11-20 |
Family
ID=13741959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8128083A Pending JPS59204821A (ja) | 1983-05-10 | 1983-05-10 | マトリツクス表示液晶表示素子 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59204821A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001048543A1 (en) * | 1999-12-23 | 2001-07-05 | Screen Technology Limited | Pixel arrangement for flat-panel displays |
-
1983
- 1983-05-10 JP JP8128083A patent/JPS59204821A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001048543A1 (en) * | 1999-12-23 | 2001-07-05 | Screen Technology Limited | Pixel arrangement for flat-panel displays |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5924061Y2 (ja) | マトリツクス型液晶表示装置の電極構造 | |
JP3933636B2 (ja) | 表示装置 | |
JPS599636A (ja) | 液晶表示体 | |
US4335937A (en) | Electrode assembly of a liquid crystal display | |
JPS59204821A (ja) | マトリツクス表示液晶表示素子 | |
US4513282A (en) | Liquid crystal matrix display device | |
JPH0315752B2 (ja) | ||
KR940020160A (ko) | 능동액정표시소자의 능동 매트릭스 구조 | |
US4932756A (en) | Display character | |
JPS5843488A (ja) | 液晶表示素子 | |
US5323143A (en) | Liquid crystal panel and liquid crystal display device | |
JPH0628887U (ja) | 表示装置 | |
JP2907704B2 (ja) | 表示装置 | |
JP2690568B2 (ja) | カラー画像表示装置 | |
JPS61128290A (ja) | ドツトマトリクス表示装置 | |
JPS6030775Y2 (ja) | マトリックス型液晶表示装置の電極構造 | |
JP3665773B2 (ja) | 液晶表示装置 | |
US4739319A (en) | Bar graph display apparatus | |
JPS6125011Y2 (ja) | ||
JPS58184192A (ja) | ドツトマトリクス表示装置 | |
JPH0720710Y2 (ja) | 電気光学的表示装置 | |
JPH01140128A (ja) | 表示装置の画素電極基板 | |
JP3024167B2 (ja) | 液晶表示駆動装置 | |
JPS5924422B2 (ja) | 液晶表示装置 | |
KR880004417A (ko) | 디스플레이 장치 |