JPS59204087A - 映像文字信号発生装置 - Google Patents

映像文字信号発生装置

Info

Publication number
JPS59204087A
JPS59204087A JP58078630A JP7863083A JPS59204087A JP S59204087 A JPS59204087 A JP S59204087A JP 58078630 A JP58078630 A JP 58078630A JP 7863083 A JP7863083 A JP 7863083A JP S59204087 A JPS59204087 A JP S59204087A
Authority
JP
Japan
Prior art keywords
information
address
gradient
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58078630A
Other languages
English (en)
Inventor
正彦 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP58078630A priority Critical patent/JPS59204087A/ja
Publication of JPS59204087A publication Critical patent/JPS59204087A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、テレビジョン放送等に使用する映像文字信号
発生装置、さらに詳しく云えば、画面に表示される映像
文字の輪郭を良好にするように改良を施こした映像文字
信号発生装置に関する。
従来の映像文字信号発生装置は各画素に対応させて記憶
素子を配列した画面メモリに、コンピュータまたはキー
ボード等によって予じめ表示すべき画面の表示情報を格
納し、テレビジョン走査に同期して発生するタイミング
信号によって画面メモリから格納情報を順次、読出し、
この読出し信号を変換することにより映像文字をディス
プレイ上に表示する構成である。画面メモリへの表示情
報の格納は画面メモリを形成する記憶素子のうち表示す
べき画面に対応するアドレス位置にある記憶素子にそれ
ぞれ白なたは黒を表示する論理”1”またけ“0”を記
憶させることによって行なっている。
したがってディスプレイ上に表示される映像文字は、例
えば第1図に示すように、映像の輪郭が階段状になゆ画
素の大きさが表示文字の太さに対し、十分小さくない場
合は不自然な文字になるという欠点がある。これは、論
理“1″才たは0”の電気信号をもとに、映像の光る部
分の輝度信号(白信号)および光らない部分の輝度信号
(黒信号)を作成するため、白と黒の境界かにっきりと
分かれるからである。
この欠点を軽減するために、1ビツト長または2ビツト
長のディジタル値による補正信号をアナログ輝度信号に
変換させる回路構成2採ることもあるが、やはり、第2
図に示すように、映像の輪郭の輝度信号は階段状になり
不自然な文字となる。特に、水平に近い斜め線を表示す
る映像信号の場合はその補正効果が少なく不自然さが残
る。
本発明の目的に、連続的に変化するアナログ補正信号を
発生することによって、自然な文字像を得ることができ
る映像文字信号発生装置を提供することにある。
前記目的を達成するために本発明による映像文字信号発
生装置はコンピュータ出力またはキーボードからの操作
により画面を形成する各画素の表示情報を記憶し、この
記憶表示情報をテレビジョン走査に同期して順次読み出
し、映像信号に変換する映像文字信号発生装置において
、テレビジョン走査に同期したタイミング信号を発生す
るタイミング発生回路と、前記各画素の表示情報を記憶
し、前記タイミング信号によって指示されたアドレスの
格納データおよびこの格納データのラインより1ライン
分異なっており、かつ水平方向に前記指示されたアドレ
スと同位置のアドレスの格納情報が読みだされる画面メ
モリと、前記画面メモリより読みだされた2つの読みだ
し情報のいずれか一方が変化したとさ、他の一方の読み
だし情報が変化する才での時間とそれぞれの変化時の情
報レベルとにより前記2情報間の勾配を演算する演算回
路と、前記勾配情報とこの勾配情報の変化し始めのアド
レス情報とを1対として記憶する記憶回路と、前記タイ
ミング信号によって供給される表示データの読みだしア
ドレスと前記勾配情報の変化し始めのアドレスとを照合
し、照合がなされたアドレスの勾配情報を出力する論理
回路と、前記論理回路からの勾配情報をアナログの輝度
信号に変換するアナログ変換回路とを具備して構成しで
ある。
前記構成によれば、画面上に表示される文字等の品質は
向上し、本発明の目的は完全に達成される。
以下、図面を参照して本発明をさらに詳しく説明する。
第3図は、本発明による映像文字信号発生装置の一実施
例を示すブロック図である。
画面メモリ1ば1つのラインの各画素情報を格納する領
域A、隣接するラインの領域Bを有する。各領域の各記
憶素子にはそれぞれ画素の白黒に対応して“1”または
”0”が格納される。
画面メモリ1への画像情報の格納は、従来と同様に、コ
ンピュータlまたはキーボードjから入出力インターフ
ェースkを介して行なわれる。
タイミング発生回路3はテレビジョン走査に同期した同
期信号りによって、この同期信号に同期したアドレス信
号を出力する回路である。
画面メモリのA領域お工びB領域に格納された画像情報
はこのタイミング発生回路9から供給されるアドレス信
号gKLり読出される。各領域に格納された画像情報は
同時で、A領域からは1つのラインの1つの画素の白黒
に対応した画像信号aが、B領域からは上記ラインの画
素の真下または真上に当る隣接ラインの画素の白黒に対
応した画像信号Cが読み出される。
この画像信号aおよびCUタイミング発生回路9から供
給される4m号Jとともに演算回路2に送られる。演算
回路2では画像信号aおよびCならびにテレビジョン走
査に同期したアドレス476号より輝度信号の勾配値お
よびその勾配の変化するアドレスが算出される。
この演算回路の動作については第4図のタイムチャート
の1例を参照して説明する。
図において、波形■、■、■はそれぞれ画像信号a1隣
接ラインのパターン信号Cおよび最終的に表示する輝度
信号rに対応している。
画像信号■および■の表現論理は2進数の0または1を
、輝度信号■の表現論理は、1が最も輝度の高いレベル
を表し、0が最も輝度の低いレベルを表わしている。タ
イミング毎に動作を詳述すると次の通りである。
タイミング毎 では画像信号aおよびCは、0が続いて
いるので演算回路は輝度レベルOが連続しているものと
して動作する。
タイミング口でに画像信号aがOから1へ変化し、i6
像信号CはOが継続しているので、輝度レベルに変化が
あったものと判断し、この変化のあったアドレス情報e
をアドレス情報記憶回路4へ送る。
タイミングハでは画像Gi号aは1が継続し、パターン
信号Cが0から1へ変化しているので輝度レベルの変化
が停止したものと判断し、この変化のあったアドレス情
報と、タイミング口でのアドレス情報より、タイミング
口からタイミングハの間で変化する輝度レベルのレベル
勾配Xを求め、このレベル勾配の情報dをレベル勾配情
報記憶回路3へ送る。
同様に、タイミング二では輝度レベル1が連続している
ものとして判断し、タイミング・・のアドレス情報と、
輝度レベルのレベル勾配が0(レベル変化なし)の情報
dをレベル勾配情報記憶回路3へ送る。
タイミング毎では、輝度レベルに変化があったものと判
IUrL、アドレス情報eをアドレス情報記憶回路4へ
送る。
タイミングへでは、輝度レベルの変化が停止したものと
判1ガ[し、輝度レベルのレベル勾配Yを求め、このレ
ベル勾配の情報dをレベル勾配情報記憶回路3へ送る。
タイミング毎ではガ中度レベル0が連続しているものと
して判断し7、タイミングへのアドレス情報と、輝度レ
ベルのレベル勾配が00情報dをレベル勾配情報記憶回
路3へ送る1、次に、記憶回路3および4に記憶され−
でいる情報の内容、および、この情報の読出しについて
説明する。
記憶回路3,4にそれぞれ記憶される情報は演算回路2
から出力される輝度信号の勾配値dおよび、この勾配の
値の変化するアドレスeであり、これら2種の情報はペ
アの形で記憶される。
各記憶回路3 + 4 n F I F o (ファー
ストイン。
ファーストアウト)的な動作を行い、一度続出した後は
、自動的にシフトされ、次の新しい情報を読出す準備を
行なう。
記憶回路4より読み出されたアドレス情報mは照合回路
5において、テレビジョン走査に同JIJiしたアドレ
ス信号gと照合される。その結果、照合がとれたと@は
照合がとれたことを示す信号が出力される。この信号に
より勾配情報読取回路6はB11となり、記憶回路3に
記憶されている勾配情報lが読取られ、次に説明するア
ナログ変換回路7へ送られる。勾配情報を読取った後は
、次の記憶内容によるアドレス情報の照合へと移る。
アナログ変換回路7は、勾配情報読取回路6から出力さ
れる勾配情報pを受は取り、+ILちに現在の輝度レベ
ルから、指定された勾配に従った変化のあるアナログ輝
度信号rを発生する。このアナログ変換の手段について
に、コンデンサの積分特性を利用したものや、D、/A
 (ティジタル、アナログ変換)素子を用いたもの等が
考えられる。
このようにしてアナログ的な輝度信号による輪郭の補正
された映像信号が得られる。
ところで、この方式は、演算回路による演算結果が目的
とする勾配の値の求められるタイミングが勾配の終了し
たタイミングであるため、一時記憶を行い、1水平走査
遅れたタイミングでないと実際のアナログ信号として出
力されないという問題がある。しかし、こf′Lにテレ
ビジョン走査に同期した読出しアドレス信号gを1水平
走査分、早めたアドレス43号を作成し、そのアドレス
信号を供給することによって容易に解決することができ
る。
なお、演算回路に種々の条件を与えれば水平方向の時間
軸に対して、急激な変化のある輝度信号の場合【、急1
敷反を抑えることも可能である。
以上、詳しく説明したように本発明は、前後なたに上下
の画素のパターン情報を考慮に入れて、これらのパター
ン情報の組合せによって顔見を行い、各画素の輝度レベ
ルをアナログ的に変化させ、各画素の輝度は、隣接画素
の白黒状態を加味した輝度に補正し、文字の輪郭を段階
状でなく連続的に表示するため自然な文字像が得られる
という効果がある。
【図面の簡単な説明】
第1図はディスプレイに表示された従来の文字像の一例
を示す図、第2図はディスプレイに表示さルた従来の文
字像の一例を示し、特FC1ビット長のティジタル値に
よる補正を加えた図、第3図は本発明による映像文字信
号発生装置の一実施例を示すブロック図、第4図に第3
図の装置を説明するためのタイムチャートである。 1・・・画面メモリ  2・・・演算回路3・・・レベ
ル勾配情報記憶回路 4・・・アドレス情報記憶回路 5・・・アドレス情報照合回路 6・・・勾配情報読取回路 7・・・アナログ変換回路  8・・・論理回路特許出
願人   日本電気株式会社 代理人 弁理士 井 ノ ロ  壽 手続ネtli正書 1.事件の表示 11計日58年特 許 願力78630号2、発明の名
称 映像文字信号発生装置 3、補正をする者 事件との関係   特許出願人 4、代 理 人 6、♀di正の対象      図   面7、 1i
li正の内容   添付図面の第3図を別添の第3図に
補正する。

Claims (1)

    【特許請求の範囲】
  1. コンピュータ出力またはキーボードからの操作により画
    面を形成する各画素の表示情報を記憶し、この記憶表示
    情報をテレビジョン走査に同期して順次読みだし、映像
    信号に変換する映像文字信号発生装置において、テレビ
    ジョン走査に同期したタイミング信号を発生するタイミ
    ング発生回路と、前記各画素の表示情報を記憶し、前記
    タイミング信号によって指示されたアドレスの格納デー
    タおよびこの格納データのラインより1ライン分異なっ
    ており、かつ水平方向に前記指示されたアドレスと同位
    置のアドレスの格納情報が読みだされる画面メモリと、
    前記画面メモリより読みだされた2つの読みだし情報の
    いずれか一方が変化したとき、他の一方の読みだし情報
    が変化する1での時間とそれぞれの変化時の情報レベル
    とにより前記2情報間の勾配を演算する演算回路と、前
    記勾配情報とこの勾配情報の変化し始めのアドレス情報
    とを1対として記憶する記憶回路と、前記タイミング信
    号によって供給される表示データの読みだしアドレスと
    前記勾配情報の変化し始めのアドレスとを照合し、照合
    がなされたアドレスの勾配情報を出力する論理回路と、
    前記論理回路からの勾配情報をアナログの輝度信号に変
    換するアナログ変換回路とを具備したことを特徴とする
    映像文字信号発生装置。
JP58078630A 1983-05-04 1983-05-04 映像文字信号発生装置 Pending JPS59204087A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58078630A JPS59204087A (ja) 1983-05-04 1983-05-04 映像文字信号発生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58078630A JPS59204087A (ja) 1983-05-04 1983-05-04 映像文字信号発生装置

Publications (1)

Publication Number Publication Date
JPS59204087A true JPS59204087A (ja) 1984-11-19

Family

ID=13667191

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58078630A Pending JPS59204087A (ja) 1983-05-04 1983-05-04 映像文字信号発生装置

Country Status (1)

Country Link
JP (1) JPS59204087A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH027089A (ja) * 1988-03-10 1990-01-11 Rockwell Internatl Corp 高解像度フラット・パネル・マトリックス・アレー構造
JP2000137480A (ja) * 1998-08-28 2000-05-16 Matsushita Electric Ind Co Ltd 多階調デ―タ生成装置、プログラム記憶媒体、デ―タ記憶媒体

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH027089A (ja) * 1988-03-10 1990-01-11 Rockwell Internatl Corp 高解像度フラット・パネル・マトリックス・アレー構造
JP2000137480A (ja) * 1998-08-28 2000-05-16 Matsushita Electric Ind Co Ltd 多階調デ―タ生成装置、プログラム記憶媒体、デ―タ記憶媒体

Similar Documents

Publication Publication Date Title
JPS58184993A (ja) ビデオ信号発生システム
JPS61107392A (ja) 画像処理システム
JPS59156070A (ja) 画像処理装置
WO1988007726A1 (en) Video signal processor
JPS59204087A (ja) 映像文字信号発生装置
JP2002135772A (ja) 画像伝送システム
JPH07118002B2 (ja) 画像処理装置
JPS59149390A (ja) 映像信号発生装置
JP4717168B2 (ja) 信号処理装置および信号処理方法
JPS5897085A (ja) 映像文字信号発生装置
JPS5945155B2 (ja) 表示装置
JP2698382B2 (ja) 画像合成方式
KR930004642B1 (ko) 화상의 경계 검출 처리장치
JPS6057387A (ja) 計算機作像方式映像発生装置の映像ぬりつぶし回路
JPH0724858Y2 (ja) フリツカ除去装置
KR100202560B1 (ko) 팩스 내장형 텔레비젼의 그레이 레벨 영상 디스플레이장치 및 방법
JPH0321173A (ja) パターン発生装置
JP2781924B2 (ja) スーパーインポーズ装置
KR200304624Y1 (ko) 입체영상 제어장치
JPS5848101B2 (ja) ズケイハツセイソウチ
JPH0895553A (ja) 画像表示装置
JPH0347511B2 (ja)
JPS60135992A (ja) 画像表示装置
JPH0927041A (ja) 画像形成装置および画像処理装置
JPH0574871B2 (ja)