JPS59180543U - 妨害波除去装置 - Google Patents

妨害波除去装置

Info

Publication number
JPS59180543U
JPS59180543U JP7341783U JP7341783U JPS59180543U JP S59180543 U JPS59180543 U JP S59180543U JP 7341783 U JP7341783 U JP 7341783U JP 7341783 U JP7341783 U JP 7341783U JP S59180543 U JPS59180543 U JP S59180543U
Authority
JP
Japan
Prior art keywords
circuit
removal device
interference wave
wave removal
differential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7341783U
Other languages
English (en)
Inventor
斎藤 潤也
山田 久文
一郎 筒井
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to JP7341783U priority Critical patent/JPS59180543U/ja
Publication of JPS59180543U publication Critical patent/JPS59180543U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Noise Elimination (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図及び第2図は妨害波除去装置の一例としてのゴー
スト除去装置の説明に用いる波形図、第3図、第4図は
ゴースト除去装置の一例のブロワ□ り図、第5図は回
路ブロックの一例のブロック図、第6図及び第8図はそ
の説明に用いる波形図、第7図は回路ブロックの他の例
のブロック図、第9図はその具体構成を示す構成図、第
10図は本考案の一実施例の構成図、第11図は本考案
の他の実施例の構成図である。 5はゴースト除去装置の入力端子、6は合成器、゛ 7
は出力端子、811〜8□nは遅延回路を構成する遅延
要素、9□1〜92nは重み付は回路、12は標準波形
除去回路、13□1〜13□nはデマルチプレクサを構
成する遅延要素、14..14□・・・は回路ブロック
、2018〜20□nはスイッチ、21□0〜212n
はバッファ回路、2218〜22゜nは記憶用コンデン
サ、1.、〜t18、t21〜t28、Plo−wP2
nは端子である。

Claims (1)

    【実用新案登録請求の範囲】
  1. 信号用遅延回路の各タップに重み付は回路を接続し、こ
    の重み付は回路にデマルチプレクサ用遅延回路の隣り合
    うタップの差信号かスイッチ回路及びバッファ回路を介
    して印加されると共iこ、上記スイッチ回路の出力端子
    が外部コンデンサ接続用の外付端子として導出されてな
    る差分型トランスバーサルフィルタを用いた妨害波除去
    装置にお′いて、上記差分型トランスバーサルフィルタ
    を任意の複P個数の差分型トランスバーサルフィルタブ
    ロックの縦続接続で構成すると共に、少なくとも2番目
    以降のブロックではその初段の上記バッファ回路の少な
    くとも入力端子が他の回路と接続されていない外部端子
    として導出されていることを特徴とする妨害波除去装置
JP7341783U 1983-05-17 1983-05-17 妨害波除去装置 Pending JPS59180543U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7341783U JPS59180543U (ja) 1983-05-17 1983-05-17 妨害波除去装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7341783U JPS59180543U (ja) 1983-05-17 1983-05-17 妨害波除去装置

Publications (1)

Publication Number Publication Date
JPS59180543U true JPS59180543U (ja) 1984-12-03

Family

ID=30203539

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7341783U Pending JPS59180543U (ja) 1983-05-17 1983-05-17 妨害波除去装置

Country Status (1)

Country Link
JP (1) JPS59180543U (ja)

Similar Documents

Publication Publication Date Title
JPS59180543U (ja) 妨害波除去装置
JPS5937603U (ja) シ−ケンス制御装置
JPS6030498U (ja) エコ−回路
JPS60169960U (ja) クロツク信号抽出回路
JPS59119644U (ja) ゲ−トアレ−ic
JPS60109133U (ja) 半導体集積回路
JPS5996983U (ja) 信号選択走査回路
JPS596203U (ja) 中間値のアナログ信号選択回路
JPS59177240U (ja) 出力回路
JPS5948137U (ja) フリツプフロツプ回路
JPS58172283U (ja) パルス修正回路
JPS60112299U (ja) エコ−装置
JPS6030497U (ja) 残響付加装置
JPS59177223U (ja) くし形フイルタ
JPS6133149U (ja) 誤り情報除去装置
JPS59166591U (ja) ステレオ入力回路
JPS58123622U (ja) 遅延線
JPS5934373U (ja) シンチレ−シヨンカメラ
JPS6028799U (ja) 残響付加装置
JPS58109793U (ja) 音声信号遅延装置
JPS58179623U (ja) バズ除去装置
JPS6025281U (ja) ミキシング回路
JPS58135139U (ja) 入力切換回路
JPS59121943U (ja) ロジツクレベル設定回路
JPS59169138U (ja) 高周波スイツチマトリクス