JPS59117346A - 中継器 - Google Patents

中継器

Info

Publication number
JPS59117346A
JPS59117346A JP22492082A JP22492082A JPS59117346A JP S59117346 A JPS59117346 A JP S59117346A JP 22492082 A JP22492082 A JP 22492082A JP 22492082 A JP22492082 A JP 22492082A JP S59117346 A JPS59117346 A JP S59117346A
Authority
JP
Japan
Prior art keywords
circuit
signal
line
receiving
relay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22492082A
Other languages
English (en)
Inventor
Toru Koyama
徹 小山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP22492082A priority Critical patent/JPS59117346A/ja
Publication of JPS59117346A publication Critical patent/JPS59117346A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/16Half-duplex systems; Simplex/duplex switching; Transmission of break signals non-automatically inverting the direction of transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、時分割方式2線式双方向伝送方式の2線式線
路に挿入される中継器に関する。
第1図は、従来の時分割方式2線式双方向伝送方式の一
例を示すブロック図である。すなわち、主局と従局間は
無中継器の2線式線路りによって結合されている。主局
側では送信バッファメモリ1に格納された送信データを
フレーム発生回路5の発生する一定周期のフレーム同期
信号に引続いてバースト的に耽み出し、送信回路3で線
路土建送出するのに通した波形の信号(例えばバイポー
ラ符合)に変換して側路変成器8を介して2線式線路り
にバースト信号を送出する。上記バースト信号は前記一
定周期ごとに送出され、バースト信号間には適当な間隙
がある。従局側では、受信4号を線路変成器16および
受信スイッチ15を介して受信回路12に人力させる。
受信回路12は受信4号の等化増幅、ビットタイミング
の抽出。
受信符号の識別再生等を行う。受信回路12の出力信号
九より、フレーム同期回路14でフレーム同期イに号を
検出してフレーム同期を確立する。バッファメモリ10
は、フレーム同期回路14の出力するフレーム同期信号
により受信回路12の出力するバースト状のデータを格
納する。一方、フレーム発生回路13は、上記フレーム
同期回路14の出力するフレーム同期信号よりある時間
遅れてフレーム信号を発生して送信回路11に送り、引
続いてバッファメモリ9に格納された送イhデータがバ
ースト的に読出される。送信回路11は上記フレーム信
号セよびデータをバースト信号として2線式線路りに送
出する。この際、受信スイッチ15は閉じられていて、
送信回路11の出力が受信回路12に入力することを阻
止している。なお上記の信号送出は、主局から送られる
バースト信号の間隙の期間に行なわれるから、受信スイ
ッチ15が閉じていることによって主局から従局へのバ
ースト信号の受信が妨げられることはない。
従局側から送出されたバースト信号は2線式線路りを伝
送して線路変成器8および受信スイッチ7を介して主局
側の受信回路4に入力する。受信回路4ば、受傷4号の
等化1.増幅1.再生等を行なう。フレーム同期間!l
道6は、受信回路4の出力によりフレーム同期をとり、
バッファメモリ2には受信回路4の出力するデータが格
納される。
上述の従来方式では、2腺式伝送路りが長くなって受信
4号のレベルか低下すると正確なデータ伝送ができない
という欠点かある。また、伝送速度ケ上げるために周波
数帯域を拡大すると線路損失が犬になり伝送距離が短か
くなる。また他の装姐からの近鼎シ、遠端副話、インパ
ルス雑音の混入等によって伝送距離および伝送兆度が制
限される。
4線式伝送方式であれば、再生中m@を挿入することに
よって上述の欠点を解決することができるが、2線式線
路に適用できる再生中継器は未だ開発されていない。
本発明σ1目的は、上述の事情に鑑み、2腺式線路K 
Hiji人することができる中継器を提供し、もって時
分割方式2腺式双方向伝送方式におに±る緋路長、伝送
速度等の制限を撤廃することにある。
本発明の中継器は、一定周期でバースト信号を送出する
主局と上記バースト信号の間隙に別のバースト信号を送
出する従局とを接続する2線式線路に挿入され、下り信
号を受信再生して従局側へ送出する下り中継回路と、上
り信号を受信再生して主局側へ送出する上り中継回路と
、主局側線路を前記下り中継回路の入力および上り中継
回路の出力に結合する第1の結合回路と、従局側線路を
上記下り中継回路の出方および上り中継回路の入力に結
合する第2の結合回路と、前記下り中継回路をオン、オ
ンする第1のゲートおよび前記上り中継回路をオン、オ
フする第2のゲートと、前記下り中継回路が受信再生し
た下りバースト信号からフレーム同期信号を検出して前
記一定周期ごとに前記第1および第2のゲートを交互に
オン、オフさせるフレーム同期回路とを備えたことを特
徴とする。
次に、本発明について、図面を6照して詳細に説明する
第2図は、本発明の一実施例を示すブロック図である。
すなわち、主局側の2&1式線路kには線路変成器28
を介して下り受信回路21の入力および上り送信1す1
路26の出力が接続され、下り受信回路210入方には
受信スイッチ24が接続されている。下り受信回路21
の出力は下り送信回路22の入力および下りフレーム同
期回路23の入力に接続し、下り送信回路22の出方は
線路変成器29を通して従局[+1の2線式線路りに接
続される。また、線路変成f、G29には上り受信回路
250入力および受信スイッチ27が接続され、上り受
信回路25の出方は上り送信回路26および前記線路変
成器28を通して2腺式線路ハに接続される。上記受信
スイッチ24は、常時開かれていて、下りフレーム同期
回路23が同期確立後は一定周期でオン、オフされる。
受信スイッチ27は、前記受信スイッチ24が開かれて
いるときは閉じ、受信スイッチ24が閉じているときは
開くように下りフレーム同期回路23の出方によって制
御される。下り受信回路21は、線路−から入力した受
信4号を等化、増幅し、ピットタイミングを抽出して入
力(N号の識別杓生を行な5回路である。下り送信回路
22は、上記再生信号を例えばバイポーラ信号に変換出
力する。上り受信回路25.上り送信回路26は同様に
上り方向の信号の再生中継を行なう。下りフレーム同期
回路23は、下り受信回路21の出力する再生信号によ
ってフレーム信号を検出してフレーム同期を確立する。
フレーム同期確立後は、その出力信号によって一定周期
(フレーム周期)で受信スイッチ24.27を相補的に
オン、オフ制御する。勿論主局から送出された下り方向
のバースト信号の期間は受信スイッチ24が開かれ、受
信スイッチ27は閉じられる。上記下り方向のバースト
信号の間隙に上り方向にバースト信号が伝送される期間
は受信スイッチ27が開かれ、受信スイッチ24が閉じ
られる。
本実施例では、下り受信回路21と下り送信回路22と
で下り中継回路を構成し、上り受信回路25と上り送信
回路26とで上り中継回路を構成する。
なお、線路変成器28は笛1の結合回路、線路変成器2
9は第2の結合回路であり、受信スイッチ24は第1の
ゲート、受信スイッチ27は第2のゲートを構成してい
る。
次に、本実施例の動作について説明する。主局側から送
出されたバースト信号が2&!式線路ムかも入力し受信
スイッチ24を通って、下り受信回路21で再生出力さ
れ、下り送信回路22で勝路信号に変換されて線路変成
器29を介して線路−に7送出される。このとき受信°
スイッチ27は閉じているから上り受信回路25への廻
り込み信号は阻止される。下りフレーム同期回路23が
フレーム信号を検出してフレーム同期を確立すると、7
レ一ム信号に引続(バーストデータが通過する時間(あ
らかじめ判っている)の経過後、受信スイッチ24を閉
じ受信スイッチ27を開く。そして主局からの次のフレ
ーム信号が入力する時点より少し前には受信スイッチ2
4が開かれ受信スイッチ27は閉じる1、従って、主局
から従局へ送信されるバースト信号は、次々と下り受信
回路21で再生出力され、下り送信回路22を通して従
局側に送出される。下りフレーム同期回路23は引続い
て該バースト信号中のフレーム信号を検出しフレーム同
期は継続的に維持される。上記バースト信号のItyj
隙の期間には、受信スイッチ27が開かれ受信スイッチ
24が閉じられて、従局から主局へのバースト信号か再
生中y、vaされる。−yl(、:iスイッチ24と2
7は相補的にオン、オフしているから、一方の送信回路
の出力が他方の受18回路に廻り込むことはない。受信
スイッチ24,277入力端に設けないで、例えば出力
側に1投げてもよい。すなわち、7;ffJlおよび第
2のゲートはそれぞれ上り又は下り中継回路をオン、オ
フすれはよいQ〕であって、設置位置およびオン、オフ
の手段は問わない。しかし、信号中継が不要な期間に交
情回路の人力に不要な雑音や廻り込み信号か入り込むこ
とを防止する意味から入力側に配置することが望ましい
本中継器は、主局と従局間の2線弐暮路中に、何1固で
も挿入することができる。梃って、主局と従局の局間距
離の制限は除去される。まγこ、高速化によって愛情々
号レベルが低下しても本中継器の挿入によって再生出力
されるがらデータ伝送速度の制限も解除される。
以上のように、本発明においては、上り中継回路と下り
中継回路を第1および第2の結合回路によって主局側線
路および従局側線路に結合し、下り中継回路の再生出方
によりフレーム信号を検出する下りフレーム同期回路と
、該下りフレーム同期回路の出力によってオン、オフ制
御される第1および第2のゲートとを備えて、主局から
従局に送信されるフレーム信号に同期して前記上り中継
回路および下り中継回路を一定周期で交互にオン、オフ
するように構成したから、双方向の伝送信号を、それぞ
れ台土中継して相手側へ送出することか可能である。従
って、時分割方式2線式双方向伝送力式の主局、従局間
の距離およびデータ伝送速度の制限を撤廃することがで
き、遠距離間で高速のデータ伝送が可能となる効果があ
る。
【図面の簡単な説明】
第1図は本発明が適用される時分割方式2線式双方内伝
送方式の一例を示すブロック図、第2図は本発明の一実
施例を示すブロック図である。 図において、1,2,9.10・・・バックアメモリ、
3,11・・・送信回路、4,12・・・受信回路、5
.13・・・フレーム発生回路、6.14・・・フレー
ム同期回路、7.15,24.27・・・受信スイッチ
、8,16,28.29・・・線路変成器、21・・・
下り受信回路、22・・・下り送信回路、23・・・下
りフレーム同期回路、25・・・上り受信回路、26・
・・上り送信回路、L、L、L+・・−2線式線路・。 代理人 弁理士 住田俊宗

Claims (1)

    【特許請求の範囲】
  1. 一定周期でバースト信号を送出する主局と上記バースト
    信号の間隙に別のバースト48号を送出する従局とを接
    続する2線式線路に挿入され、下り信号を受信再生して
    従局側へ送出する下り中継回路と、上り信号を受信再生
    して主局側へ送出する上り中継回路と、主局側線路を前
    記下り中継回路の入力および上り中継回路の出力に結合
    する第1の結合回路と、従局側線路を上記下り中継回路
    の出力および上り中継回路の入力に結合する第2の結合
    回路と、前記下り中継回路をオン、オフする第1のゲー
    トおよび前記上り中継回路をオン、オフする第2のゲー
    トと、前記下り中継回路が受信再生した下りバースト信
    号からフレーム同期信号を検出して前記一定周期ごとに
    前記第1および第2のゲートを交互にオン、オフさせる
    フレーム同期回路とを備えたことを特徴とする中継器。
JP22492082A 1982-12-23 1982-12-23 中継器 Pending JPS59117346A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22492082A JPS59117346A (ja) 1982-12-23 1982-12-23 中継器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22492082A JPS59117346A (ja) 1982-12-23 1982-12-23 中継器

Publications (1)

Publication Number Publication Date
JPS59117346A true JPS59117346A (ja) 1984-07-06

Family

ID=16821233

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22492082A Pending JPS59117346A (ja) 1982-12-23 1982-12-23 中継器

Country Status (1)

Country Link
JP (1) JPS59117346A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5350606A (en) * 1976-10-19 1978-05-09 Okura Denki Co Ltd Pulse repeater system for bilateral transmission line
JPS53137616A (en) * 1977-05-07 1978-12-01 Mitsubishi Electric Corp Transmission and repeating system of digital type

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5350606A (en) * 1976-10-19 1978-05-09 Okura Denki Co Ltd Pulse repeater system for bilateral transmission line
JPS53137616A (en) * 1977-05-07 1978-12-01 Mitsubishi Electric Corp Transmission and repeating system of digital type

Similar Documents

Publication Publication Date Title
EP0042976B1 (en) Bi-directional communication system for a two wire digital telephone link
US4387466A (en) Half-duplex digital transmission system
JPS63146628A (ja) 主局と従局との間の全デユプレツクス伝送のための2線式時分割位置伝送方式
JPS59117346A (ja) 中継器
JPS5947505B2 (ja) デ−タ伝送装置
JPS6046861B2 (ja) デイジタル伝送中継方式
US4335455A (en) Method and apparatus for four-wire type transmission of digital message signals
JPH05136897A (ja) 中継回線識別システム
US5659575A (en) Method and apparatus for improving data regeneration in asynchronous network communication
JPH02501969A (ja) 伝送方式
JPS6162257A (ja) 中継器
JPS60244129A (ja) 双方向伝送方式
JPH0113260B2 (ja)
JPH0486131A (ja) 光信号の中継伝送方式
JP2745694B2 (ja) 双方向バス伝送方式
JPH0225581B2 (ja)
JPS60213147A (ja) 2線式双方向デイジタル中継器
JP2001119398A (ja) 中継装置の応答方式
JPS601947A (ja) 二線全二重通信方式
RU2010432C1 (ru) Ретранслятор
JPS58103256A (ja) 伝送路の監視方式
CA1249644A (en) Method and apparatus for maximising efficiency in satellite communications
JPH0712156B2 (ja) 伝送方式
JPS596090B2 (ja) 移動通信システムの通話切断方式
JPS5820494B2 (ja) 中継器