JPS59116053A - 電池電圧低下検出回路 - Google Patents
電池電圧低下検出回路Info
- Publication number
- JPS59116053A JPS59116053A JP23234282A JP23234282A JPS59116053A JP S59116053 A JPS59116053 A JP S59116053A JP 23234282 A JP23234282 A JP 23234282A JP 23234282 A JP23234282 A JP 23234282A JP S59116053 A JPS59116053 A JP S59116053A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- point
- battery
- differential amplifier
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
- Emergency Protection Circuit Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はMOS)ランジスタを使用した差動増幅器の出
力側から入力側に正帰還を施し、安定な出力を得ること
を目的とした′電池電圧検出回路に関するものである。
力側から入力側に正帰還を施し、安定な出力を得ること
を目的とした′電池電圧検出回路に関するものである。
従来の電池電圧検出回路は、電池電圧が検出電圧の臨界
電圧まで低下した場合、基準電圧発生回路及びW池電圧
の微小な電圧変動を受は易く、差動増幅器の出力でチャ
タリングが生じていた。
電圧まで低下した場合、基準電圧発生回路及びW池電圧
の微小な電圧変動を受は易く、差動増幅器の出力でチャ
タリングが生じていた。
第1図は従来の電池電圧検出回路の例である〇差動増幅
!a12の子端子には基準電圧発生回路11が、一端子
には抵抗13と抵抗14とで分割された電圧がそれぞれ
与えられている。ここで電池15の電圧が正常の場合、
A点の電圧はB点の電圧に対して高いように設定されて
いる。次に電池15の電圧が低下してA点の電圧とB点
の電圧が全く同一電圧となった時、0点の電圧はVt)
Dとyss の間に存在し、基準電圧発生回路11の
微小な変動、あるいは電池15の内部インピーダンス増
加による微小な変動によって、0点の電圧はVDD
とyss の間を往復することになり、チャタリング
を生じることとなる。これは電池電圧検出回路の出力を
、例えば電子時計用の表示制御信号として使用し、電池
電圧低下時には2秒運針、電池電圧正常時は1秒運針と
した場合、2秒運針と1秒運針がランダムに発生するこ
とになる。
!a12の子端子には基準電圧発生回路11が、一端子
には抵抗13と抵抗14とで分割された電圧がそれぞれ
与えられている。ここで電池15の電圧が正常の場合、
A点の電圧はB点の電圧に対して高いように設定されて
いる。次に電池15の電圧が低下してA点の電圧とB点
の電圧が全く同一電圧となった時、0点の電圧はVt)
Dとyss の間に存在し、基準電圧発生回路11の
微小な変動、あるいは電池15の内部インピーダンス増
加による微小な変動によって、0点の電圧はVDD
とyss の間を往復することになり、チャタリング
を生じることとなる。これは電池電圧検出回路の出力を
、例えば電子時計用の表示制御信号として使用し、電池
電圧低下時には2秒運針、電池電圧正常時は1秒運針と
した場合、2秒運針と1秒運針がランダムに発生するこ
とになる。
本発明は、差動増幅器の出力側より入力側への正帰還を
施すことにより、チャタリング現象を回避する回路を提
供するものである。以下第2図を用いて説明する。第2
図において、差動増幅器22の一端子には抵抗23と抵
抗24.25で分割された電圧が与えられており、電池
27の電圧が正常の場合、差動増幅器の一人力であるD
点の電圧は差動増幅器の十入力であるE点の電圧より高
く設定されているため、差動増幅器出力Fはyssレベ
ルとなっている。ここで電池27の電圧が低下して、D
点の電圧がわずかでもE点の電圧を下回った場合、差動
増幅器22は反転してF点の電圧がVDD となる。
施すことにより、チャタリング現象を回避する回路を提
供するものである。以下第2図を用いて説明する。第2
図において、差動増幅器22の一端子には抵抗23と抵
抗24.25で分割された電圧が与えられており、電池
27の電圧が正常の場合、差動増幅器の一人力であるD
点の電圧は差動増幅器の十入力であるE点の電圧より高
く設定されているため、差動増幅器出力Fはyssレベ
ルとなっている。ここで電池27の電圧が低下して、D
点の電圧がわずかでもE点の電圧を下回った場合、差動
増幅器22は反転してF点の電圧がVDD となる。
F点とPチャンネルトランジスタ26のゲートは結線さ
れているので、Pチャンネルトランジスタ26はONし
て抵抗24の両端を短絡する。これによりD点の電圧は
抵抗23と抵抗25の分割比で与えられることになり、
D点の電圧は差動増幅器を反転させた時の電圧より更に
低下する。差動増幅器22の2つの入力−D点とE点の
電位差は広がり、出力F点は’VIDD で安定状態
になる。すなわち電池27の電圧が一担低下して臨界電
圧付近で微小な変動を有している場合、−担臨界点以下
になると差動増幅器22は反転して安定し、電池27の
電圧がその後臨界点以上に微小に復帰しても、差動増幅
器の出力状態には変化はない。
れているので、Pチャンネルトランジスタ26はONし
て抵抗24の両端を短絡する。これによりD点の電圧は
抵抗23と抵抗25の分割比で与えられることになり、
D点の電圧は差動増幅器を反転させた時の電圧より更に
低下する。差動増幅器22の2つの入力−D点とE点の
電位差は広がり、出力F点は’VIDD で安定状態
になる。すなわち電池27の電圧が一担低下して臨界電
圧付近で微小な変動を有している場合、−担臨界点以下
になると差動増幅器22は反転して安定し、電池27の
電圧がその後臨界点以上に微小に復帰しても、差動増幅
器の出力状態には変化はない。
D点の電圧と電池27の電圧の関係を定量的に示したも
のが、第3図である。以下第6図を用いて説明する。電
池27の電圧をVB、基準電圧回路の電圧21の電圧を
VST 、抵抗23,24゜25の抵抗値をそれぞれ
R23,R24,R25とすると、VBがG点より低下
して一担’23+R・・+1・・ になると差動増幅器
R24+R25 22が反転する。この時の電池27の電圧変化に対する
D点の電圧の変化を示したものが31である。次に差動
増幅器が反転するとPチャネルトランジスタ26がON
するため、D点の電圧は瞬時に VEX ”211
− にまで低下することになR23+ R25 る。iL[ili!32がこの状梗を示したものである
。次に電池27の電圧がH点より上昇していく場合であ
るが、この場合は電池27の電圧が R23+1211 にならない限り差動増幅25 器22は元に復帰しない。−担1じ池27の電圧がvs
Tx上は土工圧 R211になるとF点の電圧はVSS 、Pチャンネルトランジスタ26はOFFとなり、直線
34に示されるようにD点は瞬時にしてVIIT よ
り高くなる。
のが、第3図である。以下第6図を用いて説明する。電
池27の電圧をVB、基準電圧回路の電圧21の電圧を
VST 、抵抗23,24゜25の抵抗値をそれぞれ
R23,R24,R25とすると、VBがG点より低下
して一担’23+R・・+1・・ になると差動増幅器
R24+R25 22が反転する。この時の電池27の電圧変化に対する
D点の電圧の変化を示したものが31である。次に差動
増幅器が反転するとPチャネルトランジスタ26がON
するため、D点の電圧は瞬時に VEX ”211
− にまで低下することになR23+ R25 る。iL[ili!32がこの状梗を示したものである
。次に電池27の電圧がH点より上昇していく場合であ
るが、この場合は電池27の電圧が R23+1211 にならない限り差動増幅25 器22は元に復帰しない。−担1じ池27の電圧がvs
Tx上は土工圧 R211になるとF点の電圧はVSS 、Pチャンネルトランジスタ26はOFFとなり、直線
34に示されるようにD点は瞬時にしてVIIT よ
り高くなる。
これを電池27の電圧とF点の電圧の関係でみたのが第
4図である。電池27の電圧が例えば41のような変動
があった場合、F点はVDD レベルで安定する。ま
た、42のような変動があった場合、F点は’Vss
レベルで安定することになる。すなわち、 以下の電圧振幅を持つ電池電圧の変動に対して、チャタ
リングを回避することができる。
4図である。電池27の電圧が例えば41のような変動
があった場合、F点はVDD レベルで安定する。ま
た、42のような変動があった場合、F点は’Vss
レベルで安定することになる。すなわち、 以下の電圧振幅を持つ電池電圧の変動に対して、チャタ
リングを回避することができる。
第5図は本発明の他の実施例を示す図である。
電池57の電圧が正常の場合、すなわち差動増幅器の一
人力である5点の電圧が差動増幅器の十入力であるに点
より高い場合差動増幅器の出力であるM点はVSS
レベルである。電池57の電圧が低下して5点の電圧が
一担に点の電圧より下回ると、差動増幅器52番よ反転
してM点はVDD レベルになる。この瞬間に点の電
1トは抵抗56と抵抗55で分割され、基準電圧発生回
路51の電圧より高くなるため、5点とに点の電位差は
広がる方向となりM点は安定にVDD レベルを保つ
。逆に電池電圧が上昇した場合、差動増幅器52が反転
した電圧以上に電池電圧を上昇させない限り、差動増幅
器52は元の状態まで復ヅqしない。このことは第4図
に示した特性と同一特性を持つことを示している。
人力である5点の電圧が差動増幅器の十入力であるに点
より高い場合差動増幅器の出力であるM点はVSS
レベルである。電池57の電圧が低下して5点の電圧が
一担に点の電圧より下回ると、差動増幅器52番よ反転
してM点はVDD レベルになる。この瞬間に点の電
1トは抵抗56と抵抗55で分割され、基準電圧発生回
路51の電圧より高くなるため、5点とに点の電位差は
広がる方向となりM点は安定にVDD レベルを保つ
。逆に電池電圧が上昇した場合、差動増幅器52が反転
した電圧以上に電池電圧を上昇させない限り、差動増幅
器52は元の状態まで復ヅqしない。このことは第4図
に示した特性と同一特性を持つことを示している。
即ち、本実施例に於いてもチャタリング防止の効果を有
している。
している。
第1図は従来の電池電圧低下検出回路。第2図は本発明
の一実施例。第3図は第2図における電池27の電圧と
D点の電圧の関係を示す図。第4図は第2図における電
池27の電圧とF点の電圧の関係を示す図。第5図は本
発明の他の実施例。 11 、12・・・・・・基準電圧発生回路12.22
・・・・・・差動増幅器 13.14,25,24,25,55,54゜55.5
6・・・・・・抵 抗 26・・・・・・・・・・・・・・・PチャンネルMO
3)ランジスタ 15.27.57・・・・・・電池 具 上
の一実施例。第3図は第2図における電池27の電圧と
D点の電圧の関係を示す図。第4図は第2図における電
池27の電圧とF点の電圧の関係を示す図。第5図は本
発明の他の実施例。 11 、12・・・・・・基準電圧発生回路12.22
・・・・・・差動増幅器 13.14,25,24,25,55,54゜55.5
6・・・・・・抵 抗 26・・・・・・・・・・・・・・・PチャンネルMO
3)ランジスタ 15.27.57・・・・・・電池 具 上
Claims (1)
- MOS)ランジスタを使用した基準電圧発生回路と差動
増幅器とで構成される電池電圧低下検出回路において、
前記差動増幅器の出力側より入力側に正帰還を施すよう
な構成にしたことを特徴とする電池電圧低下検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23234282A JPS59116053A (ja) | 1982-12-22 | 1982-12-22 | 電池電圧低下検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP23234282A JPS59116053A (ja) | 1982-12-22 | 1982-12-22 | 電池電圧低下検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59116053A true JPS59116053A (ja) | 1984-07-04 |
Family
ID=16937697
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23234282A Pending JPS59116053A (ja) | 1982-12-22 | 1982-12-22 | 電池電圧低下検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59116053A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2738642A1 (en) * | 2012-12-03 | 2014-06-04 | Samsung Electronics Co., Ltd | Method of sensing connection of usb device in power save mode and image forming apparatus for performing the same |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5746033A (en) * | 1980-09-05 | 1982-03-16 | Toyota Motor Corp | Method of injecting fuel under electronic control |
JPS5775022A (en) * | 1980-10-29 | 1982-05-11 | Nec Corp | Comparator |
-
1982
- 1982-12-22 JP JP23234282A patent/JPS59116053A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5746033A (en) * | 1980-09-05 | 1982-03-16 | Toyota Motor Corp | Method of injecting fuel under electronic control |
JPS5775022A (en) * | 1980-10-29 | 1982-05-11 | Nec Corp | Comparator |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2738642A1 (en) * | 2012-12-03 | 2014-06-04 | Samsung Electronics Co., Ltd | Method of sensing connection of usb device in power save mode and image forming apparatus for performing the same |
US8928907B2 (en) | 2012-12-03 | 2015-01-06 | Samsung Electronics Co., Ltd. | Method of sensing connection of USB device in power save mode and image forming apparatus for performing the same |
US9696783B2 (en) | 2012-12-03 | 2017-07-04 | S-Printing Solution Co., Ltd. | Method of sensing connection of USB device in power save mode and image forming apparatus for performing the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4464587A (en) | Complementary IGFET Schmitt trigger logic circuit having a variable bias voltage logic gate section | |
US5568045A (en) | Reference voltage generator of a band-gap regulator type used in CMOS transistor circuit | |
JP2885120B2 (ja) | 演算増幅器 | |
US6208187B1 (en) | Comparator circuit with built-in hysteresis offset | |
US5191233A (en) | Flip-flop type level-shift circuit | |
JP3003625B2 (ja) | Cmlcmos変換回路 | |
JPS60222777A (ja) | Cmosパワ−オン検出回路 | |
US4045692A (en) | Solid state binary logic signal source for electronic timepiece or the like | |
JP2591981B2 (ja) | アナログ電圧比較器 | |
JPS59116053A (ja) | 電池電圧低下検出回路 | |
US4435656A (en) | Phase inverter circuit | |
JPS59119589A (ja) | 差動増幅器 | |
JPS60246418A (ja) | 基準電位発生回路 | |
EP0499645A1 (en) | Differential amplifying circuit of operational amplifier | |
JPS6210917A (ja) | 差動増幅型ヒステリシスコンパレ−タ回路 | |
JPH05259841A (ja) | 電圧比較回路 | |
JPS59122225A (ja) | 基準電圧検出回路 | |
US20080024220A1 (en) | Gain-controlled amplifier | |
JPS63294113A (ja) | ヒステリシスコンパレ−タ | |
JPH02174418A (ja) | 比較回路 | |
KR0123784B1 (ko) | 선형소자를 이용한 지연회로 | |
JPS62147802A (ja) | 出力回路 | |
JPH05335839A (ja) | 参照電圧発生回路 | |
JPH0732357B2 (ja) | 論理レベル設定回路 | |
JPH06260899A (ja) | 半導体集積回路 |