JPS589268A - 飛び越し選曲回路 - Google Patents

飛び越し選曲回路

Info

Publication number
JPS589268A
JPS589268A JP56107059A JP10705981A JPS589268A JP S589268 A JPS589268 A JP S589268A JP 56107059 A JP56107059 A JP 56107059A JP 10705981 A JP10705981 A JP 10705981A JP S589268 A JPS589268 A JP S589268A
Authority
JP
Japan
Prior art keywords
transistor
switch
jump
jumping
receives
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56107059A
Other languages
English (en)
Inventor
Mitsunori Tsuchiya
土屋 光典
Tetsuo Sato
哲雄 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Microcomputer System Ltd
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Microcomputer Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Microcomputer Engineering Ltd filed Critical Hitachi Ltd
Priority to JP56107059A priority Critical patent/JPS589268A/ja
Publication of JPS589268A publication Critical patent/JPS589268A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/22Means responsive to presence or absence of recorded information signals

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 ζ・発明は、′主としてカセツ゛ト式テープ再生装置聖
書む膏響装置Kかける飛び越し遥III(又は自動11
alL)allK関する。
飛び越し違−のために早送〕/又はI會罠し再生を行な
うに6究)、遺自スイッチ紘プツンジャーe駆動電11
によるマグネットで−ツタiI6!ものが用いられてい
る。し*がりて、制御一路Oモノ啼クックl0(jII
II導体a@−路)化に巖して紘、上記スイッチ1号を
受ける入力端子と、プツyジャー属―用出力儂4#O九
めO出力端子と一番畳になるものである。また、上記ス
イッチは、!ダネットでロックされるようにするもO?
あるため、高コストとなる。
こO斃明の目的は、制御−路の外付端子の削減・及びス
イッチ機構の簡素化を翻った飛び越し遥−回at提供す
ることkある。
こ0発11に従えd1プランジャー駆動トランジスタの
ペースに、四ンロツタスイツ?テ形IC−gtした制御
信号が印加され、ζO厘動トランジスタOオン電圧を舞
台端子を介して受ける正帰還ループt−−期したレベル
゛保持ll路が設轢られ、飛び越し情報00備号によっ
て上記正帰還ループが纏wlIされる。
以下、ζoii@t*施例とともに詳1m1KI!明す
る・ 一面社、と、の発−の一実施例を示す一路図でるる・ CO実施例では、早送p/巻き戻し再生状態とするプラ
ンジャードライバ會構成するコイル−に駆動電流を流す
トランジスタQsOベースと、電源電圧マ。。との関に
ロックッタスイッチaWが殴けられる。このトランジス
タq10ベースには抵抗型1が設けられ、スイッチgW
k:も直列Kli抗R,が挿入されている。これらの抵
抗jjls!Elは電流制i[會行なうとともに1スイ
ツチIWのオン時の所定のレベルの電圧を形成する。ト
ランジスタqlのペースは、抵抗型1を介して、制御−
1It構成するモノリシックxCの外付端子!IK接続
される。
一方、毫〉リシツタxO内に構成されたプランジャー制
御回路線、上記外付端子!IK祇抗ml會介して接続さ
れたトランジスタaS と、このトツシジスタQIOク
レクタ輿力を受けるX”Ia(イyテグレーテイツド・
インジエタシaye口′ジッタ)インバータ回路1マ1
と、飛び越し情報al受ける工11インバータ[111
81マーと、これら01歳−インバータ■略1マー、1
マーに対して共通に殴けられた負荷抵抗R4と、この負
荷11@laで***れた電圧1号1がペースに印加璽
れ、コレクタが電源電圧端子テa K11jlされ、工
建ツタが上記外付端子テl/lc接続されたトランジス
タ魁とで構jlE@れ為。
1に訃、飛び越し情報aは、乙の実施例にjiPいては
、飛び越し1数がO以外Oときにはa−レベルとされ、
OOときに社ハイレベルとされる。
すなわち、飛び越し情報1は、アップ/ダウンカウンタ
aOTIM!0計数m力信号を受けるゲート回路()K
よって、上記カウンタ00・TJ夏テO内容が2違数て
すべて%OIのときにのみローレベルを出力する。
上記カウノタ0Offl雷は、II#に@定され′&い
が飛び越し先tプリセットする場合には、入力七ットパ
ルスに対してアップカラ?夕として動作し、上記スイッ
チIIWのオシによる飛び越し遥1中には、−間の無鍮
音レベルを検出して形成されたパルス入力に対してはメ
クンカウyりとして動作する。           
           ・今、カラyりCOυ璽!に所
定の飛び越し命数がプリセットされて−る状腸f1スイ
ッチーvlオンとすゐと、躯−トランジスタQItオシ
としてプランジャーを駆動する。そして、上記スイッチ
IWOオンにより、外付端子!1がハイジベルになるた
め、トランジスタ41がオンしで、X’Sイyパータ回
路1vsO人力VべJkをローレベルとするため、スイ
ッチトランジスタがオフする。
一方、飛び越し情IIl&・は、カラ□νりQOffl
Tの内容がOでtk−ことよp、ローレベ#になってい
纂。したがって、□・1.1−インバータ@111・マ
ーのスなる究め、トランジスタQsがオンして外付端子
ts−t)電tl’をへイ、レベルに保つような正帰還
ループが形成される。したがって、タッチスイッチ1゛
Wがオンしても、プシンジャーは復旧することなく、早
送り/巻き戻し再生状mt保持する。′上記再生゛―作
によって、所定〇−黴管計数したとき、★ウンタ00t
FITO内容が1進数てすべて%61・K*為と〜ゲー
トaseで形成される飛び越し情報1がハイジベルに*
′化する。と九によJPx@−インバータa鴎1マーの
スイッチトランジスタがオンして、その−力tIをロー
レベルにするため、トランジスタq@會オンとする正装
置ループが開くこととなって、トランジスタQIがオフ
スル。
したがって、駆動トランジスタGLI もオフして、プ
ランジャーが復旧して、通常の再’II:砿MK切p換
えられる。ダイオ−VDは、コイルLの逆起電力を吸収
するために用いられている。
麿お、この実施例では、lI#KI!定され′&いが1
自失の飛び越し操作の簡略化1図るため、トラフジ不り
Q雪の°コレクタ出方を受けるIN−インバータ回路1
マ雪によって、カウンタ回路0(lll’!’の内容r
+iKtゐ*Sが付加されている。
すなわち、スイッチslWのオン信号を受秒てカウンタ
@@0OWI?の内容’i+IKするもtJe6る。こ
九によp、スイッチBYの操作のみによって1−の飛び
越し動作を行なうことができる。
なお、こO機艶線、カウンタ00UITO内容がoow
a<のみ行なうようにして、通常の飛び越し遍−操作に
影響管及ぼさないようにす−ものであってもよい。
また、外付端子テIO1号は、飛び越し選一中、での音
声出力ttニートする制御信号MOテ1として用いるも
のであってもよい。
この実施例では、飛び越し遍−用スイッチとして、t1
7tlツクスイッチt11用できhため1プツンジヤー
が簡−化でき1.そのコスト會低減する仁とができる。
   ′ また、プランジャー制御111Wsとしては、外付端子
!1のみでよV%ため、外付端子の削減vtmることが
できる。さらに、制御aait*成するモノ嗜ジッタI
OKは、前記実施例では’Ia@1に省略したが、−聞
を検出するためのレベル検液回路、増幅回路等O1&7
回路を内蔵すゐことが、システムO簡素化を図る上で望
宜しい。したがって、I!ムMrHKXつ−Cf4、ジ
I kastagL7E−QKtis周知O半周知−半
導体によって、上記IJ&アaSとディジタルalll
lチップOシ啼ツノ基板上に構成できる。しかも 11
−−sitM%fhた場合には、上記プランジャー制御
1111にシいて、イン〆−′り1路[1,1マ−am
力を共、遥化す、るワイヤーVアンV論珊が有用できる
ため、l1IIIの簡素化t■ることもできる。
こO発明は前記実11HK@定され1にい。
プランジャー制御回路は、トランジスタを用いた−の形
式O論曹回路管利用するもの、又社菖Osymテ°(絶
縁ゲート層電界効果トランジスタ)を有用したwIIl
lil路tmvhるもの等であってもよい。′tた、カ
ウンターSOa路形式、あるい紘その制御方式、言い1
えれば、飛び越し1数の久方方式は種々1111できる
4のである。
【図面の簡単な説明】
sIi社、この発明の一実施例を示す回路図である。

Claims (1)

  1. 【特許請求の範囲】 1、外付部品で構成され、飛び越し遥−用のノンロック
    スイッチと、このスイッチIt−1)で制御電圧が与え
    られるブラシジャー駆動トランジスタと。 モノ啼シックNO内K11ll11.され、外付端子管
    外して上記駆動トラyジスタOオノ電圧管受け、正帰還
    ループによってオン電圧量保持するレペに保持amと、
    このi骨量ループ内に設iられ、゛飛び越し情@−〇の
    と自K111.ON外で紘閉じるゲート−鵜と聖書むこ
    とを畳徹とTisび越し遺−一路。・ λ レベル保持−一及びゲート回路紘、外付端子041
    141I會受ける1ν1トランジスタと、こOトランジ
    スタOツVタタが入力端子K11lllれ究第1のX”
    Xa  イ2/4−タ、、園路と、飛び越し情@がO以
    外&io−mvべkとなる入力**1−受ける錦36I
    8−イyバーター路と、こO第・雪のX11イア /4
    −夕闘鴎ostjJa奇と上記第10X”L  インバ
    ータasiの出力信号が共通にベースに印加され、;レ
    タタが電源電圧端子に接Illされ、工電ツタが上記外
    付端子に81mされた鳳シnトツシジメタ聖書むことt
    特命とする特許請求の範■第1項記載の飛び越し遥−回
    路。 東 外付端子からの電圧信号a、t”−)制御1漫とし
    て4用−られるもO″ehるこ七を特徴とする特許■求
    0IIII第1項又は第2項記載O飛び越し遥−一路。
JP56107059A 1981-07-10 1981-07-10 飛び越し選曲回路 Pending JPS589268A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56107059A JPS589268A (ja) 1981-07-10 1981-07-10 飛び越し選曲回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56107059A JPS589268A (ja) 1981-07-10 1981-07-10 飛び越し選曲回路

Publications (1)

Publication Number Publication Date
JPS589268A true JPS589268A (ja) 1983-01-19

Family

ID=14449448

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56107059A Pending JPS589268A (ja) 1981-07-10 1981-07-10 飛び越し選曲回路

Country Status (1)

Country Link
JP (1) JPS589268A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0264718U (ja) * 1988-11-07 1990-05-15

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0264718U (ja) * 1988-11-07 1990-05-15

Similar Documents

Publication Publication Date Title
US4134141A (en) Recording and reproducing means
JPS589268A (ja) 飛び越し選曲回路
US4189636A (en) Tape recorder provided with a count display for counting and displaying a number of reel rotations
JP2840299B2 (ja) テープレコーダーの動作制御回路
JPS6125109Y2 (ja)
JPH0219542B2 (ja)
JPS6334113Y2 (ja)
KR900004309B1 (ko) 더블데크 카세트 테이프 레코더의 자동페이드 인 더빙 제어장치
JPH0233301Y2 (ja)
KR900005628Y1 (ko) 전진 고속 및 되감기 자동 제어회로
JPS6117558Y2 (ja)
JPS61287034A (ja) テ−プレコ−ダ−の動作制御回路
JPH0142821Y2 (ja)
JPH0320834B2 (ja)
KR860001256B1 (ko) 더블 덱크를 가진 카셋트의 연속재생 기능을 겸한 배속 녹음회로
KR900010886Y1 (ko) 카세트 데크의 자동되감기 및 재생회로
KR910006140Y1 (ko) Vtr의 멜로디 장치
JPH0459694B2 (ja)
JPH07153143A (ja) テープの早送り装置
JPS61188763A (ja) テ−プレコ−ダの連続再生装置
JPS5827380Y2 (ja) 情報記録/再生装置のタイマ動作モ−ド制御装置
JPH0240601Y2 (ja)
JPS59210552A (ja) テ−プレコ−ダ
JPS6363155B2 (ja)
JPS58211348A (ja) テ−プレコ−ダにおけるテ−プの選曲装置