JPS586419U - 利得制御増幅回路 - Google Patents
利得制御増幅回路Info
- Publication number
- JPS586419U JPS586419U JP10036481U JP10036481U JPS586419U JP S586419 U JPS586419 U JP S586419U JP 10036481 U JP10036481 U JP 10036481U JP 10036481 U JP10036481 U JP 10036481U JP S586419 U JPS586419 U JP S586419U
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- circuit
- collector
- power supply
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
- Television Receiver Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は自動利得制御回路の一例を示すブロック図、第
2図は第1図の利得制御増幅回路を取り出してその一例
を示す回路図、第3図は第2図の動作を説明するために
示す特性図、第4図は第2図の特性の従来例および本考
案を示す特性図である。 VCC・・・・・・電源、■c・・・・・・制御入力電
圧、Q1〜Q3・・・・・・トランジスタ、R1−R3
・・・・・・抵L cl、 C2−・・・・・コンデン
サ。
2図は第1図の利得制御増幅回路を取り出してその一例
を示す回路図、第3図は第2図の動作を説明するために
示す特性図、第4図は第2図の特性の従来例および本考
案を示す特性図である。 VCC・・・・・・電源、■c・・・・・・制御入力電
圧、Q1〜Q3・・・・・・トランジスタ、R1−R3
・・・・・・抵L cl、 C2−・・・・・コンデン
サ。
Claims (1)
- 第1のトランジスタQ□のコレクタが電源に接続され第
2のトランジスタQ2のコレクタが抵抗R□を介して上
記電源に接続されエミッタ同志が接続された第1の差動
対トランジスタと、第3のトランジスタQ3のコレクタ
が前記電源に接続され第4のトランジスタQ、のコレク
タが前記抵抗R1を介して前記電源に接続されエミッタ
同志が接続された第2の差動対トランジスタと、前記第
1のトランジスタQ1のベースと第2のトランジスタQ
2のベースとの間および第4のトランジスタQ4のベー
スと第3のトランジスタQ3のベースとの間にそれぞれ
共通に制御入力電圧V3を印加する回路と、前記第1の
作動対トランジスタのエミッタ電流源として接続された
第5のトランジスタQ5と、このトランジスタQ5のベ
ースへコンデンサC1を介して信号入力を加える回路と
、前記第2の差動対トランジスタのエミッタ電流源とし
て接続された第6のトランジスタQ6と、前記第2のト
ランジスタQ2および第4のトランジスタQ4のコレク
タに得られた信号出力をバッファ増幅して導出する回路
と、この回路の出力の一部が入力されその直流分を検出
して前記第5のトランジスタQ5および第6のトランジ
スタQ6の各ベースに負帰還をかける回路と、上記第5
のトランジスタQ、のエミッタと接地端との間に挿入さ
れたバイアス抵抗R2と、同じく前記第6のトランジス
タQ6のエミッタと接地端との間に挿入され上記バイア
ス抵抗R2より大きい値のバイアス抵抗R3とを具備す
ることを特徴とする利得制御増幅回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10036481U JPS586419U (ja) | 1981-07-06 | 1981-07-06 | 利得制御増幅回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10036481U JPS586419U (ja) | 1981-07-06 | 1981-07-06 | 利得制御増幅回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS586419U true JPS586419U (ja) | 1983-01-17 |
JPS641785Y2 JPS641785Y2 (ja) | 1989-01-17 |
Family
ID=29895056
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10036481U Granted JPS586419U (ja) | 1981-07-06 | 1981-07-06 | 利得制御増幅回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS586419U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02100406A (ja) * | 1988-10-07 | 1990-04-12 | Hitachi Ltd | 可変利得増幅回路 |
-
1981
- 1981-07-06 JP JP10036481U patent/JPS586419U/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02100406A (ja) * | 1988-10-07 | 1990-04-12 | Hitachi Ltd | 可変利得増幅回路 |
Also Published As
Publication number | Publication date |
---|---|
JPS641785Y2 (ja) | 1989-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS586419U (ja) | 利得制御増幅回路 | |
JPS60103926U (ja) | リモ−ト制御増幅器 | |
JPS6259926B2 (ja) | ||
JPS62117403A (ja) | カレントミラ−回路 | |
JPS5826212U (ja) | 差動増幅器 | |
JPS5859214U (ja) | 増幅器のバイアス回路 | |
JPS60158315U (ja) | 低電圧用増幅回路 | |
JPS5840922U (ja) | 増幅回路 | |
JPS5850510U (ja) | 利得制御回路 | |
JPS59137614U (ja) | 電力増幅器 | |
JPS5996915U (ja) | 利得制御増幅器 | |
JPS5883822U (ja) | 利得制御増幅回路 | |
JPS58129712U (ja) | 増幅回路 | |
JPS59161710U (ja) | 発振回路 | |
JPS5957015U (ja) | 負帰還増幅器 | |
JPS599615U (ja) | 増幅回路 | |
JPS60134320U (ja) | 差動増幅回路に結合された増幅回路 | |
JPS604016U (ja) | リミツタ回路 | |
JPS5967019U (ja) | バイアス回路 | |
JPS59101555U (ja) | 垂直偏向回路 | |
JPS6079821U (ja) | 差動増幅器のバイアス回路 | |
JPS6315618U (ja) | ||
JPS5893013U (ja) | 出力トランジスタの電流制限回路 | |
JPS6115820U (ja) | 増幅器 | |
JPS586417U (ja) | 可変利得増幅器 |