JPS586340B2 - フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ - Google Patents

フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ

Info

Publication number
JPS586340B2
JPS586340B2 JP49087277A JP8727774A JPS586340B2 JP S586340 B2 JPS586340 B2 JP S586340B2 JP 49087277 A JP49087277 A JP 49087277A JP 8727774 A JP8727774 A JP 8727774A JP S586340 B2 JPS586340 B2 JP S586340B2
Authority
JP
Japan
Prior art keywords
phase
circuit
phase signal
motor
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP49087277A
Other languages
English (en)
Other versions
JPS5115326A (ja
Inventor
早崎博之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP49087277A priority Critical patent/JPS586340B2/ja
Publication of JPS5115326A publication Critical patent/JPS5115326A/ja
Publication of JPS586340B2 publication Critical patent/JPS586340B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Facsimile Transmission Control (AREA)

Description

【発明の詳細な説明】 本発明はファクシミリ装置等における回転位相制御装置
に関するものである。
ファクシミリ装置等においては、送信機と受信機の位相
位置を合致させるため位相整合操作を行なう。
この目的のために、従来より一挙動式と追尾式位相整合
装置があり、前者の場合は、位相整合に要する時間が短
いという利点があるが、起動時の衝撃が大きく、同期ず
れを起しやすく高速走査等の場合は不適であるという欠
点がある。
又後者の場合は、上記一挙動式とは逆に誤動作が少なく
位相整合の精度が良いという利点があるが、位相整合に
要する時間は長くなる。
斯る両方式の欠点を解消したものとして、例えば特公昭
48−6126号公報に示されるものがある。
このものは、送信機位相信号と受信機位相信号間の位相
差が大きい場合は一定パルス幅の制御パルスを送信機位
相信号の一周期の間に2個ずつ発生させ、上記位相差が
小さくなった場合に上記制御パルスを1個ずつ発生させ
、この制御パルスによって被制御モータを断続匍脚する
ようにしたものである。
しかしながら、上記従来の方法は、制御パルスのパルス
幅を固定し、その個数を2段階に切換えているだけであ
るから、制御パルスのパルス幅を余り小さくした場合に
は位相整合までに相当長時間を要することになリパルス
数を切換えるメリットが充分生かされず、また、パルス
幅を或る程度大きすると、整合動作の途中でオーバラン
を生じ整合状態への移行が円滑に行なわれず、しかも、
整合精度が悪くなると云う欠点があった。
みこで、本発明は斯る欠点を解消した回転位相制御装置
を提案するものである。
以下、本発明装置の一実施例について図面にもとすいて
説明する。
第1図において、1は送信機位相信号入力端子、2は受
信機位相信号入力端子、3は単安定マルチバイブレータ
で、受信機位相信号口でセットされ、後述する基準設定
時間をもつパルスを発生する。
4は受信機位相信号口でセットされ、送信機位相信号イ
でリセットされる単安定マルチバイブレータ、5はAN
D回路、6はモーター制御回路、7はシリコン交流制御
素子で、モーター制御回路6による出力で導通および遮
断をし、主走査モーター8に供給される電源9(例えば
AC100V,50/60Hz)を断続する。
又10は位相整合一致検出回路、11はリレー等を動作
させる制御回路で、該リレーの接点11a,11bがシ
リコン交流制御素子7のアノード、カソード間に接続さ
れている。
以上が本発明の一実施例構成図であるが、次にその動作
を第2図の波形図を参照して説明する。
なお第2図において横軸は時間tを示し、縦軸は適当な
電圧値を示すものである。
第2図波形イは送信機位相信号として得られる波形であ
り、又波形口は受信機位相信号として得られる波形であ
る。
これらは各送信機および受信機の主走査モーターにより
1主走査毎に1パルスずつ発生している。
この受機位相信号口でセットされる単安定マルチバイブ
レーク4は位相差検出手段を構成するものでその準安定
周期は、0.8〜0.9T(但し、Tは送信機位相信号
の周期)に設定してあり、送信機位相信号イによってリ
セットされ両信号間の位相差に対応する時間をパルス幅
とするパルスに変換する。
この出力波形が第2図波形ハに示してあり、位相差が大
なる場合はパルス幅が広く、位相差が小なるにつれパル
ス幅は狭くなる。
又単安定マルチバイブレータ3は上記、受信機位相信号
口でセットさ、出力波形として第2図波形二を出力する
このとき第2図波形二のパルス幅Tsは、主走査モータ
ー8を大幅にかつ精度よく位相を同期させるに必要十分
な角度だけ遅らせるパルス幅をもつように選ばれる。
次に第2図波形ホは上記単安定マルチバイブレータ3お
よび4の出力(第2図波形二およびハ)をAND回路5
で論理積をとった波形であり、この第2図波形ホがモー
ター制御回路6に供給され、ハイレベルの期間だけシリ
コン交流制御素子7を遮断し、主走査モーター8をその
期間だけ遅らせる。
ここで時間tがt<t1の場合においては、第2図波形
八に示すように送信機と受信機の位相差が大なるためA
ND回路5の出力は単安定マルチバイブレータ3の出力
がそのまま出力され、パルス幅Tsをもつパルスが発生
し、主走査モーター8の回転を大幅に遅らせる。
又時間tがt1<t<t2では送信機受信機の位相差が
小であるためAND回路5の出力は両位相差をパルス幅
とするパルスが出力され、わずかずつ主走査モーター8
を遅らせることによって精度よく位相整合が行なわれる
又時間tがt=t2では送信機位相信号イと受信機位相
信号口が一致し、位相整合一致検出回路10の動作によ
り制御回路11を通してリレー等を動作させ、例えばリ
レーの接点11a.11bを閉じることによりシリコン
交流制御素子7のアノード、カソード間を短絡する。
したがってt≧t2では主走査モーター8は、シリコン
交流制御素子7の影響を受けず安定な同期回転を続ける
第2図波形へは、送信機位相信号イと受信機位相信号口
が一致したことを示すリレー等の動作波形図である。
以上説明した如く、本発明の回転位相制御装置は、第1
第2の位相信号間の位相差が大きい場合は被制御モータ
の回転を大幅に遅らせ、上記位相差が小さくなった場合
はその位相差に応じて徐々に上記モータの遅れ量が小さ
くなるように制御しているので、整合状態への移行が円
滑に行なわれ、整合精度も高く、しかも、整合に要する
時間を充分短くできると云う利点を有している。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
第1図における各部の動作波形を表わす波形図である。 イ・・・・・・送信機位相信号、口・・・・・・受信機
位相信号、3,4・・・・・・単安定マルチバイブレー
タ、5・・・・・・AND回路、6・・・・・・モータ
制御回路、8・・・・・・主走査モータ、10・・・・
・・位相整合一致検出回路、11・・・・・・制御回路

Claims (1)

    【特許請求の範囲】
  1. 1 商用交流電源によって同期駆動される被制御モータ
    と、該モータでの前記電源の供給を断続するスイッチン
    グ手段と、前記モータの一転に同期して発生される第1
    の位相信号と外部から供給される第2の位相信号間の位
    相差に相当する可変パルス幅の第1の制御パルスを発牛
    する回路と、前記第1の位相信号によってトリガされ上
    記第2の位相信号の周期よりも充分小さい一定パルス幅
    の第2の制御パルスを発生する回路と、前記第1第2の
    制御パルスの論理積にまり前記位相差が上記一定パルス
    幅よりも大きい時は前記第2の制御パルスを導出し、小
    さい時は前記第1の制御パルスを導出する回路と、該回
    路の出力パルスによって前記スイッチング手段を開閉す
    る回路とを備えてなるファクシミリ装置等における回転
    位相制御装置。
JP49087277A 1974-07-29 1974-07-29 フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ Expired JPS586340B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP49087277A JPS586340B2 (ja) 1974-07-29 1974-07-29 フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP49087277A JPS586340B2 (ja) 1974-07-29 1974-07-29 フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ

Publications (2)

Publication Number Publication Date
JPS5115326A JPS5115326A (ja) 1976-02-06
JPS586340B2 true JPS586340B2 (ja) 1983-02-04

Family

ID=13910267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP49087277A Expired JPS586340B2 (ja) 1974-07-29 1974-07-29 フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ

Country Status (1)

Country Link
JP (1) JPS586340B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6175032U (ja) * 1984-10-22 1986-05-21

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5393607A (en) * 1977-01-27 1978-08-16 Shimizu Construction Co Ltd Method of drawing pile out
JPS53110424A (en) * 1977-03-09 1978-09-27 Ricoh Co Ltd Syncronizing circuit of facsimile unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6175032U (ja) * 1984-10-22 1986-05-21

Also Published As

Publication number Publication date
JPS5115326A (ja) 1976-02-06

Similar Documents

Publication Publication Date Title
US3518516A (en) Stepping motor constant velocity drive
JPS586340B2 (ja) フアクシミリソウチトウニオケル カイテンイソウセイギヨソウチ
US2848671A (en) Motor-synchronizing circuit
US3731206A (en) Multiplying circuit with pulse duration control means
GB647841A (en) Synchronizing circuit
JPH04275098A (ja) パルスモータ制御回路
US2873315A (en) Automatic start-stop circuit for facsimile recorders
US3553370A (en) Phasing system for facsimile transmitter and receiver utilizing pulse generating and counting devices
US3670105A (en) Phasing system for facsimile recorders
JPS585536B2 (ja) 周期的パルス入力信号に従つて出力信号を同期させる回路配置
RU145048U1 (ru) Устройство для согласования углового положения синхронно-вращающихся валов электродвигателей постоянного тока
SU1624649A1 (ru) Стабилизированный электропривод
US2537610A (en) Automatic phasing in facsimile systems
US3518374A (en) Apparatus for synchronizing master and slave television sync generators
JP4201886B2 (ja) Dcブラシレスモータの速度制御装置
JPH0341031B2 (ja)
RU188026U1 (ru) Стабилизированный электропривод
GB672877A (en) Method and apparatus for producing a film record of a scene appearing on a television screen
SU875564A1 (ru) Способ управлени электродвигателем
JPS6036920Y2 (ja) フアクシミリ受信機における同期装置
SU1626382A1 (ru) Устройство цифровой фазовой автоподстройки частоты
SU1464270A1 (ru) Устройство регулировани мощности
SU834533A1 (ru) Устройство синхронизации,управлени и фОРМиРОВАНи РАзВЕРТКи элЕКТРОННО- лучЕВОгО ОСциллОгРАфА
SU453668A1 (ru) Следящая система
SU1522176A1 (ru) Дискретный пропорционально-интегральный регул тор скорости вращени