JPS5858628A - Data processor - Google Patents

Data processor

Info

Publication number
JPS5858628A
JPS5858628A JP56156661A JP15666181A JPS5858628A JP S5858628 A JPS5858628 A JP S5858628A JP 56156661 A JP56156661 A JP 56156661A JP 15666181 A JP15666181 A JP 15666181A JP S5858628 A JPS5858628 A JP S5858628A
Authority
JP
Japan
Prior art keywords
clock signal
signal
oscillation
stop
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56156661A
Other languages
Japanese (ja)
Inventor
Tomihiro Ishihara
石原 富裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP56156661A priority Critical patent/JPS5858628A/en
Publication of JPS5858628A publication Critical patent/JPS5858628A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

PURPOSE:To obtain a device which realize low consumption electric power, and also is capable of executing the processing at a high speed, by providing both a control means for stopping generation of a clock signal and a control means for inhibiting a supply operation of the clock signal, and selectively using both of them. CONSTITUTION:A data processing part 1 which is timing-controlled by a clock signal 6 and processes a program, and a clock signal generating part 5 for generating the clock signal are provided. Also, a clock supplying part for supplying the clock signal 6 to the processing part 1, an inhibition controlling part for inhibiting its supply operation, a stop controlling part for stopping a generating operation of the clock signal 6 in the clock signal generating part 5, and a means for selecting these stop controlling part and the inhibition controlling part are provided. Also, supply stop and generation stop of the clock signal 6 are controlled by this selecting means. For instance, an oscillating circuit 11 is controlled through an FF 17 by a control signal 16, etc., and supply of a clock signal (a) is controlled through an FF 21 by a control signal 19, etc.

Description

【発明の詳細な説明】 本発明は発振回路からのクロ、り信号を制御基準信号と
して動作するデータ処理装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a data processing device that operates using a black signal from an oscillation circuit as a control reference signal.

近年、LSI(大規模集積回路)製造技術の進歩にとも
ない電子機器の低消費電力化及び小製化が進められてい
る。これは時代の流れにそい省エネルギー化にも貢献し
ている。また、データ処理装置においても、電子回路の
5tFN、素子として消費電力の少ない相補型電界効果
トランジスタ(以下。
2. Description of the Related Art In recent years, with advances in LSI (Large Scale Integrated Circuit) manufacturing technology, electronic devices are being made smaller and have lower power consumption. This also contributes to energy conservation in keeping with the trends of the times. Also, in data processing devices, 5tFN electronic circuits and complementary field effect transistors (hereinafter referred to as "complementary field effect transistors") with low power consumption as elements.

0MO8という)プロセス技術が使用されて断ている。0MO8) process technology is used.

一般に、0M08回路の消費電力は回路の動作周波数f
i−f、浮遊容量tC1動作電圧tVとしたとき、fc
Vlに比例することが知られている。従って、基準クロ
ックの発振動作を変化させ実効周波数を低下させれば、
装置全体の消費電力をできる限シ低下させることが可能
である。
Generally, the power consumption of a 0M08 circuit is the operating frequency f of the circuit.
i-f, stray capacitance tC1, operating voltage tV, fc
It is known that it is proportional to Vl. Therefore, if the oscillation behavior of the reference clock is changed to lower the effective frequency,
It is possible to reduce the power consumption of the entire device as much as possible.

疵来のデータ処理装置でも電力の低油−化會計るために
、制御の基準信号となるクロ、り信号の発振を一時停止
させることが試みられている。シ゛かしクロックの発振
動作を再び開始するためには、装置外部から開始信号を
入力しなければならない。
Even in modern data processing devices, attempts have been made to temporarily stop the oscillation of black and white signals, which serve as control reference signals, in order to reduce power consumption. In order to restart the oscillation operation of the clock, a start signal must be input from outside the device.

この場合の開始信号は、電源管投入する際に装置全体を
初期状態にセットする信号が使用されるため、クロ、り
発振開始後の装置の状態が、初期状態から動作するのか
、一時停止状態から動作するのか全区別する必要があっ
た。この区別ば例えばRAMの内容を検査するようなプ
ログラム処理で行なわなければならなかったので、区別
時間として非常に長い時間管要求されていた。
In this case, the start signal is the one that sets the entire device to its initial state when the power tube is turned on, so the state of the device after the start of black and white oscillations is whether it will operate from the initial state or whether it is in a paused state. It was necessary to make a complete distinction as to whether it would work or not. Since this discrimination had to be performed by program processing such as checking the contents of the RAM, a very long time was required for the discrimination.

また、クロック発振用素子として例えば水晶発振子等を
使用する場合、上記発振固有の特性によ多安定発振が得
られるまでには1発振開始からおおよそ数十ミリ秒の時
間會要するためにその間のデータ処理が中断もしくは待
ち状態となり、高速応答速度を要求される処理装置では
この一時停止機能をもうけることができなかった。
Furthermore, when a crystal oscillator or the like is used as a clock oscillation element, it takes approximately several tens of milliseconds from the start of one oscillation to obtain multistable oscillation due to the above-mentioned oscillation-specific characteristics. This temporary stop function cannot be provided in a processing device that requires a high response speed because data processing is interrupted or in a waiting state.

更に1発振を停止させた場合はクロ、り信号で動作する
回路の消費電力はほぼ零となるが、停止期間中は一切の
処理が出来なかった。
Furthermore, when one oscillation is stopped, the power consumption of the circuit operating with the black and white signals becomes almost zero, but no processing can be performed during the stopping period.

本発明の目的は低消費電力を実現しながらも高速処理を
実行するデータ処理装置it−提供することである。
SUMMARY OF THE INVENTION An object of the present invention is to provide a data processing device that can perform high-speed processing while achieving low power consumption.

以下に図面を参照して本発明の一実施例會説明する。An embodiment of the present invention will be described below with reference to the drawings.

第1図は、本発明の一実施例によるデータ処理装置のブ
ロック構成図である。データ処理部1はROM、RAM
、ALU尋を含み、処理の手順すなわちプログラムを記
憶している。ここから読み出された命令は制御部2にお
いて解読され、制御信号として発生される0発生された
一部の制御信号3%4はクロ2、り信号発生部5を制御
する。クロック信号発生部5はクロック発振回路とり四
、り供給回路とを含み、クロ、り供給回路を介して基準
クロッ゛り信号6がデータ処理部lに供給されるように
構成されている。クロック信号6を発生させるためには
、クロック発振回路に対して装置外部に水晶発振子等の
発振源を接続する必要がおる。7は発振信号の入力線で
;!br、sは発振信号の出力線である。9は装置全体
管初期状態に設定する九めの外部入力信号である。10
はクロック発振の再開を要求する外部入力信号でおる。
FIG. 1 is a block diagram of a data processing device according to an embodiment of the present invention. Data processing unit 1 is ROM, RAM
, ALU, and stores processing procedures, that is, programs. The command read out from here is decoded in the control section 2, and some of the control signals 3% and 4 generated as control signals control the BLACK 2 and RI signal generation sections 5. The clock signal generating section 5 includes a clock oscillation circuit and a clock supply circuit, and is configured such that a reference clock signal 6 is supplied to the data processing section 1 via the clock supply circuit. In order to generate the clock signal 6, it is necessary to connect an oscillation source such as a crystal oscillator to the clock oscillation circuit outside the device. 7 is the input line for the oscillation signal;! br and s are output lines for oscillation signals. 9 is the ninth external input signal for setting the initial state of the entire device. 10
is an external input signal requesting restart of clock oscillation.

第2図は、本発明の一実施例によるクロ、り信号発生部
50回路構成図である。基準クロ、り信号を発生するク
ロック発振回路11はインバータ15とANDゲート1
8を有する。この発振回路11には装置外部において、
水晶蚕動子12及びコンデンサ13.14からなる共振
回路が接続され泡。
FIG. 2 is a circuit diagram of a black signal generator 50 according to an embodiment of the present invention. The clock oscillation circuit 11 that generates the reference clock signal includes an inverter 15 and an AND gate 1.
It has 8. This oscillation circuit 11 includes, outside the device,
A resonant circuit consisting of a crystal diaphragm 12 and capacitors 13 and 14 is connected to the bubble.

16はり關、りの発振停止を要求する制御信号で、命令
を解読することによシ第1図の制御部2から出力される
。制御信号16でセットされる発振停止クリップ・70
ツブ17は発振回路11に停止信号Ct比出力る。停止
信号Cはインバータ15゜共振回路を構成する水晶振動
子12及びコンデンサ13.14の発振ループの開閉を
ANDゲート18を介して制御する。
16 is a control signal requesting the stop of oscillation of the gate and is outputted from the control section 2 of FIG. 1 by decoding the command. Oscillation stop clip 70 set by control signal 16
The knob 17 outputs a stop signal Ct ratio to the oscillation circuit 11. The stop signal C controls the opening and closing of the oscillation loop of the crystal resonator 12 and capacitors 13 and 14, which constitute the inverter 15° resonant circuit, via the AND gate 18.

供給停止フリップ・フロップ21は発振停止要求信号1
6及び供給停止信号19によ、DORゲート20t−介
してセットされ、クロック発振回路11から発生される
基準クロックhYr第1図のデータ処理部lに供給する
ことを抑止する。この状態ではデータ処理部及び制御部
に基準クロックが供給されないので、データ処理は行な
われない、従ってデータ処理装置全体は動作を停止し低
消費電力状態になる。
Supply stop flip-flop 21 receives oscillation stop request signal 1
6 and the supply stop signal 19 through the DOR gate 20t- to suppress the reference clock hYr generated from the clock oscillation circuit 11 from being supplied to the data processing unit l in FIG. In this state, the reference clock is not supplied to the data processing section and the control section, so no data processing is performed, and therefore the entire data processing device stops operating and enters a low power consumption state.

今、第1図のデータ処理部からクロック発振停止命令が
読み出されると、この命令を解読して第1図の制御部2
から発振停止要求信号例発生される・この信号16によ
りて発振停止ツリ、ブーツロップ17はセットされ、発
振停止信号Cが発振回路ハに送られる。一方、同時に供
給停止グリ。
Now, when the clock oscillation stop command is read out from the data processing section of FIG. 1, this command is decoded and the control section of FIG.
An oscillation stop request signal is generated from the oscillation stop request signal 16.The oscillation stop request signal C is set by this signal 16, and the oscillation stop signal C is sent to the oscillation circuit C. Meanwhile, at the same time, the supply is stopped.

プ・70ツブ21もセットされるのでANDゲート27
も閉じられる。
AND gate 27 is set since Pu 70 Tsubu 21 is also set.
can also be closed.

次に、発振再開要求信号23が外部からへカされると、
ORゲート24を介して発振停止7す。
Next, when the oscillation restart request signal 23 is applied from outside,
Oscillation is stopped 7 via the OR gate 24.

プ拳フロップ17はリセットされ、発振出力aが発生さ
れる。しかしながら、このり騨ツク信号aはANDゲー
ト27によって禁止されておシ、データ処理部には供給
されない0発嶽再開要求信号23は、立ち下がり機出器
25に入力され、ハイレベル(論理11”)からローレ
ベル(論理”0’)になるタイミングが検出される。こ
の検出信号がORゲ−h26?介し供給停止フリ、プ・
70ツブ21會リセツトする。
The flop flop 17 is reset and the oscillation output a is generated. However, the output signal a is inhibited by the AND gate 27, and the zero output resumption request signal 23, which is not supplied to the data processing section, is input to the falling edge output device 25 and becomes high level (logic 11). ”) to a low level (logic “0”) is detected. This detection signal is OR game h26? If the supply is stopped through the
70 Tsubu 21 meeting reset.

この時1発振再開要求信号23は発振回路11が安定に
発振1−るまでの期間はハイレベルを保持する必要があ
る。具体的には水晶発振子12によっても異なるが、そ
の期間はおおよそ数十z ’J秒ぐらいである。この検
出信号により供給停止7す、プ・70.プ21がリセッ
トされるとANDゲート27は開き、この時はすでに発
振回路11は安定発振しているので、その出力がデータ
処理部に供給されてもよい時期である。かくして処理が
再開される。初期状態入力信号22は機能的には発振再
開要求信号23と同等に働き、さらにこの信号22はデ
ータ処理装置で初期設定が必要な回路にはすべて供給さ
れ、所定部を初期状態に設定する1例えば、プログラム
カウンタを初期値に設定する。
At this time, the 1-oscillation restart request signal 23 must be held at a high level until the oscillation circuit 11 stably oscillates. Specifically, although it varies depending on the crystal oscillator 12, the period is approximately several tens of z'J seconds. This detection signal stops the supply 7s, 70s. When the loop 21 is reset, the AND gate 27 is opened, and since the oscillation circuit 11 is already stably oscillating at this time, it is a good time to supply its output to the data processing section. Processing is thus restarted. The initial state input signal 22 functions in the same way as the oscillation restart request signal 23, and furthermore, this signal 22 is supplied to all circuits that require initial settings in the data processing device, and is used to set predetermined parts to the initial state. For example, the program counter is set to an initial value.

以下に発振回路11の動作状態において、ANDゲート
27を閉じることによシデータ処理が停止する間欠動作
について説明する。この状態では発振回路11は常時動
作しているのでその部分の消費電力は大きくなるが、デ
ータ処理再開の応答速度は速い、しかも、データ処理中
断時は装置全体のうち動作する部分はわずかでおるので
、消費電力は全体が動作する場合に比べて半分以下に抑
大えることが可能である。
The intermittent operation in which the data processing is stopped by closing the AND gate 27 in the operating state of the oscillation circuit 11 will be described below. In this state, the oscillation circuit 11 is constantly operating, so the power consumption of that part increases, but the response speed for resuming data processing is fast, and moreover, when data processing is interrupted, only a small portion of the entire device operates. Therefore, power consumption can be reduced to less than half compared to when the entire device operates.

今1発振停止クリップー:y a v 7’ 17及び
供給停止ツリツブ・7騨ツブ21はり・セットされる。
Now, 1 oscillation stop clip: y a v 7' 17 and supply stop knob 7 anchor knob 21 beam are set.

すなわちデータ処理装置は動作している状態である。制
御信号19によりてORゲー)201介して供給停止ツ
リ、プ・70.プ21をセットシ、供給停止71J、プ
彎70.プ21はANDゲートかに停止信号fを出力し
、データ処理部へ0クロツク供給を停止する制御をする
。これによりて1発振回路11からの基準クロックaは
発振回路11より発生されていgにもかかわらずデータ
処理部への供給は禁止される。この時、基準クロック信
号atデータ処理部へ再供給するには発振再開要求信号
23を入力すればよい0発振再開要求償号23は立ち上
がシ検出器25t−介して、供給停止リップ・7o、ブ
21′fl:リセットする。しかしながら、この信号2
3は先に説明したようにハイレベルを数十ミIJ秒を保
持する必要はなく、単に供給停止7す、プ・70,12
1 K−13セツトするためだけの目的であるので、短
時間でロウレベルへ変化してよ゛い、従って、供給再開
に対しては高速に対応で籾る。
That is, the data processing device is in an operating state. The control signal 19 causes the supply to be stopped via the OR gate 201, and the supply is stopped via the OR gate 201. Set 21, stop supply 71J, turn 70. The pin 21 outputs a stop signal f to the AND gate and controls to stop supplying the 0 clock to the data processing section. As a result, even though the reference clock a from the oscillation circuit 11 is generated by the oscillation circuit 11, its supply to the data processing unit is prohibited. At this time, in order to re-supply the reference clock signal at to the data processing section, the oscillation restart request signal 23 can be input. , 21'fl: Reset. However, this signal 2
3, as explained earlier, there is no need to maintain the high level for several tens of milliseconds; simply stop the supply.
Since the purpose is only to set 1K-13, it can change to low level in a short time, so it can respond quickly to restarting the supply.

上記動作について第3図及び第4図のタイミング図を用
いてさらに詳細に説明する。
The above operation will be explained in more detail using the timing diagrams of FIGS. 3 and 4.

第3図において制御信号16によって発振停止クリップ
・70ツブ17と供給停止711.プ・フロップ21が
ともにセットされる動作停止状態(4)関km  )で
は、クロック発振回路11は発振を停止し、基準クロ、
り信号aは発生しない、この動作停止状態中に発振再開
要求信号23が入力されると1発振停止クリップ・70
ツブ17はリセットされる。この結果クロック発振回路
11は発振を開始する。しかしながら期間t、で示すよ
うにクロックパルスの振幅は小さく発振は安定していな
い0発振再開要求信号23はこの不安定な発振の期間の
間ハイレベル(論理11つを保持する。
In FIG. 3, the control signal 16 causes the oscillation stop clip 70 tube 17 and the supply stop 711. In the operation stop state (4) in which both the flops 21 and 21 are set, the clock oscillation circuit 11 stops oscillating, and the reference clock,
If the oscillation restart request signal 23 is input during this operation stop state, the oscillation stop clip 70
The knob 17 is reset. As a result, the clock oscillation circuit 11 starts oscillating. However, as shown in the period t, the amplitude of the clock pulse is small and the oscillation is unstable.The 0 oscillation restart request signal 23 maintains a high level (logic 11) during this period of unstable oscillation.

この信号がハイレベルからローレベルに変化すると、立
ち下がプ検出器25からハイレベル出力信号・が出力さ
れる。これによって、供給停止ツリツブ会フロップ21
がリセットされs ANDゲート27が開いてIイ2ン
グ信号すがデータ処理部へ供給される。このため装置内
部は通常動作状態になる(期間を番 )。
When this signal changes from high level to low level, a high level output signal is outputted from the falling edge detector 25. As a result, the supply is stopped and the Tsuritsubukai flop 21
is reset, the AND gate 27 is opened, and the I2ing signal is supplied to the data processing section. As a result, the inside of the device enters a normal operating state (period number).

次にクロック発振回路11から基準クロック信号9が発
生されている状態で、データ処理部へのタイミング信号
すの供給が抑止される間欠勤状態についてその動作を第
4図を用いて説明する0期間F*klstlはデータ処
理状態で期間tls1、.1・は処理中止状態である。
Next, the operation of the intermittent work state in which the supply of the timing signal to the data processing section is suppressed while the reference clock signal 9 is being generated from the clock oscillation circuit 11 will be explained using FIG. 4 during the 0 period. F*klstl is in the data processing state for periods tls1, . 1. is a processing abort state.

処理中止状態を設定する場合には、制御信号19のみが
発生される。従って、発振停止ツリ、プ・フロ、プ17
はリセットされたままでおるので、基準クロ、り信号1
は常に発生されている。即ち、クロック発振回路11は
クロック発振動作を実行している。
When setting a processing abort state, only the control signal 19 is generated. Therefore, the oscillation stop tree, PFLO, P17
remains reset, so the reference clock signal 1 remains reset.
is always occurring. That is, the clock oscillation circuit 11 executes a clock oscillation operation.

今、制御信号23によって供給停止7リツプ・フロップ
21がセットされると、タイミング信号すはデータ処理
部には供給されなくなる。
Now, when the supply stop 7 lip-flop 21 is set by the control signal 23, the timing signal is no longer supplied to the data processing section.

このデータ処理中止状態(期間Fet4s!6)中にク
ロ、り発振再開要求信号23が入力され、ハイレベル(
論理′″l”)からローレベル(論理′″0つに変化す
ると、ハイレベル(論理″″l″)の出力信号・が出力
され供給禁止ツリ、プ・フロップ21が1ノセ、トされ
る。この結果ANDゲート27が開き、タイミング信号
すがデータ処理部へ供給され、処理動作が開始される。
During this data processing stop state (period Fet4s!6), the black oscillation restart request signal 23 is input, and the high level (
When the logic level changes from logic ``l'') to low level (logic ``0''), a high level (logic ``l'') output signal is output and the supply is inhibited, and the P-flop 21 is turned off. As a result, the AND gate 27 is opened, a timing signal is supplied to the data processing section, and processing operation is started.

この時、クロ、り発振再開要求信号23は発振安定のた
めに長い時間発生する必要はなく、立ち下がり検出器2
5で検出可能な時間でよいので応答性は速い、また1g
g1図の制御部2より発生される制御信号23によって
再びクロック供給停止ツリ、プ・フロ、ブ21がセット
されると、上記動作がくりかえされ、データ処理部は間
欠動作をくりかえずことになる。
At this time, the black oscillation restart request signal 23 does not need to be generated for a long time to stabilize the oscillation, and the falling edge detector 2
The response time is fast because the detection time is only 5, and the detection time is 1g.
When the clock supply stop tree 21 is set again by the control signal 23 generated by the control section 2 in the figure g1, the above operation is repeated and the data processing section repeats the intermittent operation. .

本発明によれば以上説明したように、水晶発伽子のよう
に発振開始から発振安定まで数十ミリ秒を要する発振子
を基準クロ、り信号発生源としたデータ処理装置におい
て、クロ、り信号の発生自体を停止する第1の制御手段
とクロック信号の供給のみを禁止する第2の制御手段と
含有しているため1両者を選択的に使用することによっ
て低消費電力化と高速処理応答の双方を向上させること
ができる。
According to the present invention, as explained above, in a data processing device that uses an oscillator such as a crystal oscillator, which takes several tens of milliseconds from the start of oscillation to stabilization of oscillation, as a reference clock signal generation source, Since it includes a first control means that stops signal generation itself and a second control means that prohibits only the supply of clock signals, low power consumption and high-speed processing response can be achieved by selectively using both. It is possible to improve both.

また、本発明によれば、データ処理装置のデータ処理状
態として通常動作、間欠動作、動作停止の3つの制御を
外部入力信号(これはプログラム処理によって発生され
るものでもよい)によって簡単に選択し、実行すること
ができる。特に、消費電力は通常動作に対して動作停止
時には数十分の1乃至数百外の1と低下できる。また間
欠動作は通常動作と動作停止の時間比で決定されるので
、消費電力管低下することは容易に可能である。即ち1
時計表示のように表示部を間欠的に駆動させるような場
合には、所定の期間以外は表示部へのクロ、り供給管抑
止するようにして動作時の消費電力を節約することがで
きる。
Further, according to the present invention, the data processing state of the data processing device can be easily selected from three types of control: normal operation, intermittent operation, and operation stop using an external input signal (which may be generated by program processing). , can be executed. In particular, the power consumption can be reduced from several tenths to several hundred times lower than in normal operation when the operation is stopped. Furthermore, since intermittent operation is determined by the time ratio between normal operation and stoppage of operation, it is easy to reduce power consumption. That is, 1
When the display section is driven intermittently, such as when displaying a clock, power consumption during operation can be saved by inhibiting the supply of black and white to the display section except during a predetermined period.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明の一実施例のプロ、り図、第2図は本
発明のクロック信号発生部の一実施例を示す回路構成図
、第3図及び第4図はそれぞれ動作タイミング図である
。 1・・・データ処理部、2・・・制御部、3.4・・・
制御信号、5・・・クロック信号発生部、6・・・クロ
ック信号% 7・・・発振子クロックの入力信号、8・
・・発振子クロックの出力信号、9.10・・・外部入
力信号。 11・・・クロ、り発振回路、12・・・水晶発振子、
13゜14・・・コンデンサ、15・・・インバータ、
16 、i9・・・制御信号、20,24.26・・・
ORゲート、18゜27・・・ANDゲート、17・・
・発振停止スリップ・70ツブ、21・・・供給停止、
−ツリ、ブーフロップ、22・・・外部入力信号、23
・・・発振再開要求信号t25・・・立ち下がシ検出器
。 z 第 1 凶   □
FIG. 1 is a schematic diagram of an embodiment of the present invention, FIG. 2 is a circuit configuration diagram showing an embodiment of the clock signal generation section of the present invention, and FIGS. 3 and 4 are operation timing diagrams, respectively. It is. 1... Data processing unit, 2... Control unit, 3.4...
Control signal, 5... Clock signal generator, 6... Clock signal %, 7... Oscillator clock input signal, 8.
... Output signal of the oscillator clock, 9.10... External input signal. 11... Black oscillation circuit, 12... Crystal oscillator,
13゜14... Capacitor, 15... Inverter,
16, i9... control signal, 20, 24.26...
OR gate, 18°27...AND gate, 17...
・Oscillation stop slip ・70 tube, 21...supply stop,
-Tree, booflop, 22...external input signal, 23
...Oscillation restart request signal t25...Detector at falling edge. z 1st evil □

Claims (1)

【特許請求の範囲】[Claims] クロック信号によりタイミング制御されてプログラムを
処理する処理部と、前記クロ、り信号を発生するクロッ
ク発生部と、前記クローク信号を前記処理部に供給する
りa、り供継部と、このクロック供給部における前記処
理部へのクロック信号の供給動作を禁止する禁止制御部
と、紡記りロッ御部とを選択する手段と1に有し、この
選択手段により前記クロック信号の供給停止および発生
停止を制御するようにした仁とを特徴とするデータ処理
装置。
a processing unit that processes a program under timing control by a clock signal; a clock generation unit that generates the clock signal; a relay unit that supplies the clock signal to the processing unit; and a relay unit that supplies the clock signal. means for selecting an inhibition control section for prohibiting the operation of supplying a clock signal to the processing section in the section and a spinning lock control section; A data processing device characterized by:
JP56156661A 1981-10-01 1981-10-01 Data processor Pending JPS5858628A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56156661A JPS5858628A (en) 1981-10-01 1981-10-01 Data processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56156661A JPS5858628A (en) 1981-10-01 1981-10-01 Data processor

Publications (1)

Publication Number Publication Date
JPS5858628A true JPS5858628A (en) 1983-04-07

Family

ID=15632530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56156661A Pending JPS5858628A (en) 1981-10-01 1981-10-01 Data processor

Country Status (1)

Country Link
JP (1) JPS5858628A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59189426A (en) * 1983-04-13 1984-10-27 Nec Corp Clock supply controlling system
EP0173052A2 (en) * 1984-07-26 1986-03-05 Miles Inc. Microcomputer clock circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5642827A (en) * 1979-09-18 1981-04-21 Nec Corp Data processor

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5642827A (en) * 1979-09-18 1981-04-21 Nec Corp Data processor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59189426A (en) * 1983-04-13 1984-10-27 Nec Corp Clock supply controlling system
EP0173052A2 (en) * 1984-07-26 1986-03-05 Miles Inc. Microcomputer clock circuit

Similar Documents

Publication Publication Date Title
US4864255A (en) Oscillator capable of quickly supplying a stable oscillation signal
JPS6240886B2 (en)
JPS5858628A (en) Data processor
JP2776772B2 (en) Oscillation control circuit
JPH04348410A (en) Microcomputer
JPS6135565B2 (en)
US6496078B1 (en) Activating on-chip oscillator using ring oscillator
JPS6148726B2 (en)
JPH04158419A (en) Microcomputer
JPH0367316A (en) Clock generating circuit
JPH0724006B2 (en) Data processing device
JPS6348203B2 (en)
JP3107052B2 (en) Oscillation level detection circuit of microcomputer drive clock signal
JP2738159B2 (en) Clock signal control circuit
JP2546536B2 (en) Standby control circuit
JPS5916029A (en) Starting circuit of electronic device
JPS61123916A (en) Microcomputer
JP2853718B2 (en) Output control circuit
JPS59189426A (en) Clock supply controlling system
JPH03274810A (en) Semiconductor integrated circuit
JPS5943765B2 (en) semiconductor integrated circuit
JPS60105026A (en) Microcomputer
JPS61123311A (en) Semiconductor oscillating circuit
JPH0433116A (en) Microcomputer
JPS58134339A (en) Information processor