JPS5852757A - デ−タ処理装置 - Google Patents

デ−タ処理装置

Info

Publication number
JPS5852757A
JPS5852757A JP56151653A JP15165381A JPS5852757A JP S5852757 A JPS5852757 A JP S5852757A JP 56151653 A JP56151653 A JP 56151653A JP 15165381 A JP15165381 A JP 15165381A JP S5852757 A JPS5852757 A JP S5852757A
Authority
JP
Japan
Prior art keywords
printed circuit
circuit board
data
connectors
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56151653A
Other languages
English (en)
Inventor
Mitsuo Kurakake
鞍掛 三津雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fanuc Corp
Original Assignee
Fanuc Corp
Fujitsu Fanuc Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fanuc Corp, Fujitsu Fanuc Ltd filed Critical Fanuc Corp
Priority to JP56151653A priority Critical patent/JPS5852757A/ja
Publication of JPS5852757A publication Critical patent/JPS5852757A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は中央処理装置(CPU )と被制御機器との間
でデータの授受を司どるインタフェース回路を構成する
プリント板の診断を確実に、かつ簡便に行なうことがで
きるデータ処理装置に関する。
近年、工作機械のNC化と各穐制御機器へのデジタル制
御の適用により電子計算機の用途はめざ着しいものがあ
る。か\る電子計算機/ステムにおいては中央処理装置
から同時に1乃至複数の被制御機器に制御信号を指令し
、また被制御機器からは中央処理装置に対し、時々刻々
の制御状況を帰還信号として送り返す、所謂デジタルフ
ィードバック制御がなされ、電子計算機の中央処理装置
の共通パスに接続される入出力インターフェース回路と
してプリント回路板(P C’)が用いられる。
−尚、このプリント板はNC工作機械等の被制御機器に
接続ケーブルで接続される。
一方、被制御機器は独自の電気回路を所有しており、中
央処理装置から送出された制御指令信号を入出力インタ
ーフェースを介して受け、蚊制御指令信号に基づいた制
御動作を行な・う。そして制御指令信号に応じた動作を
完了すれば動作完了信号を帰還信号として上記制御指令
信号と逆のルートで入出力インターフェースを通して電
子計算機の中央処理装置に送出し、これKより中央処理
装置は次の&憚を行なう。又、被制御機器側のIJ ミ
ツトスイッチのオンオフ信号、検出器出力信号等は割込
みの手法であるいはポーリングの手法で中央処理装置に
続み取られ、該中央処理装置において所定の処理が行わ
れる。
さて、か\るシステムに於いては、電子計算機の中央処
理装置からの共通バスに第1図に示すように、入出力イ
ンター7エースを構成するデータ送出用のプリント板P
 Cs及びデータ受信用のプリント板PCsがその一方
の端部に設けられたコネクタCONl 、CONlでも
って接続されている。そして、プリント板P CI及び
Pctの他方の端部にはコネクタCON?及びCON宜
’がそれぞれ設けられており、このコネクターを介して
外部の被制御機器たとえば工作機械とケーブルで本って
接続される。
尚、実際にはこのようなプリント板が共通ノくスに複数
組接続されて入力インターフェース回路を形成する。
か\る構成の入出力インターフェースが正常に入出力信
号の送受を行なっているかどうかを判断する診断方法と
しては通常ループテストと呼ばれる手法が知られている
。こめループテスト法は第2図に示すようにデータ送出
用プリント板PCIの外部ケーブルに接続されるコネク
タC0N5’とデータ受信用プリント板Pegの外部ケ
ーブルに接続されるコネクタCONg’との間にループ
テスト専用のケーブルを接続し、電子計算機の中央処理
装置よりテスト信号を送り、データ送出用プリント板P
CIのリレーRyを動作させ、データ受信用プリント板
PCsを介して信号を受け、中央処理装置でもってこれ
らの入出力インターフェースが正常に動作していること
を確認するものである。
しかしこの方法には次のような難点がある。即ち、この
テスト方法を実行するにあたり、先ずプリント板PCs
及びPC!のコネクタCON+’及びCON 雪’から
外部ケーブルを取りはずし1.り、にループテスト専用
ケーブルを両プリント板のコネクタに装着して先に述べ
たようなループテストを行ない、テスト終了後はこのル
ープテスト専用ケーブルをはずし、再び外部の制御機器
とを接続ケープをで接続させなければならない。そして
、複数個のプリント板によジインターフエース回路を構
成している場合にはこれらの作業を順次行なわなければ
ならず、診断作業が非常に面#llとなっている。又、
ケーブルの着脱と該接続の排除にはかなりの神経を要し
、現場でのユーザに【ってこれらの作業を行なうことは
過大な負担となっている。
また、おうおうにして畝ったテストがなされ、本当は被
制御機器中の電気回路に故障があるにもかかわらず、該
故障をインターフェースの故障と間違う場合もあシ、何
かとトラブルの原因となっている。また装置を出荷する
に際してもテスト用の専用ケーブルを備品として桝付す
る必要もあり、ユーザ7・の自営保守には必ずしも適し
ているとは芭い難かった。
そこで本発明は、このような不都合を除去し、ケーブル
の着脱を行なわずに入出力インタ−7エース回路を構成
するプリント板の診断を行なうために、装置外部とデー
タの送信及び受信を行なうデータ送出用プリント板及び
データ受信用プリント板をもつデータ処理装置において
、マザーボードに該データ送出用及びデータ受信用プリ
ント板を着脱自在に保持する複数個のプリント板用コネ
クタと、該プリント板用コネクタと同数設けられそれぞ
れ該プリント板を装置外部の機器とケーブルを介して接
続するだめの接続用コネクタと、該データ送出用プリン
ト板及びデータ受信用プリント板の診断を行なわせるた
めのチェック用コネクタを設け、P9′r足のデータ送
出用プリント板とデータ受信用プリント板をそれぞれチ
ェック用コネクタに実装して該各プリント板の診断を行
わせることを特徴とするデータ処理装置を提供するもめ
−である。
次に第3図(a)、(b)及び第4図を用いて本発明の
構成を詳細に説明する。
第3図Ca)において、電子計算機の中央処理装置(C
PU)の共通パスに入出力インターフェースとしてのプ
リント回路PCI及びPCmが夫々一端でコネクタCO
Nt 、CON鵞を介して接続されている点では第1図
に示した従来例のものと相違はない。唯、従来のものが
これらのプリント回路板Pc1及びPctの他端に外部
の被制御機器とケーブルを介して接続するためのコネク
タC0NI’及びCON/を一体に設けていたのに対し
、本発明のもののコネクタC0NK’、C0Niは第4
図から明らかなようにマザーボード上に上位に中央処理
装置の共通バスとプリント回路板P C* + P C
言+P Cs −・・・・・P CnのコネクタC0N
t 、 C0Nx 。
CONm・・・・・・・・・C0Nnが設けら伝下位に
夫々のプリント回路板PCs t P、Ct PCs・
・・・・・・・・PCnの外部被制御機器との接続用コ
ネクタCON 1’e CONt *CON/・・・・
・・Co1を対応させて配置する。ここで入出力インタ
ーフェース回路と接続コネクタCON*’−CON/ 
、C0NA・・・・・・CON’n間の接続はマザーボ
ドで配線接続しておく。そしてマザーボードの端部には
チェックテスト専用のための2つのコネクタC0Ntx
、C0Ntjがそれぞれ設けられ、それぞれデータ送信
用プリント回路板Pe1及びデータ受信用プリント回路
板P Czが挿入着脱され得るようになっている。これ
らのチェックテスト専用コネクタC0Nt1.C0Nt
sの内部接続は第3図(&)に示すように丁度第2図の
ループテスト専用ケーブルが果す役割と等価になるよう
にデータ送信用プリント回路板PC,の出力端とデータ
受信用プリント板Pq1の入力端が閉回路を構成するよ
うに事前にマザーボード上で接続しておくものとする。
従って電子計算機の中央処理装置から各制御機器に制御
指令信号を与えて運転制御する通常時は第3図(a)に
示すように、入出力インターフェースとしてのプリント
回路板Pct 、 PCIはコネクタCON s 、 
CON mにより中央処理装置の共通バスに接続され、
外部制御機器へはコネクタCON 1′。
CON *を介して接続されることとなる。そしてチェ
ック専用のコネクタCON tx 、 CON tz 
KViプリント回路板は挿入されず、コネクタC0Nt
1゜CON、tx間の回路は開かれたままの状態圧する
制御機器を電子計算機の中央処理装置に接続して運転を
開始する際や、制御運転の不調等で、入出力インターフ
ェースとしてのプリント回路板の機能チェックを必要と
する場合は、第3図(b)に示すように、プリント回路
板PCs及びPetをコネクタC0Nr 、CONm 
より抜きとりチェック専用のコネクタC0Ntl及びC
0Nt、に挿入接続すると、既に述べたように第2図に
示す回路と等しい接続構成となり後は従来例と同じ方法
で入出力インターフェースの機能チェックを行なうこと
ができる。そしてこの間プリント回路板PC,及びPc
tが抜き取られた回路は開放となり外部の制御機器と共
通パスとの接続は断たれることになる。
複数個の入出力インターフェースとしてのプリント回路
板が存在する場合も同様な作業を行なってチェックテス
トを遂行できる。
このように本発明は、入出力インターフェースとしての
プリント回路板と外部の被制御機器との接続をプリント
回路板にコネクタを設けて直接性なう方法をとらノにマ
ザーボード上に別に設けられ九外部接続用のコネクタを
介して接続を行ない、更にマザーボード上には入出力イ
ンターフェースの入出力信号のチェック専用の実装コネ
クタを設けてチェックテストを行なうようにしたので、
外部の被制御機器へのケーブルの着脱が不要となり、簡
単で確実な回路接続がなされ、不円なトラブルを除去す
ると共にチェックテストのための特殊なハードウェアの
追加も必要としないものである。
【図面の簡単な説明】
第1図は従来の入出力インターフェースとしてのプリン
ト回路板の通常運転時の接続図、第2図は従来の入出力
インターフェースのループテスト接続図、第3図(a)
は、本発明の入出力インターフェースとしてのプリント
回路板の通常運転時の実装図、第3図(b)は、本発明
の入出力インターフェースのチェックテスト時の実装図
を示す。第4図は本発明を適用したデータ処理装置のマ
ザーボードの配置図である。 P Cs e P C1・・・・・・プリント回路板C
0Nt 、CONm・・・・・・共通Bl、/Sとのコ
ネクタCON; I CON;・・・外部ケーブルとの
コネクタC0Ntl、C0Ntt・・・チェック用コネ
クタ特許出願人 富士通ファナック株式会社代 理 人
 弁理士  仕    實 外2名 第7図          第2図 第4図 第3図((2) 第3面 (b)

Claims (1)

    【特許請求の範囲】
  1. 装置外部の被制御機器とデータの送信及び受信を行なう
    データ送出用プリント回路板及びデータ受信用プリント
    回路板を持つデータ処理装置において、マザーボードに
    核データ送出用及びデータ受信用プリント回路板を着脱
    自在に保持する複数個のプリント回路板用のコネクタと
    、該プリント回路板用コネクタと同数膜けられ、それぞ
    れプリント回路板を装置外部の制御機器とクープルを介
    して接続するための接続用コネクタと、該データ送出用
    プリント回路板及びデータ受信用プリント回路板の診断
    を行なうためのチェック用コネクタを設け、所定のデー
    タ送出用プリント回路板とデータ受信用プリント回路板
    をそれぞれチェック用コネクタに実装して該各プリント
    回路板の診断を行なわせることを特徴とするデータ処理
    装置。
JP56151653A 1981-09-25 1981-09-25 デ−タ処理装置 Pending JPS5852757A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56151653A JPS5852757A (ja) 1981-09-25 1981-09-25 デ−タ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56151653A JPS5852757A (ja) 1981-09-25 1981-09-25 デ−タ処理装置

Publications (1)

Publication Number Publication Date
JPS5852757A true JPS5852757A (ja) 1983-03-29

Family

ID=15523272

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56151653A Pending JPS5852757A (ja) 1981-09-25 1981-09-25 デ−タ処理装置

Country Status (1)

Country Link
JP (1) JPS5852757A (ja)

Similar Documents

Publication Publication Date Title
CN105868149A (zh) 一种串口信息的传输方法和装置
US8015321B2 (en) Computer, IO expansion device and method for recognizing connection of IO expansion device
JPS6043767A (ja) インタ−フエ−ス回路
US6564340B1 (en) Fault tolerant virtual VMEbus backplane design
KR100293950B1 (ko) 주변소자 내부연결 버스 모니터를 이용한 장애 감지 장치 및 방법
EP0183431A2 (en) System control network for multiple processor modules
JPS5852757A (ja) デ−タ処理装置
JP5418670B2 (ja) バス制御装置及びバス制御方法
Cisco Host Communications Troubleshooting
Cisco Installing the Processor Card
JP3279404B2 (ja) 電子装置の試験方法及び装置
CN216290949U (zh) 一种网络中继监听装置及基于环网的中继和监听系统
CN116582473A (zh) 一种机架式通信设备及其串口管理方法
JP2518514B2 (ja) 自動障害検出システム
Hulvershorn 1149.5: now it's a standard, so what?
CN117648225A (zh) Mcio接口测试治具及其测试方法
JPS5812456A (ja) ル−プ伝送方式
JPH0340623A (ja) 通信制御装置
JPS59221131A (ja) デ−タ伝送ステ−シヨン
CN115562912A (zh) 一种数据冗余监视方法
JPS60208144A (ja) 折返し試験方式
JPH04102935A (ja) 記録装置のパワーオンシーケンスのモニタ装置および方法
Palmer VMS serial bus as an intercrate link from VME to STE
JPS6198046A (ja) デ−タ通信制御装置の試験方法
JPS59160355A (ja) 計算機システムの診断方式