JPS585065A - 汎用列変換回路 - Google Patents

汎用列変換回路

Info

Publication number
JPS585065A
JPS585065A JP56103526A JP10352681A JPS585065A JP S585065 A JPS585065 A JP S585065A JP 56103526 A JP56103526 A JP 56103526A JP 10352681 A JP10352681 A JP 10352681A JP S585065 A JPS585065 A JP S585065A
Authority
JP
Japan
Prior art keywords
column
signals
output
frequency divider
serial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56103526A
Other languages
English (en)
Inventor
Seiichi Noda
誠一 野田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP56103526A priority Critical patent/JPS585065A/ja
Publication of JPS585065A publication Critical patent/JPS585065A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/45Transmitting circuits; Receiving circuits using electronic distributors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は多値変復調通信方式によるディジタル信号の伝
送において信号列数の変換に使用する汎用列変換回路に
関する。
従来、8相P8に、16値QAMなとの多値変復調通信
方式によるディジタル信号の伝送におい【信号列数の変
換を行うことがあり、その場合に列変換回゛路が使用さ
れる。
第1図は従来の2列−3列変換回路の一例のブ四ツク図
である。
この回路は直並列変換器9m、9b、データセレクタI
on、10b、10c、3分周器11.2逓倍器12.
2桑周器13で構成される。
第2図(1)、伽)は2列−3列変換回路の入力及び出
力信号列の配列図である。
直並列変換器9a、9bの第1及び第2の信号入力端子
1.2にそれぞれ第2図((転)に示す入力信奇列(a
”sa”ta”)及び(bt、bs、bs ) 1入カ
L、クロック入力端子4にクロック信号を入力して列変
換を行い、第1、第2、第3の列信号出力端子5.6.
7に第2図(b)K示す出力信号列(暑1bす。
(b!1す、(暑”tb”)を出力する。ここで直並列
変換器9a、9bとデータセレクタ101〜10cとの
接続を列変換出力の期待される信号列配列を考慮して行
うととkより、データセレクタの選択信号は3個とも同
一の信号となっている。
第3図は従来の3列−2列変換回路の一例のブロック図
、館4図(1)、(b)は3列−2列変換回路の入力及
び信号列の配列図である。
この回路は第1図の回路の逆変換の機能をするもので、
直並列変換器14a〜14c、データセレクタ151.
15b、2分周器16.3逓倍器17.3分周器18と
から成り、第1、第2、第3の列信号入力端子1,2.
3に第4図(a)k示す信号列が入力し、第1、第2の
列信号出出端子5.6から第4図(b)K示す信号列が
出力される。この回路においても、列置換器出力の期待
される信号配列を考慮して、直並列変換器14a〜14
cとデータセレクタ15a、15bとの間を接続するこ
とにより、データセレクタの選択信号は両データに対し
て同一の信号となっている。
これらの従来の列変換回路は、出力部のデータセレクタ
の選択信号がすべて同一となっているので、前記2つの
列変換回路(2列−3列変換および3列−2列変換)の
両方を実現する様な汎用回路を実現することが困難また
は実現できても複雑なものとなる欠点を有した。
さらに1個別の列変換回路においても入力、出力の列数
が増加するに従い、設計の時点で複雑な接続を過不足な
く行う必要があり、その都度大きな設計工数を必要とす
るという欠点をも有した。
本発明は上記欠点を除き、入力側のすべての直並列変換
器のすべての出力を各々のデータセレクタすべてに接続
し、各々のデータセレクタは選択信号発生器から出力さ
れる個別の選択信号で制御される様にすることにより一
つの回路構成で種々の列変換機能を実現できる様に構成
した汎用列変換回路を提供するものである。
本発明の汎用列変換回路は、連続したN個の直列信号を
N個の並列信号に変換するM個の直並列変換器と、前記
M個の直並列変換器の出力のすべてを入力とLMxN個
の信号から1個を選択するN個のデータセレクタと、入
力クロック信号をN分周して前記直並列変換器の制御信
号とするN分周器と、前記N分周器の出力であるN分周
信号をM逓倍するM逓倍器と、前6倍器の出力を入力と
して動作するM分周器と、前記M分周器のそれぞれの位
相毎に、各々の前記データセレクタ毎に個別の選択信号
を出力する選択信号発生器とを含んで構成される。
上記汎用列変換回路において、M分周器、N分周器に分
周隼可変分局器を用い、選択信号発生器に出力状態可変
選択信号発生器を用いる。
これにより逓倍器の逓倍率を変え、種々の列変換機能を
実現することができる。
次に本発明の実施例について図面を用い【説明する。
第5図は本発明の一実施例のブロック図である。
この実施例は、M列の信号列からN列の信号列へ変換す
る汎用列変換回路である。
M個の信号入力端子20−1.20−2.・・・20−
Mおよびクロック入力端子21と、N個の信号出力端子
30−1.30−2.・・・30−Nおよびクロック出
力端子31と、M個の信号入力毎に設けられた直並列変
換器40−1.40−2.・・・40−Mと、N個のデ
ータセレクタ(MxNケの信号から1ケを選択する)5
0−1.50−2.・・・50−Nと、入力クロックの
N′分周器60と、M逓倍器61と、M分周器62と、
選択信号発生器63と、2つの分局器の初期位相を決定
する制御信号入力端子64とを含む。
M列の信号列は、それぞれ直並列変換器40−1〜40
−MKよりN分周器60に制御され、N列の信号に変換
され、1タイムスロツトはN倍の時間となっている。こ
のN列に変換されたM個の信号はすべてN個のデータセ
レクタ50−1〜50−N K入力される。一方、入力
フレックは、N分周器60によりN分周された後M逓倍
器によりM逓倍される。このM逓倍信号は出力り冒ツク
として出力端子31に出力されると同時に、M分周器6
2に入力されM分周される。選択信号発生器は、このM
分周器の各位相のそれぞれに対応して、各データセレク
タに個別の選択信号を作る。
この実施例の具体例とし、て、2列−3列変換器、。
kついて説明する。この時M−2,N=3であり、直並
列変換器は2個、データセレクタは3個となる。この場
合の入出力信号配列の対応は第2図に示したものと同じ
として、選択信号発生器63の動作について説明する。
第6図(a)〜(d)は第5図に示す選択信号発生器の
M=2 、N=3の場合の出力を示す図であって、分周
器の各位相に対して選択信号発生器63が3つのデータ
セレクタ用のどの様な選択信号を出力するかを示す。
第1のデータセレクタ用の選択信号は、前置2分周器の
第1の位相においては第1の直並列変換器の第1列目の
出力であり、第5図においては直の位相においては第2
の直並列変換器の第2列目の出力であり、第5図におい
て直並列変換器4゜−2の第2出力を指定する。第2、
第3のデータセレクタ用の選択信号についても同様であ
る。
この選択信号発生器の機能は、前置分周器の各位相を入
力とし、各選信号を出力とする、リードオンリメモリで
構成できる。
次に、2列−3列変換回路と同一の回路構成を用いて、
1列−3列変換器として用いる場合について説明する。
この場合には、前記2列−3列変換器で用いた2つの直
並列変換器、3つのデータセレクタとその相互接続およ
びクロックの3分周器は全く同一として、2.逓倍器を
l逓倍、っまり逓倍しない様に変更し、2分周器を1分
周、つまり分周しない様に変更し、選択信号発生器の出
力を第7図に示す様に変更するだけで1列−3列変換器
が実現される。
上記説明かられかる様に、本発明を用いると、直並列変
換器、データセレクタおよびその相互接続を変更するこ
となく、各分周器の分周率、逓倍器の逓倍率、選択信号
発生器を変更するのみで、種々の列変器機能を実現する
ことができる。例えば、直並列変換器、データセレクタ
およびその相、互接続を、4列−4列変換器として構成
しておいた場合、分局器、逓倍器選択信号発生器を変更
するととkより、1列−2列、1列−3列、1列−4列
、2列−1列、2列−3列、O・4列−3列の変換器と
して用いることができる。
ここで例えば、第8図に示す様な回路を用いることによ
り、分周器の分周率を2.3.4のいずれかとする分周
率可変分周器を構成することは容易である。第8図は、
入力端子(201)の信号を分周し、分周出力端子20
2に得る回路であり、第1゛および第2の7リツプ70
ツブ回路203゜204、NORゲート205および分
周率を選択する第1および第2のスイッチ206,20
7から構成される。本回路において、第1のスイッチを
開、第2のスイッチを閉とすると出力には2分周が得ら
れ、第1.第2のスイッチを両方閉とすると3分周が得
られ、第1のスイッチを閉、第2のスイッチを開とする
と4分周が得られる。
従って、2つのスイッチをゲートスイッチで構成し、制
御端子を設けることkより分周率は2,3゜4と変更す
ることができる。また選択信号発生器においても、リー
ドオンリメモリを用いるととによりその機能を容易に変
更することができる。
本発明は、以上説明した様に、直並列変換器とデータセ
レクタを用い、データセレクタには、すべての直並列変
換器出力を供給し、データセレクタの選択信号は分周位
相に応七て、各データセレクタ毎に個別の信号にするこ
とができる構成にしたので、直並列変換器、データセレ
クタおよび、その相互接続回路は、入出力データ列数が
許す限り任意の列変換回路を実現する効果がある。つま
り、ディジタル伝送の場合M−N列変換の対としてはと
んどの場合N−M列変換が存在するがその両方の大部分
を同一の回路構成により実現でき、分局器、逓信器、選
択信号発生器の出力を変更するのみで良い。従って、設
計に必要とする工数を減少させることができ、41に集
積回路としたとき、
【図面の簡単な説明】
第1図は従来の2列−3列変換回路のプ四ツク図、第2
図(a)、(b)は2列−3列変換回路の入力及び出力
信号列の配列図、第3図は従来の3列−2列変換回路の
一例のブロック図、第4図(a)、 (b)は3列−2
列変換回路の入力及び出力信号列の配列図、第5図は本
発明の一実施例のブロック図、第6図(a)〜(b)は
第5図に示す選択信号発生器のM−2、N=3の場合の
出力を説明するための配列図、第7図(暑)〜(d)は
第5図に示す選択信号発生器のM=1、N=3の場合の
出力を説明するための配列図、第8図は可変分周本分周
器の一例の回路図である。 1・・・第1列信号入力端子、2−第2外信号入力端子
、3・・・第3列信号入力端子、4−りpツク入力端子
、5−・第1列信号出力端子、6−・第2列信号出力端
子、7−・第3列信号出力端子、8・・・クロック出力
端子、9 a 、 9 b−・・直並列変換器、10a
、10b。 10e−・データセレクタ、11−3分周器、12−・
2逓倍器、13−2分周器、14a、14b、14cm
直並列変換器、15a、15b =データセレクタ、信
号入力端子、20−M−第N列信号出力端子、3〇−1
−第1列信号出力端子、30−2−第2列信号出力端子
、3G−N−・・第N列信号出力端子、4G−1−第1
直並列変換器、40−2−第2直並列変換器、40−3
−・第M列直並列変換器、50−1−第1データセレク
タ、5G−2・・・第2データセレクタ、5〇−N−・
第Nデータセレクタ、60−N分周器、61、−M逓倍
器、62−・M分周器、63−選択信号発生器、64・
−分周器初期位相決定信号入力端子、第1圀 ?2別 第3@ 察呼頂 62ノ24)ぺL!1n4tイli   二丁コ日←日
■]6¥]jセ1■=1=斗■ララ叩]1i11]■弔
l司

Claims (2)

    【特許請求の範囲】
  1. (1)連続したN個の直列信号をN個の並列信号に変換
    するN個の直並列変換器と、前記N個の直並列変換器の
    出力のすべてを入力とLMXN個の信−号から1個を選
    択するN個のデータセレクタと、入カクpツク信号をN
    分周し【前記直並列変換器の制御信号とするN分周器と
    、前記N分周器の出力であるN分周信号をM逓倍する逓
    倍器と、前記逓倍器の出力を入力として動作するM分周
    器と、前記M分周器のそれぞれの位相を入力とし各々の
    前記データセレクタに用いる個別の選択信号を出力する
    選択信号発生器とを含むことを特徴とする汎用列変換回
    路。
  2. (2)前記M分周器およびN分周器が分周率可変分−゛
    器であり、前記選択信号発生器が出力状態可変選択信号
    発生器であることを特徴とする特許請求の範囲第(1)
    項記載の汎用列変換回路。
JP56103526A 1981-07-02 1981-07-02 汎用列変換回路 Pending JPS585065A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56103526A JPS585065A (ja) 1981-07-02 1981-07-02 汎用列変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56103526A JPS585065A (ja) 1981-07-02 1981-07-02 汎用列変換回路

Publications (1)

Publication Number Publication Date
JPS585065A true JPS585065A (ja) 1983-01-12

Family

ID=14356349

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56103526A Pending JPS585065A (ja) 1981-07-02 1981-07-02 汎用列変換回路

Country Status (1)

Country Link
JP (1) JPS585065A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018534813A (ja) * 2015-09-21 2018-11-22 ロックオフ セキュリティ プロプラエタリー リミテッド 不完全な電磁経路を通じてサンプリングした信号を搬送するシステム (0001) 本開示の名称は、「不完全な電磁経路を通じてサンプリングした信号を搬送するシステム」である。

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018534813A (ja) * 2015-09-21 2018-11-22 ロックオフ セキュリティ プロプラエタリー リミテッド 不完全な電磁経路を通じてサンプリングした信号を搬送するシステム (0001) 本開示の名称は、「不完全な電磁経路を通じてサンプリングした信号を搬送するシステム」である。
US11838047B2 (en) 2015-09-21 2023-12-05 Hyphy Usa Inc. System for transporting sampled signals over imperfect electromagnetic pathways

Similar Documents

Publication Publication Date Title
US4032893A (en) Reconfigurable data bus
US6184808B1 (en) Parallel-to-parallel converter including common multiple register
JPS6247008B2 (ja)
CA2299100C (en) Efficient digital channelizer system and method of operation thereof
CA2299021C (en) Digital channelizer having efficient architecture for discrete fourier transformation and operation thereof
JPS585065A (ja) 汎用列変換回路
US3959639A (en) Calculating unit for serial multiplication including a shift register and change-over switching controlling the transmission of the multiplicand bits to form the product
US5170368A (en) Digital decimation filter
CA2298918C (en) Digital channelizer having efficient architecture for window presum using distributed arithmetic for providing window presum calculations in one clock cycle
US4482995A (en) Time division multiplex switching network unit
US4617551A (en) Digital-to-analog converter with potential separation
EP1032124A2 (en) Digital channelizer having efficient architecture for presum discrete fourier transformationselectively of real or complex data and method of operation
CA2298999C (en) Digital channelizer having efficient architecture for cyclic shifting and method of operation thereof
JPH0317456Y2 (ja)
SU928340A1 (ru) Коммутационный элемент
JPS60169254A (ja) 信号選択回路
GB1576439A (en) Serial/parallel conversion device for a digital system
CA2298862A1 (en) Digital channelizer having efficient architecture for window presum operation and method of operation thereof
SU734670A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
JP2914418B2 (ja) 時分割スイッチモジュール
JPH0515230B2 (ja)
JPH03121626A (ja) 直並列相互変換回路及び2次元シフトレジスタ回路
JPH0934684A (ja) フォーマット変換回路
JP2000197079A (ja) ディジタル交換機
JPS59176839A (ja) 双方向ル−テイング回路