JPS5846719A - クロツクパルス発生回路 - Google Patents

クロツクパルス発生回路

Info

Publication number
JPS5846719A
JPS5846719A JP56145374A JP14537481A JPS5846719A JP S5846719 A JPS5846719 A JP S5846719A JP 56145374 A JP56145374 A JP 56145374A JP 14537481 A JP14537481 A JP 14537481A JP S5846719 A JPS5846719 A JP S5846719A
Authority
JP
Japan
Prior art keywords
clock pulse
voltage
light emitting
resistance
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56145374A
Other languages
English (en)
Other versions
JPH0324091B2 (ja
Inventor
Soichi Yamanaka
山中 壮一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissin Electric Co Ltd
Original Assignee
Nissin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissin Electric Co Ltd filed Critical Nissin Electric Co Ltd
Priority to JP56145374A priority Critical patent/JPS5846719A/ja
Publication of JPS5846719A publication Critical patent/JPS5846719A/ja
Publication of JPH0324091B2 publication Critical patent/JPH0324091B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/08Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はクロックパルス発生回路に係り、特に電源周波
数に同期したパルスを発生するクロックパルス発生回路
−ζ関する。
一般に、進行時間の長いシーケンス制御回路では、電源
周波数に同期したパルスをクロックパルスとして使用す
ることが多い。このような場合、クロックパルスを得る
のに従来は第1図に示すような回路を用いていた。すな
わち、分圧抵抗器R1、良にあける消費電力を小さくし
、また負荷R辺変動番こ起因してクロックパルスのデユ
ーティ−比が変化するのを防止する観点から、整流回路
に接続する変成器T1とは別個に、変成器Tを用いて、
電源電圧B、を変圧し、これをR,%鳥で分圧した後ス
イッチング回路に入力し、この出力より電源周波数(同
期したクロックパルスを得るものであ4しかしながら、
上記従来例では変成器を2個用いることから、制御装置
が大きくかつ重くなり、さらに高価になるという欠点を
有していた。
本発明はか\る欠点を除去するためになされたもので、
上記の如きクロックパルス発生回路用の変成器T2を個
別に用いることなく、電源周波数に同期したクロックパ
ルスを発生するクロックパルス発生回路を提供すること
を目的としている。
以下、本発明の実施例について図面とともに説明する。
第2図は、1実施例の回路構成を示す。第3図は、第一
2図の回路の動作説明図である。
第2図において、変成器Tlの1次側端子1.2は交流
電源電圧EIに、T1の2次側端子は整流ダイオードD
1〜D4Jl、りなる全波整流ブリッジ回路に、そして
ブリッジ回路の出力端子3.4には平滑コンデンサC及
び負荷RLをそれぞれ接続する。また、整流ダイオード
D、の両端には分圧抵抗R1及び負荷RLより抵抗値が
充分大きいR22!lイ直列に、ざらにR1の両端には
フォトカプラPCの発光ダイオードDoの端子をそれぞ
れ接続する。フォトカブラPCのフォトトランジスタQ
2のコレクタは抵抗灸モ介して定電圧ラインVccに接
続され、エミッタは接地する。また、Q2のコレクタ及
びエミッタ番こそれぞれ接続する端子5.6はクロック
パルス出力端子である。
次に、本実施例の動作を説明すると、第2図A点には第
3図(イ)に示すように交流電圧EAが出力し、8点に
はEAが整流ダイオードD1〜D4番こよって全波整流
され、さらに平滑コンデンサCにより平滑されることに
より、電圧EBが出力し、EBは端子3.4に接続され
ている負荷RL(例えば定電圧発生回路)に入力する。
一方、AB間の電圧EBAはERA=EB−EA??あ
るから、ERAは同図斜線部であられされる。従って、
発光ダイオードDoには電圧EBA及び分圧抵抗ド1、
R2に基づいた電流が流れる。ここで抵抗R1が接続さ
れていない場合(−R1の抵抗値が無限大の場合)は、
EBA >Et (Et:発光ダイオードDp順方向電
圧降下)の期間中、発光゛ダイオードちに順方向電流が
流れることにより、Dold発光し、これによりフォト
トランジスタQ2はオン状態になるから、端子5.6間
の電圧は「L」になる。
次に分圧抵抗R1を接続すれば、発光ダイオード島が接
続してりないときのR1の両端の電圧はEBA・R1/
(R1+R2)であるから、EBA −Rt/ (Rr
l−R2) )E、の期間中、端子5.6間の電圧は「
L」になる。従ってR1を適当に選ぶことにより讐クロ
ックパルスのデユーティ−比を希望の値にすることがで
きる。例えば、EBAがEBAO(交流電圧EAが正(
負)から負(正)に移る時点のEABの値)のとき、E
nAo Rt / (R1+R2)−Etとなるように
R1を選べば、端子5.6間には第3図()X)に示す
ようなデユーティ−比印%のクロックパルスが出力する
こ−で発光ダイオードD、O順方向電流は負荷RLより
充分高い抵抗値を有するR1によって制限されており、
また整流ダイオードD1は発光ダイオード式の逆方向過
電圧防止用ダイオードとしても作用”する。
なお1、前記実施例では交流電圧は整流グイ第一ドDl
x D、によって全波整流されるとして説明したが、こ
れは整流ダイオード2個を使用して得られる半波整流で
あってもよい。
以上の実施例の説明より明らかなように、本発明に係る
クロックパルス発生回路は、整流回路を構成する整流ダ
イオードの両端の電圧差に基づいて、電源周波数に同期
したクロックパルスを発生するため、回路を構成する部
品点数を増加させることなくクロックパルス発生回路用
に使用していた個別の変成器を省くことができるので、
制御装置の小型化、軽量化を図ることができ有利である
また制御装置の製造コストの低減化にもなる。
さらに、本発明に係るクロックパルス発生回路は発光ダ
イオードに並列接続される抵抗の値を変えることにより
、クロックパルスのデユーティ−比を広範囲に錠孔させ
ることができる。
【図面の簡単な説明】
第1図は従来のクロックパルス発生回路の実施例を示す
接続図、第2図は本発明に係るクロックパルス発生回路
の1実施例を委す接続図、第3図は第2図の動作説明用
波形図である。 T1、T2・・・変成器、D1〜D4−・・整流ダイオ
ード、R1、R2・・・分圧抵抗、PC・・・フォトカ
プラ、DO・・・発光ダイオード、Q2・・・フォトト
ランジスタ、Rt、・’負荷。 特許出願人 日新電機株式会社 代理人弁理士大西孝治 第2図 4

Claims (3)

    【特許請求の範囲】
  1. (1)電源周波数に同期したパルスを発生するクロック
    パルス発生回路において、整流回路を構成する複数個の
    整流ダイオードのうち、1個の整流ダイオードの端子間
    電圧に基づいて発光素子にか\る電圧を変化せしめるこ
    とによりこれを点滅させると共に、前記発光素子の発光
    を検知する受光素子のオンオフ動作によって、電源周波
    数に同期したパルスを発生せしめたことを特徴とするク
    ロックパルス発生回路。
  2. (2)前記発光素子は発光ダイオードであり、かつ。 前記受光素子はフォトトランジスタであることを特徴と
    する特許請求の範囲第1項記載のクロックパルス発生回
    路。    ″
  3. (3)前記発光素子にか\る電圧は前記整流ダイオード
    の両端子間型圧を任意に分圧することによって、電源周
    波数に同期した任意の歩デユーティー比を有するパルス
    を発生せしめたことを特徴とする特許請求の範囲第1項
    記載のクロックパルス発生回路。
JP56145374A 1981-09-14 1981-09-14 クロツクパルス発生回路 Granted JPS5846719A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56145374A JPS5846719A (ja) 1981-09-14 1981-09-14 クロツクパルス発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56145374A JPS5846719A (ja) 1981-09-14 1981-09-14 クロツクパルス発生回路

Publications (2)

Publication Number Publication Date
JPS5846719A true JPS5846719A (ja) 1983-03-18
JPH0324091B2 JPH0324091B2 (ja) 1991-04-02

Family

ID=15383743

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56145374A Granted JPS5846719A (ja) 1981-09-14 1981-09-14 クロツクパルス発生回路

Country Status (1)

Country Link
JP (1) JPS5846719A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59169143U (ja) * 1983-04-26 1984-11-12 菊水電子工業株式会社 ライン信号の抽出回路
JP4875709B2 (ja) * 2005-11-08 2012-02-15 グラフィック パッケージング インターナショナル インコーポレイテッド 強化取っ手付きカートン

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024110270A1 (en) 2022-11-22 2024-05-30 Momentive Performance Materials Gmbh Process for the production of hydridosilanes

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5181170A (ja) * 1975-01-13 1976-07-15 Mitsubishi Electric Corp Isokenshutsusochi

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5181170A (ja) * 1975-01-13 1976-07-15 Mitsubishi Electric Corp Isokenshutsusochi

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59169143U (ja) * 1983-04-26 1984-11-12 菊水電子工業株式会社 ライン信号の抽出回路
JP4875709B2 (ja) * 2005-11-08 2012-02-15 グラフィック パッケージング インターナショナル インコーポレイテッド 強化取っ手付きカートン

Also Published As

Publication number Publication date
JPH0324091B2 (ja) 1991-04-02

Similar Documents

Publication Publication Date Title
JPS6353792B2 (ja)
JPS5846719A (ja) クロツクパルス発生回路
US5402480A (en) Call signal generating circuit
JPH03872Y2 (ja)
JP3027284B2 (ja) スイッチング電源
JP2656148B2 (ja) 過電流保護回路付きスイッチング電源
JPH0247195B2 (ja) Chokuryuuchokuryuhenkanki
JPS6023731Y2 (ja) 放電点火装置
US3262047A (en) Rectifying circuits using photoelectric devices
JPS5820556B2 (ja) 整流回路
JPH0231591B2 (ja)
JPH0749539Y2 (ja) スイッチング電源
JP2000270550A (ja) スイッチング電源回路
JPS646551Y2 (ja)
JPH0237276Y2 (ja)
JPS58112468A (ja) 直流電源回路
JPH0479001B2 (ja)
JP2988094B2 (ja) リンギングチョークコンバータ
JP2676982B2 (ja) Dc―dcコンバータ
JPS6316311Y2 (ja)
JPH0698543A (ja) パルス発生回路付直流安定化電源装置
JPS61164434A (ja) 充電回路
JPS6223544B2 (ja)
JPS6122761A (ja) 写真用ストロボ装置の電源装置
JPH08264282A (ja) 点灯装置