JPS5833924A - 電源装置 - Google Patents

電源装置

Info

Publication number
JPS5833924A
JPS5833924A JP13056581A JP13056581A JPS5833924A JP S5833924 A JPS5833924 A JP S5833924A JP 13056581 A JP13056581 A JP 13056581A JP 13056581 A JP13056581 A JP 13056581A JP S5833924 A JPS5833924 A JP S5833924A
Authority
JP
Japan
Prior art keywords
circuit
voltage
power supply
output
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13056581A
Other languages
English (en)
Inventor
康司 矢野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP13056581A priority Critical patent/JPS5833924A/ja
Publication of JPS5833924A publication Critical patent/JPS5833924A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は電源装置%特に一定入力電源電圧以゛下、では
制御回路が動作しない電源装置に於て、制御回路が動作
しない場合は異状状態の表示を行なわないようにした電
源装置に関する。
従来、この種の電源回路は第1図に示すように監視回路
1と、電圧変換回路4と、電圧変換回路4を制御する制
御回路3と、制御回路3に電源を供給する制御回路用電
源2と、入力端子5.6と出力端子7.8とから成る。
第1図に於て監視回路1の動作する最低電圧は制御回路
用電源1の動作する最低電圧より高く設定されている。
これ拡入力電源電圧を加えた時に制御回路3と電圧変換
回路4を動作させた後、監視回路lを動作させなければ
力らないからであシ、逆の場合監視回路1が電圧変換回
路4を異状状態として検出する。しかし、入力電源電圧
が徐々に上昇か下降をする場合に、監視回路lが動作し
ない状態のまま電圧変換回路4が動゛作′する時間がで
る。
本発明は、入力電源電圧と制御回路の電源電圧とを比較
して、その値に応じて監視回路出力をマメクする電圧比
較回路を設けることにより、上記欠点を解決し制御回路
が動作しないすべての入力電源電圧範囲内で監視回路出
力が無効となるようにし九装置を提供するものである。
本発明によると電圧変換回路と、該電圧変換回路を制御
する制御回路と、前記電圧変換回路の出力異状を監視す
る監視回路と、前記制御回路用電源の電圧と入力電源の
電圧とを入力とする電圧比較器と、該電圧比較器出力と
前記監視回路の出力とを入力とする論理積回路とを備え
ることを特徴と+る電源装置が得られる。
すなわち本発明は、入力電源電圧と制御回路用つととく
より、制御回路用電源が動作し壜い入力電源電圧に対し
ては監視回路出力を無効とし、反対に制御回路用電源が
動作する入力電源電圧に対しては、監視回路出力が有効
となるよう和したものである。
従って、制御回路用電源が動作しているにもかかわらず
、監視回路が動作しない状態は存在しない。
1う 渡コ本発明の実施例について図面を参照して説明する。
第2図は本発明電源装置の一実施例のブロック図であり
、電圧変換回路4と、該電圧変換回路4を制御する制御
回路3と、該制御回路3の電源となる制御回路用電源2
と、入力電源電圧と制御回路用電源2の電圧とを比較検
出する電圧比較器9と、前記電圧変換回路4の動作を監
視する監視回路lと、電圧比較器9の出力と監視回路1
の出力とを入力とする論理積回路lOと、該論理積回路
10の出力により電圧変換回路4が正常か否かを表示す
る表示回路11と、入力端子5.6と、出力端子7.8
とから成る。
次に動作を説明する。入力電源電圧をOvからら上昇さ
せる場合を考える。制御回路用電源2がオフである時、
電圧変換回路4は動作しない為監視回路1は異状状態と
判断し出力する。しかし、電圧比較器9の出力がゲート
である論理積回路10をとじる為1表示回路11の入力
は正常状態の入力に等しい、さらに入力電源電圧が上昇
して制御用電源2がオンすると電圧変換回路4が動作を
開始し、監視回路lは正常状態となる。この時すでにゲ
ートである論理積回路10は電圧比較回路9により開か
れる。又この状態で゛電圧変換回路4が異状になったと
しても監視回路l1表示回路11は正常な動作でこの異
状状態を検出する。入力電圧を下げる場合も同様である
源電圧範囲を除去することができる特徴を持つ。
本発明は以上説明したように入力電源電圧と制御回路用
電源電圧とを比較し、監視回路を制御するように構成す
ることによシ、電圧変換回路が動作しない入力電源電圧
範囲に於ては、監視回路出力を無効にすることができる
【図面の簡単な説明】
第1図は従来の電源装置のブロック図、第2図は本発明
の一実施例のプロ、り図である。

Claims (1)

    【特許請求の範囲】
  1. 電圧変換回路と、該電圧変換回路を制御する制御回路と
    、前記電圧変換回路の出力異状を監視する監視回路と、
    前記制御回路用電源の電圧と、入力電源の電圧とを入力
    とする電圧比較器と、該電圧比較器出力と前記監視回路
    の出力とを入力とする論理積回路とを備えることを特徴
    とする電源装置。
JP13056581A 1981-08-20 1981-08-20 電源装置 Pending JPS5833924A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13056581A JPS5833924A (ja) 1981-08-20 1981-08-20 電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13056581A JPS5833924A (ja) 1981-08-20 1981-08-20 電源装置

Publications (1)

Publication Number Publication Date
JPS5833924A true JPS5833924A (ja) 1983-02-28

Family

ID=15037287

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13056581A Pending JPS5833924A (ja) 1981-08-20 1981-08-20 電源装置

Country Status (1)

Country Link
JP (1) JPS5833924A (ja)

Similar Documents

Publication Publication Date Title
KR20040051267A (ko) 전원공급시스템 및 그 제어방법
EP1081838A2 (en) Power control method and circuit, and power supply unit
US11301026B2 (en) Information processing apparatus having volatile memory used to cache write data to nonvolatile memory, power supply method therefor, and storage medium storing program therefor
JP2839884B1 (ja) コンピュータ回路基板上の中央処理装置用電力監視回路
JP6638068B2 (ja) システム電源回路および電子機器、電子機器の保護方法
KR20220012593A (ko) 디스플레이 장치, 그 제어 방법 및 ic 칩
JPS5833924A (ja) 電源装置
JP3164729B2 (ja) バッテリー起動装置の電源管理機構
JP2857442B2 (ja) 電源装置の低電圧検出装置
JPH02254968A (ja) 電圧検出方式
US11448689B2 (en) Electronic device, signal validator, and method for signal validation
EP0902294B1 (en) A voltage monitoring circuit
JP2987048B2 (ja) メモリ制御装置及びそれを用いた装置
JP2001337638A (ja) 表示装置
JPH05308714A (ja) 電源電圧監視方法
JPH04218A (ja) 電源制御方式
CN116841340A (zh) 电子设备及参考电压控制方法
JPH08328701A (ja) 電子機器
JP2000267768A (ja) 携帯用端末装置
KR930003568B1 (ko) 충전개시 제어방법
JPH06119467A (ja) マイクロコンピュータ
JPS63202223A (ja) Ac入力電源装置
JPS61278785A (ja) 電子式タイマ
KR100241556B1 (ko) 금전 등록기의 논리 회로 보호 장치
JPH0553691A (ja) マルチcpuリセツト回路