JPS5823312A - デイジタル・オ−デイオデイスクの同期信号取出し回路 - Google Patents

デイジタル・オ−デイオデイスクの同期信号取出し回路

Info

Publication number
JPS5823312A
JPS5823312A JP56120500A JP12050081A JPS5823312A JP S5823312 A JPS5823312 A JP S5823312A JP 56120500 A JP56120500 A JP 56120500A JP 12050081 A JP12050081 A JP 12050081A JP S5823312 A JPS5823312 A JP S5823312A
Authority
JP
Japan
Prior art keywords
signal
circuit
output
counter
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56120500A
Other languages
English (en)
Other versions
JPH0130238B2 (ja
Inventor
Tetsushi Itoi
哲史 糸井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP56120500A priority Critical patent/JPS5823312A/ja
Publication of JPS5823312A publication Critical patent/JPS5823312A/ja
Publication of JPH0130238B2 publication Critical patent/JPH0130238B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ディジタル・オーディオディスクの再生出力
信号から同期信号を容易にかつ確実に取り出す几めの同
期信号取出し回路に関するものである。
ディジタル・オーディオディスクは、オーディオ信号お
よび同期信号等をディジタル化してディスクの表面に線
速度一定として光学的に高密度で記録したものであり、
ディスク上に記録される信号フォーマットは例えば第1
図に示すように定められている。つまり、この方式に於
いてはlフレームを一足数のビット(例えば588−ビ
ット)によって構成し、仁のフレームを連続させて同一
ディスク上に線速度一定として記録されてiる。そして
、この各フレームの信号7オーマントは、同期部Aと情
報部Bとに区分さnており、同期部Aは各フレームのり
頭部分にそれぞれ位置付けらnている。同期部At1j
:g1図で示すように22ビツトによって構成されてお
り、最初の11ビツトが連続して101のときには続く
11ビツトが連続して11#となり、最初の11ビツト
が連続して“1”のときには、続く11ビツトが連続し
て101となるように設定されている。
そしてこの場合、最初の11ビツトはその前のフレーム
に於ける末尾ビットに対して逆になるように設定されて
′&9、このようにして予め定めらf’した単位ビット
(11ビツト)で@02または@l”が連らなるフォー
マットは1フレーム中に於−てこの同期部人のみに限定
されている。すなわち、情報部Bはいかなる場合であっ
ても11ビット単位の“o”txは11mが連らなるフ
ォーマットが生じないように構成されている。ま几、情
報sBは無信号時に於は4直流化を防止するために、常
に3ビット以上にわたって@1’txa@o’信号が連
続する信号となっており、従って、情報部Bは3<B<
11 ビットの範囲にわたってのみ連続する信号として
表わさnることになる。
このように構成されたディジタル・オーディオディスク
は、ディスク上のディジタル情報を予め定めら几た線速
度で光学的に再生し、この再生信号中に含まれる同期信
号を基準として情報部Bの再生信号を取り出して復調す
ることにより、高忠実度のオーディオ信号が容易に得ら
れるものである。
この場合、高忠実度のオーディオ信号を復調する上で最
も重要な事は、ディスク再生信号から各フレームの冒頭
九設けられている同期信号を確実に取り出すことであり
、この同期信号の取り出し11ると情報信号の区分けお
よび復調が行な兄なくなってしまう。
従って、本発明による目的は、簡単な構成でありながら
ディジタル・オーディオディスクの再生信号から同期信
号tx夷に取り出す友めの同期信号取出し回路t″提供
ることである。
このような目的1に達成する九めに本発明は、再生信号
の立上りによってクリアされてクロックパルスをカウン
トする第1カウンタと、再生信号の立下りによってクリ
アされてり漬ツクノ臂ルスtカクントする#I2カクン
タとを設け、再生信号の立下り時に於ける第1カウンタ
の出力と再生信号の立上9時に於ける1782カウンタ
の出力が共にディスクの同期部に定められている重置ビ
ットに対応し九設足値に一致する場合のみ同期信号と判
別して同期検出信号を送出するものである。
以下、区内に示T実施例を用iて、本発明によるディジ
タル・オーディオディスクの同期1g号取出し回路を詳
細に説明する。
爲2凶に本発明によるディジタル・オーディオディスク
の同期4m号取出し回路の一実施例を示す回路−である
、同図に於iて1はディジタル−オーディオディスクの
記録時に於けるビットレートに一致する例えば4.32
18MHzのクロックパルスCI’を送出するり四ツク
発振器であって、水晶振動子を用いて高精度に安定化さ
れ友クロックツそルスCPt−送出すように構成されて
いる。2は入力端子3に供給されるディスクの光学的な
読み取りによる再生信号人を入力し、その立上916分
を微分して微分パルスPsを発生する第1微分回路であ
って、コンダン+4、ダイオード5および抵抗6によっ
て構成される一般に周知の回路となっている。7は再生
信号人を反転するインバータ、8はインノ々−夕7から
送出される出力の立上り部分、つま9再生信号Aの立下
9部分を微分して微分/臂ルスPat発生する1112
微分回路であって、第1微分回路と同様にコンダンt9
、ダイオ−Ploおよび抵抗11とによって構成されて
いる。12は第1カウンタであって、第1微分回路2か
ら出力される微分パルスP1によってクリアされながら
クロックパルスCPt−順次計数して出力する。13は
第8カウンタであって、第2微分回路8から出力される
微分ノぞルスPsKよってクリアさfLすがらクロック
パルスcpt−順次カウントして出力する。14.15
は保持同格を構成するml、第2シフトレジスタでめっ
て、jllシフトレジスタ14は微分ノにルスPsの発
生時に第1カクンタ12のカウント出力を取り込んでシ
フトすることにより出力し、第2シフトレジスタ15は
微分ノR,A/スP1の発生時に於けるjl12カウン
タ13のカウント出力を取り込んでシフトすることによ
り出力する。16.17は第1、第2デコーダであって
、第1デコー/16は第1シフトレジスタ14の出力t
−10進数に変換し、第2デコーダ17は第2シフトレ
ンスタ15の出力を10進数に変換して出力する。18
Fi第1、第2デコー1xe、1rの出力端Ouから出
力される信号の一致を検出して同期検出信号8D t−
送出するアンドゲートである。
このように構成さfLft、ディジタル・オーディオデ
ィスクの同期信号取出し回路に於いて、入力端子3に例
えば第3図(a)に示す再生信号Aが供給さ几ると、第
1微分回路2は再生信号人の立上り部分を微分して時点
tle jle jle *?に第第2微分回路8はイ
ンバータ7を介して供給される再生信号Aの立上り部分
を微分する関係上、時点を嘗* be tse bに第
3図(e)に示す微分ノ々ルスP3を出力する。
一方、クロック発振器1は、ディスクの書き込み時に於
けるビットレートに一致するクロックツぞルスCPを発
生しており、第1、第2カウンタ12,13は微分パル
スP1およびPlによってそれぞれクリアさnながらク
ロックノセルスCPt−順次カウントする。従って、再
生信号Aが予め定めらf’した線速度一定の条件に一致
しながら読み出さn7tものであるならば、第1、N2
カウンタ1!、13の値は纂3図(d) −)に示すよ
うに、!!3図(a)に示す再生信号ムの立上り間およ
び立下り間のピット数を正確にカウントするはずである
次に、第1シフトレジスタ14は、シフト入力端Sに再
生信号Aの立下り時九発生される微分ノぞルスpgを入
力している九めに、Mlカクンタ12のカウント値をそ
のカウント動作の途中である再生信号Aの立下り時にノ
9ラレルに取シ込んでシフトする。従って、このmlシ
フトレジスタ14からは、再生信号Aの立下り時である
時点Els t、、 tsに於いて第3面(f)に示す
ように出力値が変化することKなり、この第1シフトレ
ジスタ14の出力値は再生信号Aの各@11期間に於け
るクロックパルスCPの数、つtクビット数を表わして
いることになる。まt、第2シフトレジスタ15も同様
に、再生信号Aの立下り時にカウントを開始する第2カ
ウンタ13のカウント値を再生信号Aの立上り時に発生
される微分パルスPIによって堰す込んで第3図−)に
示すようにシフトしているために、この第2シフトレジ
スタ15からは再生信号Aの゛01期間に於けるクロッ
クパルスCPの数、つまりピット数が出力されることに
なる。このようにして、第1、第2シフトレジスタ14
.15から出力される再生信号Aの′1”および′O″
期間のビット数を衣わ子信号は、それぞれ第11第2デ
コー/16.17に於いて10進数に変換されて出力さ
れる。この場合、上記第1図1c於いて説明した信号フ
ォーマットに於いては、同期−AのみVC!¥f殊な条
件が与えられてい友0つ′t9、同期信号部分は22ピ
ツトによって構成されていて、その前半と後手の11ぎ
ットが互VhK J%なる信号(@O”七’l’)Kよ
って連続されており、かつこの11♂ツトにわtって同
一種類の信号が連らなる部分性この部分のみに%定され
ている。従って、11ピツトの@0#と11ビツト″1
算連らなる部分を取り出すことKより同期検出が行なえ
ることになる。ここで、第1、第2シフトレジスタ14
.15の出力内容を示す第3図(f)、(g)を見ると
、再生信号人の“1#期間(ts =ta* ts −
tse tt 〜ts ) K−おいて再生信号ムの1
1”期間のカウント数(ビット数)1に表わす信号と前
記“1″期間に続く°0″期間のカウント数(−ット数
)を表わす信号とが時間的に重なって出力されることに
なる。従って、第1、第2シフトレジスタ14.15の
出力t−10進数にデコードする第1、第2デコーダ1
6.17の出力端Ouから出力さ几る10進数の「11
」を表わす両信号の一致をアンドゲート18に於−て求
めることにより、11ビツトの“O”と11ビツトの1
12が連らなる部分、つ10同期信号が検出され、第3
図(f)(2))K示すカウント値「11」が重なる部
分(tl〜1. )に於いて同期検出信号SDが出力さ
れることになる。従って、第1゜第2シフトレジスタ1
6.17およびアンドゲート18は同期信号判別回路を
構成していることになる。
なお、上記実施例に於いては、同期信号判別回路を第1
、第2デコー/16.17とアンドゲート18の組合せ
によって構成し皮が、第1%第2デコー/16.17を
マグニチェーPコンパレータによって構成し、基準値(
11)との−散出力をそ几ぞれアンドゲート18に供給
するように構成しても良い、te1クロックパルスCP
は、ディスクの記帰時に於けるビットレートに一致する
必要はなく、整数倍等の対応関係にあれば曳く、この場
合には上記対応関係に関連して第1、第2デコーダ16
.17の出力域9出し位置およびマグニデュードコンル
−タの基準値を変更する必要があることは言うまでもな
い。
以上説明し次ように、本発明によるディジタル・オーデ
ィオディスクの同期信号取出し回路は、再生信号の立上
pKよってクリアされてクロックパルスをカウントする
第1カウンタと、再生信号の立下りによってクリアされ
てクロックツぞルスをカウントする第2カウンタとを設
け、再生信号の立下り時に於ける第1カウンタの出力と
再生信号の立上り時に於ける第2カクンタの出力が共に
ディスクの同期部に定められている単位ビット数に対応
しt設定値に一致する場合のみ同期信号と判別して同期
検出信号を送出するものである九めに、簡単な構成であ
りながら確実な同期検出が行なえる優れt効果を有する
【図面の簡単な説明】
第1図はディジタル・オーディオディスクに於ける信号
フォーマットの一例を示す図、第2図は本発明によるデ
ィジタル・オーディオディスクの同期信号取出し回路の
一実施例を示す回路図、第3図((転)〜−)は第2図
に示す回路の各部動作波形図である。 1−・・クロック発振器、2.3・・・第1、第2微分
回路、11.13・・・第1、第2カクンタ、14゜1
5・・・!1.第2シフトレジスタ、16.17・・・
fsl、42デコータ、18・7/I’ゲ−)。 、、、、、:>、、。 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. (1)ディジタル・オーディオディスクの再生信号に於
    ける立上り部分の微分出力を送出する第1微分回路と、
    上記再生信号の立−下9部分の微分出力を送出する第2
    微分回路と、前記第1微分回路の微分出力圧よってクリ
    アされてクロックパルス全カウントする第1カウンタと
    、前記第2微分回路の微分出力によってクリアされてク
    ロックツ臂ルスをカウントする第2カウンタと、前記第
    2微分回路の微分出力発生時に於ける第1カウンタの計
    数値を保持する第1保持回路と、前記第1微分回路の微
    分出力発生時に於ける#!2カランタの計数値を保持す
    るJI2保持回路と、前記11EI、第2保持回絡の出
    力値が共にディスクの同期部に定められている単位ビッ
    トに対応した設定値に一致する場合のみ同期信号と判別
    して同期検出信号を送出する同期信号判別回路とを備え
    た仁とを特徴とするディジタル・オーディオディスクの
    同期信号取出し回路。
JP56120500A 1981-07-31 1981-07-31 デイジタル・オ−デイオデイスクの同期信号取出し回路 Granted JPS5823312A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56120500A JPS5823312A (ja) 1981-07-31 1981-07-31 デイジタル・オ−デイオデイスクの同期信号取出し回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56120500A JPS5823312A (ja) 1981-07-31 1981-07-31 デイジタル・オ−デイオデイスクの同期信号取出し回路

Publications (2)

Publication Number Publication Date
JPS5823312A true JPS5823312A (ja) 1983-02-12
JPH0130238B2 JPH0130238B2 (ja) 1989-06-16

Family

ID=14787733

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56120500A Granted JPS5823312A (ja) 1981-07-31 1981-07-31 デイジタル・オ−デイオデイスクの同期信号取出し回路

Country Status (1)

Country Link
JP (1) JPS5823312A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2547139A1 (fr) * 1983-05-30 1984-12-07 Victor Company Of Japan Circuit de detection de signaux de synchronisation dans un systeme de transmission de signaux numeriques
US7072008B2 (en) 2002-05-17 2006-07-04 Seiko Epson Corporation Liquid crystal display device, method for manufacturing the same, and electronic apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2547139A1 (fr) * 1983-05-30 1984-12-07 Victor Company Of Japan Circuit de detection de signaux de synchronisation dans un systeme de transmission de signaux numeriques
US7072008B2 (en) 2002-05-17 2006-07-04 Seiko Epson Corporation Liquid crystal display device, method for manufacturing the same, and electronic apparatus

Also Published As

Publication number Publication date
JPH0130238B2 (ja) 1989-06-16

Similar Documents

Publication Publication Date Title
CA1154535A (en) Video disc system
US4027335A (en) DC free encoding for data transmission system
US4462051A (en) Demodulator for an asynchronous binary signal
JPH0620391A (ja) 同期信号検出器及び同期信号検出方法
US4606053A (en) Bi-phase decoder
KR100206330B1 (ko) 디지털비디오디스크 재생시스템의 동기데이터 복원장치 및 방법
JPS5823312A (ja) デイジタル・オ−デイオデイスクの同期信号取出し回路
US3656149A (en) Three frequency data separator
GB2103899A (en) Noise immune data regenerating circuit for video signal reproduction
JPS62154886A (ja) 復調装置
JPS6037857A (ja) Fm伝送方式
JPS5943860B2 (ja) フレ−ム同期信号検出回路
JPS6212585B2 (ja)
JP2573245B2 (ja) 復調回路
JPH05244140A (ja) 同期信号検出方法及びその装置
JPS595965B2 (ja) デイジタル記録におけるクロツク信号抽出回路
US5235620A (en) Information signal demodulating apparatus
SU964677A1 (ru) Устройство дл считывани информации с магнитного носител
JPS6053387B2 (ja) デ−タ復調装置
KR100213020B1 (ko) 프레임 동기신호 검출장치 및 이를 이용한 광자기 디스크 신호재생을 위한 프레임 신호 검출장치
JP3162729B2 (ja) データ再生回路
JPH0343814B2 (ja)
KR0149034B1 (ko) 광디스크 재생장치의 바이페이즈 데이터 디코딩회로
JPH10233812A (ja) Fsk復調回路
JPS6212584B2 (ja)