JPS58201488A - ビデオデイスク信号処理装置 - Google Patents

ビデオデイスク信号処理装置

Info

Publication number
JPS58201488A
JPS58201488A JP57085284A JP8528482A JPS58201488A JP S58201488 A JPS58201488 A JP S58201488A JP 57085284 A JP57085284 A JP 57085284A JP 8528482 A JP8528482 A JP 8528482A JP S58201488 A JPS58201488 A JP S58201488A
Authority
JP
Japan
Prior art keywords
signal
frequency
clock
delay line
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57085284A
Other languages
English (en)
Inventor
Michiharu Nishihara
西原 通陽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP57085284A priority Critical patent/JPS58201488A/ja
Publication of JPS58201488A publication Critical patent/JPS58201488A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/893Time-base error compensation using an analogue memory, e.g. a CCD shift register, the delay of which is controlled by a voltage controlled oscillator

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明Qエビデオディスク信号処理装置に係シ、より
詳しくは、色副搬送波を低域変換方式で記録されたビデ
オディスクから標準カラーテレビジ゛ヨン信号を再生す
る信号処理装置に関する。
現在、発表されているビデオディスクの方式の)で記録
する方式c以下、「B方式」という)である。ここでf
Hは水平走査周波数(15,734KHz)である。
これら色副搬送波を低域変換したA方式またはB方式に
おいては、標準の色副搬送周波数に戻すために、輝度信
号と色信号とを分離する必要がある。この分離手段とし
て、くし形フィルタが用いられる。そして、このくし形
フィルタには、水平走査期間(−1/fH)だけ信号を
遅らせるIH遅延線が用いられる。IH遅延線には、超
音波型ガラス遅延線や電荷結合素子遅延線C以下、電荷
結合素子をCCDという)などがある。しかし、IC化
できるとともに低コヌト、低消費電力である回路構成上
の観点から、さらvcハ次に述べるように、クロック周
波数を変化させて電気的可変遅延特性が得られる性能上
の有利さから、CCD遅延線が多用されるすう勢にある
。そこで、CGD111遅延線を用いたくし形フィルタ
についてその動作の概略を説明すると、CCDでの遅延
時間rd&X、CCDのビット数をB、CCD駆動クロ
ック周波数を’CK とおくとき、τd”B/fCKな
る関係式が成り立つ。いま、’CK として一定周波数
を用いτdを一定にして用いると、ビデオディヌクの場
合のようにジッタにより水平走査周波数’t−iが変動
する信号では、見かけ上くし形特性の山と谷の周波数位
置が変動し、充分なくし形特性が得られず、輝度信号と
色信号の分離も充分でない。このために一般には、CO
Dのクロック周波数を信号のジッタによる変動に同期さ
せと可変とし、くし形特性の山と谷の位置を可変させ見
かけ上充分なくし形特性を摺るように構成している。
第1図に、CCDIR遅延線へ可変クロック周波数を与
える従来の回路構成例を示す。1はIC化しりくシ形フ
ィルタで、CCDIH遅延線2゜加算器3.減算器4.
遅延時間補正用遅延線5゜増幅器6および71周波数逓
倍・器8.クロックドフィバ9を含み、端子10に復調
複合映像信号が入力され、端子11から分離された輝度
信号が出力され、端子12からは低域変換したままの周
波数の色信号が出力される一1端子13は、IC1の外
から供給されるクロック入力端子である。
端子12に出力される分離した色信号は、ノクンドパス
フィルタ14.平衡変調Wr 15 r /< y ト
ノニスフィルタ16を介して処理され、端子17に正規
の色副搬送波周波数を得る。
APC回路18は、平衡変調器15で標準色搬送波周波
数に変換さ・れた色信号を入力とし、基準発振器192
位相比較器20.アクティブ低域フィルタ21.電圧制
御発振器22(以下、■COという)からなシ、vco
22の発振周波数をピックアップ信号の時間軸エラーす
なわちジッタに応じて変化させる。
振信号周波数C6,14MHz)とを利用してこの2つ
の周波数を入力とする平衡変調器23と、この平衡変調
器23の出力パルスを波形整形するたとえばバンドパス
フィルタ又は同調増幅器などの波形成形回路とを設け、
前記平衡変調器23において前記入力周波数の差周波数
を逓倍し、さらに波形整形回路24において平衡変調器
23での基準発振器19.VCO22のバランス偏差に
よる漏れ等によって生じた波形歪みを矯正してから、前
記クシ形フィルタIc1のクロック入力端子13に与え
るようにしていた。
しかし、主としてvco22の振幅変動を抑圧しく単一
色の画面上で)色むらのない高品質の画像を得るために
設けた平衡変調回路23を用いて周波数変換すると、こ
こでパルチに歪みが生じこのため波形整形回路24が必
要となるが、これらにより回路構成が煩雑化することは
否めず、問題であった。また、ビデオディスクプレイヤ
ーの普及を図るうえでコストダウンの要請も強い。
そこで、この発明の目的は、前述した平衡変調回路およ
び波形整形回路を除去し、必須の回路要素をもってCC
D<: l、形フィルタにクロックを与えるようにした
ビデオディヌク信号処理装置を提供することにある。
この発明を要約すると、APC回路に備える電圧制御発
振器の発振信号を直接まfcは逓倍してCCD遅延線の
駆動クロックとして用いるようにしたことを特徴とする
以下、第2図に示す実施例に基づいて説明する。
なお、第1図と同一の参照符号のものは同一ないし相当
のものを示す。実施例の信号処理装置は、第1図と比較
して分かるように、クロック入力端子13にvco22
の発振信号を直接与えるように接続して構成されている
。第2図において、水780 である。そして、CCD
IH遅延線2を駆動するクロックの周波数は、当該CC
DIH遅延線2を通過する最高周波数;ビデオディスク
7の信号では約3MHz  の3倍程度以上が適当であ
る。
そこで前記A方式で”OA の2逓倍すなわち−12,
27MHz  とするのが適当である。したがって、く
し形フィルタICI内のクロック逓倍回路8は入力周波
数を2逓倍するものを設計し、かつCCD I H遅延
線2の段数ないしビット数はA方式に650ビツトに、
B方式では780ビツトに設計する。
第2図の信号処理回路の作用の概要を説明すると、端子
1へ入力された復調複合映像信号は3経路に分れ、一つ
はCCDIH遅延線2を通過して1 tiだけ遅延され
る。他の二つのうち、その1つは、加算器3に入力され
、IH遅延信号と加算されて輝度信号のみが取り出され
、さらにこの輝度信号レエ後段での信号処理による遅延
時間補正用の遅延線5(好ましくはCCDの遅延線で構
成する)で数百ナノ秒遅延させたのち、増幅器6を経て
、端子11に出力される。なお、図示は省略したが、端
子11には順次、垂直解像度補正回路、ノイズコアリン
グ回路9芭信号ミックス回路、スケルチアンプな・どが
接続され、最終的に標準カラーテレビ信号に処理される
他の1経路の復調複合映像信号は、減算器4に入力され
、IH遅延信号と減算されて色信号のみが取シ出され、
増幅器7を経て端子12に出力される。
この端子12に得られる分離した色信号は、記録時の低
域変換した周波数のものであるから、バンドパスフィル
タ14で不要な成分を除去し九のち、vco22の出力
をキャリアとして、平衡変調器15で正規の色副搬送波
周波数(NT S C方式では、3.58MHz)に変
換し、バンドパスフィルタ16で変換前の成分あるいは
キャリア漏れ成分を除去して、端子17に標準色信号を
得る。
APC回路18では、平衡変調器15で標準色副搬送波
周波数3.53 MHz  に変換した色信号が、位相
比較器20において基準発振器19と位相比較され、ピ
ックアップ信号の時間軸エラーすなわちジッタが検出さ
れる。この検出信号はアクティブ低域フィルタ21によ
り位相補償、増幅された後、制御電圧としてvco22
に与えられる。■C022は、ジッタ量に応じた制御電
圧により発振周波数を可変する。
vco22からの出力周波数は、直接、くし形フィルタ
IC1のクロック入力端子13に与、tられ、クロック
逓倍回路8で2逓倍され、クロックトライバ9を介し、
2相駆動としてCCDIH遅延線2に与えられる。この
ようにCCDのクロック周波数を信号のジッタによる変
動に同期させて可変させるので、標準色副搬送波は周波
数揺れのない安定した信号となる。なお、再生多色画面
上では、わずかの色むらは人間の視覚特性により何ら問
題とにならない。
なお、上記実施例ではクロック逓倍回路8はIC1に内
蔵するとしたが、IC外に設けるようにしてもよい。ま
た、IC内にクロック逓倍回路8を備えるとき、IC外
の逓倍回路と組み合わせて用いるようにすることもでき
る。しかし、■CO22の発振周波数を適当に選べば、
逓倍回路(IC内には内蔵しない)は特に必要でなく、
VCoから直接的に、端子13.クロックトライバ9を
介しCCDIH遅延線2[クロックを供給することがで
きる。現在、ビデオディスクの各方式で異なるICを用
いているが、外付の逓倍回路を設けたり、VCOの発振
周波数を選択することによって、これらICを共通化で
きる利点がある。
以上のように、この発明によれば、低域変換カラー記録
方式のビデオディスク信号から色信号を分離する電荷結
合素子IH遅延線に、駆動クロックとして、APC回路
の電圧制御発振器の発振信号を直接または逓倍して与え
るようにしたので、回路構成を簡単化できる効果があり
、コストダウンを達成できる。また、くし形フィルタI
C4−汎用化しうる利点もある。
【図面の簡単な説明】
第1図は従来のビデオディスク信号処理装置に係るブロ
ック回路図、第2図は本発明の実施例のブロック回路図
である。 1・・・・・・ぐL形フィルタIC12・・・・・・C
CDIH遅延線、]0・・・・・・復調複合映像信号入
力端子、12・・・・・・色信号出力端子、18・・・
・・・APC回路、22・・・・・・電圧制御発振器、
13・・・・・・クロック入力端子・

Claims (1)

  1. 【特許請求の範囲】 (])  ビデオディスクから取り出され再生された複
    合映像信号から輝度信号と色信号とを分離するくし形フ
    ィルタに電荷結合素子遅延線を含むとともに、ビックア
    ンプ信号のジッタに応じて発振周波数を可変する電圧制
    御発振器を備えるビデオディヌク信号処理装置において
    、 前記電荷結合素子遅延線には駆動クロックとして前記電
    圧制御発振器の発振信号を直接または逓倍して与えるよ
    うにしたことを特徴とするビデオディヌク信号処理装置
JP57085284A 1982-05-19 1982-05-19 ビデオデイスク信号処理装置 Pending JPS58201488A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57085284A JPS58201488A (ja) 1982-05-19 1982-05-19 ビデオデイスク信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57085284A JPS58201488A (ja) 1982-05-19 1982-05-19 ビデオデイスク信号処理装置

Publications (1)

Publication Number Publication Date
JPS58201488A true JPS58201488A (ja) 1983-11-24

Family

ID=13854267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57085284A Pending JPS58201488A (ja) 1982-05-19 1982-05-19 ビデオデイスク信号処理装置

Country Status (1)

Country Link
JP (1) JPS58201488A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS615083U (ja) * 1984-06-14 1986-01-13 日本ビクター株式会社 時間軸補正回路
JPS6374391A (ja) * 1986-09-18 1988-04-04 Sony Corp カラ−映像信号の記録装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51117523A (en) * 1975-03-18 1976-10-15 Rca Corp Combblike filter for color video signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51117523A (en) * 1975-03-18 1976-10-15 Rca Corp Combblike filter for color video signal

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS615083U (ja) * 1984-06-14 1986-01-13 日本ビクター株式会社 時間軸補正回路
JPH0339990Y2 (ja) * 1984-06-14 1991-08-22
JPS6374391A (ja) * 1986-09-18 1988-04-04 Sony Corp カラ−映像信号の記録装置

Similar Documents

Publication Publication Date Title
US4555734A (en) Video time base and drop out corrector
JP2587633B2 (ja) 信号処理装置
SU1105132A3 (ru) Система обработки цветового телевизионного сигнала
JPS58201488A (ja) ビデオデイスク信号処理装置
US4314273A (en) Chrominance transcoder
US5083213A (en) Chrominance signal processing circuit and video tape recorder having function of processing chrominance signal
US4809085A (en) Recording and reproducing apparatus for reducing cross-talk in color television signal
JPS6231293A (ja) 映像信号記録再生装置
US5745635A (en) Adaptive deemphasis and reemphasis of high frequencies in video tape recording, utilizing a recorded control signal
US6330391B1 (en) VTR signal processing circuit
JP3140191B2 (ja) フィルタ回路の自動周波数調整回路
EP0456501B1 (en) Pilot signal eliminating circuit
JP2845429B2 (ja) 信号処理装置
JPS5934215Y2 (ja) 時間軸変動成分除去装置
JPH07162895A (ja) 色信号の周波数帯域変換のための搬送波発生装置
JP2501365B2 (ja) 再生信号処理回路
KR940006624B1 (ko) 디지탈 영상신호의 y/c분리회로
JPS61265995A (ja) 映像信号再生装置
JPH0738727B2 (ja) 再生色信号の信号処理回路
JPS58137386A (ja) 時間軸補正回路
JPH0896304A (ja) Secam方式の色信号処理装置
JPS60192490A (ja) 広帯域信号記録再生装置
JPS5937795A (ja) 再生信号処理回路
JPS60245394A (ja) 磁気記録再生装置
JPS60253394A (ja) 映像信号記録再生装置の信号処理回路