JPS58191577A - 画質調整回路 - Google Patents

画質調整回路

Info

Publication number
JPS58191577A
JPS58191577A JP57073813A JP7381382A JPS58191577A JP S58191577 A JPS58191577 A JP S58191577A JP 57073813 A JP57073813 A JP 57073813A JP 7381382 A JP7381382 A JP 7381382A JP S58191577 A JPS58191577 A JP S58191577A
Authority
JP
Japan
Prior art keywords
signal
image quality
quality adjustment
adjustment circuit
charge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57073813A
Other languages
English (en)
Inventor
Shigeru Sawada
沢田 繁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Nippon Victor KK
Original Assignee
Victor Company of Japan Ltd
Nippon Victor KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd, Nippon Victor KK filed Critical Victor Company of Japan Ltd
Priority to JP57073813A priority Critical patent/JPS58191577A/ja
Publication of JPS58191577A publication Critical patent/JPS58191577A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/142Edging; Contouring

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 画質が、画像の映出のために用いられろ映像信号の占有
周波数帯域の広狭に拘わらずに、常に最適なものとなる
ように調整できろようにした画質調整回路を提供するこ
とを目的としてなさねたものである。
ディスプレイ上に映出されろ画像の画質を決定する要素
としては、大面積部分の再現に関係する階調と、輪郭の
再現に関1系する鮮鋭度と、S/Nとの3つが挙げられ
ろ。そして、従来、画質調整回路として画像の鮮鋭度が
可変調整されろように構成さねたものが多く提案されて
いる。第1図(al〜(01図は、映像信号に基づいて
輪郭信号を作り、その輪郭信号の信号レベルを変化させ
ろことにより、画像の鮮鋭度が可変調整されるようにし
た従来の画質調整回路の動作説明用の波形図であり、こ
の第1図(al〜(cl図に示されているように、画質
調整回路において映像信号に与えるブリ/エート量とオ
ーバー/エート量とを可変調整することにより、画像の
鮮鋭度が可変となされろのであるが、従来の画質調整回
路は、画質の調整に応じてそれの周波数レスポンス特性
が第2図中の曲線a ” cのように特定な周波数f1
を中心とする部分で変化さオ]、また、周波数位相特性
が周波数レスポンス特性の変化とは無関係に一定に保た
れるような動作を行なう構成のものとなさねていたから
、画質調整のズ1象とされろ映像信号が広帯域なもので
ある場合と、狭帯域なものである場合とにおいて、画質
調整回路による画質の調整結果が異なるものとなり、し
tニがって、画質調整回路による画質の調整が、例えば
帯域の広い映像信号に対して適当なものであ+lば、帯
域の狭い映像信号に対しては画′駒の調整が不充分とな
り、まrこ、例えば、画質調整回路による画質の調整が
帯域の狭い映像信号に対して適当なものであれば、帯域
の広い映像信号に対する画質の調整が適正でなくなると
いうことが生じろ。
rな゛わち、映1象信号に輪郭信号を付加することによ
って画質の調整が行なわれろようにしfこ画質調整回路
において、適正な画質の画1象が得られろようにするf
こめには、画像の縁部に対して適当な[IJ及び高さを
有するブリシ、一ト部分及びオーバー,ユート部分が付
加されていなければならないが、従来の画質調整回路で
は、プリ/エートやオー=ハー/ユートの巾が一定で、
それの高さのノブが調整可能なものとして構成さ身1て
いfこがら、映像信号の周波数帯域の広狭に拘わらずに
常に適正な画質の画像が得られるように画質調整を行な
うことはできなかった。
本発明は、前記した従来の画質調整回路におけろ問題点
が良好に解消された画質調整1r−】」路を提供するも
のであって、以下、添付図面を参照しながら本発明の画
質調整回路の身体的な内容について詳細に説明する。
第3図は、本発明の画質調整回路の一実施態様のブρノ
ク図であって、図においてlは、輝度信ーテレビジョン
映像信号(以下、テレビジョンをWと略記する)の入力
端子、2は櫛型フイルタによって輝度信号から分離さh
rこ搬送色信号q)出力端子、3は輝度信号の出力端子
、4は画像の縁部に付加されろブリ/エートやオーバー
/ユートのrIJを制御するための信号Sw(以下、巾
制御信号Swという)の入力端子、5は画像の縁部に付
加さ灼ろブリンユートやオーバー/j−トの高さをtl
変するrこめの制御信号Sh(以下、高さ制御信号sh
という)の入力端子、6は端子4に入力された巾制御1
11号Swによって、遅延素子として使用さねでいろ電
荷結合素子(以下、 CCDという)の動作態様を変化
させる制御回路であり、また、7〜11はバッファ増幅
器、12は可変利得増幅器、ADD、〜ADD4は加算
器、l HDLはCCDで構成されたIH遅延回路(た
だし、IHは1水平走鉦期間)、DL、 、 DI2は
CCDで構成された遅延回路であり、さらにCFは櫛型
フィルタである。前記したバッファ増幅器7〜+1につ
いてそれぞれ示されているプラスマイナスの符号は、入
出力信号の位相が同相の場合をプラス、逆相の場合をマ
イナスで表わしており、また、斂仙は各バッファ増幅器
7〜11における利得を示している。
CCDよりなるIH遅延回路IHDLと、加算器ADD
、 。
ADI)2  と、バッファ増幅57.8などによって
構成さねている櫛型フィルタCFは、入力端子lに供給
さオ]た複合カラー■映像信号中の搬送色信号を出力端
子2に送出し、また、輝度信号を端子0を介して画質調
整回路に送出する。
画質調整回路中に設けられている遅延回路DL、。
DI2は、CCDによって構成されており、したがって
、IH遅延回路IHDLを含んで構成されている櫛型フ
ィルタCFや、遅延回路DL、 、 DI2を含んで構
成されている画質調整回路などを、すべて1枚の基板上
に集積回路化すると、低コストで全体の回路を構成する
ことが可能である。
櫛型フィルタCFの端子Oから出力された輝度信号は、
遅延回路DL、へそれの入力信号として供給されると共
に、バッファ増幅器9の入力信号としても加えられろ。
前記した遅延回路DL、の出力信号は遅延回路DL2と
バッファ増幅器10との入力信号となされていると共に
、加算器ADD4へそれの一人力としても加えられてい
る。
マrこ、前Me した遅延回路DL2の出力信号はバッ
ファ増幅器11へそれの人力信号として与えら第1てい
る。前記したバッファ増幅器9〜11の各出力信号は、
加算器ADD3で加算さ第1た後に、可変利得増幅器1
2へそれの人力信号として供給される。可変利得増幅器
12は、端子5かCつの高さ制御信号shによってそれ
の利得が制御さね、可変利得増幅器12の出力信号は、
加′S器ADD、において遅延回路DL。
の出力信号へ加算さねた後に出力端子3に送出さhろ。
CCDによって構成されている遅延回路DL、 、DI
は、端子4に供給されろ巾制御信号Swに応じて動作す
る制御回路6により、それぞれのものの遅延時間が複数
種類に変更されろようになされている。
すなわち、CCDによって構成されている遅延回路1)
L、 、 DI4は、例えばそれに供給されるクロック
パルスの繰返し周期が変更されればサンプリング周期が
変更されて、遅延回路DL、 、 DI2におけろ各人
、出力信号間の遅延時間が変更さhうろし、また、例え
ば各遅延回路DLI、DL2はそれを構成しているCC
Dの素子数が変更されれば、それに伴なって遅延回路D
L、 、 DI2におけろ各人、出力信号間の遅延時間
が変更さねうろものであるから、前記したように、端子
4に供給された巾制御信号SW匠よる制御回路6の動作
によって、例えば、遅延回路DL、 、 DI2を構成
しているCCDに供給されるクロックパルスの繰返し周
期を複数種類に切換え変更したり、あるいは例えば、C
CDに供給されろクロックパルスを一定の繰返し周期の
ものとしておいて、遅延回路DL、 l DI2を構成
しているCCDの素子数を複数種類に切換え変更するこ
とによって、遅延回路DL1. DI2はそれの遅延時
間が覆砂種類に切換えられろのである。
第4図は、本発明の画質調整回路において、前記した遅
延回路DL、 、 DI2の都遅延時間が、長。
短の2種類に切換えら+1にとした一例の場合に画質調
整回路の周波数レスポンス特性の変化の態様を図示説明
したもので、図中のft、fhはそれそ第1、画質調整
回路中に設けられている遅延回路DL、 。
DI2の遅延時間が長、短に切換えら第1rこ状態で、
プリ/ニート量とオーバー/ニート量を増減変化させる
ときに変化する周波数領域の中ノし部の周波遅延回路D
L、 、 DI2の遅延時間が、端子4に供給された巾
制御信号Swによる制御回路6の動作により短くなさね
たときは、端子5に対して与えられた高さ制御信号sh
による可変利得増幅器12の利?41の増減に応じて、
画質調整回路は画像の縁部に付与されろプリンニート及
びオーバー/ニートの巾が狭い状態(周波数fhの状態
)で、プリンー−1・量及びオーバー/−ト量が増減変
化さt]、まfこ、遅延回路DL、 l DL2の遅延
時間が、端子4に供給さ゛れた巾制御信号Swによる制
御回路6の動作により長くなされたときは、端子5に対
して与えらJした高さ制御信号shによる可変利得増幅
器12の利得の増減に応じて、画質調整回路は、画像の
縁部に付与さハろプリンニート及びオーバー/−トの巾
が広げられた状態(周波1iftの状態)で、グリ/ニ
ート量及びオーパーンニート量が増減変化されろ。
端子4.5に供給する巾制御信号Sw及び高さ制+fi
l !13号shは、手動の調節つまみの調節に応じて
発生さえ1ろようにしてもよいが、例えばスペクトルr
ナライザなどを用いて自動的に発生させるようにしても
よい。
以上、詳細に説明したところから明らかなように、本発
明の画質調整回路は輪郭信号を発生させるための遅延回
路の遅延時間を制御信号によって可変とし、また、輪郭
信号の大きさを制御信号によって可変できるので、映像
信号の周波数帯域に応じて常に適正な画質の画像をディ
スプレイ上に映出させることが容易にでき、さらに、遅
延回路としてCCDを使用することにより、遅延回路の
遅延時間の変更が極めて容易に実現でき、さらにまた、
CCDを遅延回路に用いて構成されている櫛型フィルタ
の集積回路と本発明の画質調整回路とを同一基板に集積
回路化することにより、本発明の画質調整回路を低コス
トに提供することも可能である。
【図面の簡単な説明】
第1図(al〜(c1図は信号の波形側図、第2図及び
第4図は画質調整回路の周波数レスボノス特性曲線例図
、第3図は本発明の画質調整回路の一実施9様のブロッ
クスである。

Claims (1)

  1. 【特許請求の範囲】 1 映像信号に所定量の時間遅延を与えろ複数個の信号
    遅延手段と、原映像信号と各信号遅延手段からの出力信
    号とをそれぞわ所要の極性及び大きさのものとして加え
    る手段とにより、輪郭信号?:発生させるようにした輪
    郭信号発生回路を備えている画質調整回路において、各
    信号遅延手段における映像信号の時間遅延量を制御信号
    に応じて可変しうろようにする手段を設けてなる画質調
    整回路 2 信号遅延手段として電荷結合素子を用いてなる特許
    請求の範囲第1項に記載の画質調整回路3 信号遅延手
    段として電荷結合素子を用い、電荷結合素子の素子数が
    制御信号に応じて可変さtlろようにした特許請求の範
    囲第1項に記載の画質調整回路 1 信号遅延手段として電荷結合素子を用い、電荷結合
    素子のサンプリング周期が制御信号に応じて可変される
    ようにした特許請求の範囲第1項に記載の画質調整回路 5 画質調整回路と、電荷結合素子による遅延回路を含
    んで構成されている輝度信号と搬送色信号との分離用の
    櫛型フィルタとを、同一チップに集積回路化した特許請
    求の範囲第1項に記載の画質調整回路 らの出力信号とをそれぞれ所要の極性及び大きのものと
    して加える手段とにより、輪郭信号を発生させろように
    した輪郭信号発生回路を備えている画質調整回路におい
    て、各信号遅延手段におけろ映像信号の時間遅延量を制
    御信号に応じて可変しうろようにする手段と、輪郭信号
    の大きさを制御信号に応じて可変しうろようにする手段
    とを設けてなる画質調整回路 7 信号遅延手段として電荷結合素子を用いてなる特許
    請求の範囲第6項に記載の画質調整回路8 信号遅延手
    段として電荷結合素子を用い、電荷結合素子の素子数が
    制御信号に応じて可変さえ1ろようにした特許請求の範
    囲第6項に記載の画質調整回路 9 信号遅延手段として電荷結合素子を用い、電荷結合
    素子のサンプリング周期が制御信号に応して可変されろ
    ようにした特許請求の範囲第6項に記載の画質調整回路 10  画質調整回路と、電荷結合素子による遅延li
    Q路を含んで構成されている輝度信号と搬送色信号との
    分離用の櫛型フィルタとを、同一チノブに集積回路化し
    た特許請求の範囲第6項に記載の画質調整回路
JP57073813A 1982-05-02 1982-05-02 画質調整回路 Pending JPS58191577A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57073813A JPS58191577A (ja) 1982-05-02 1982-05-02 画質調整回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57073813A JPS58191577A (ja) 1982-05-02 1982-05-02 画質調整回路

Publications (1)

Publication Number Publication Date
JPS58191577A true JPS58191577A (ja) 1983-11-08

Family

ID=13528966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57073813A Pending JPS58191577A (ja) 1982-05-02 1982-05-02 画質調整回路

Country Status (1)

Country Link
JP (1) JPS58191577A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7586546B2 (en) 2004-12-21 2009-09-08 Samsung Electronics Co., Ltd. Video signal processing circuit having a bypass mode and display apparatus comprising the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7586546B2 (en) 2004-12-21 2009-09-08 Samsung Electronics Co., Ltd. Video signal processing circuit having a bypass mode and display apparatus comprising the same

Similar Documents

Publication Publication Date Title
US4096516A (en) Electronic signal processing apparatus
GB2195857A (en) Electronic contrast enhancement of transparencies
JPH01220975A (ja) 画質調整回路
US4527190A (en) Mixing circuit
JPS58191577A (ja) 画質調整回路
JPH0145183Y2 (ja)
JP2661036B2 (ja) 輪郭補正装置
JP3114878B2 (ja) 撮像装置
FI69381B (fi) Signalbehandlingsanordning
JP2621244B2 (ja) 映像信号処理装置
US4404584A (en) Signal processing apparatus effecting asymmetrical vertical peaking
JPH06253179A (ja) 輪郭補正回路
JPH0332170A (ja) ビデオ信号のディジタル形式によるアパーチヤ補正用回路装置
JPH11178006A (ja) 映像信号処理装置
JPS63146668A (ja) 画質調整装置
JPH06189326A (ja) 映像調整回路
JPH0746623A (ja) 彩度補正装置
JPH06141337A (ja) ディジタル信号処理カメラ
JPH11215399A (ja) 輪郭強調回路
JPS59111482A (ja) 雑音抑圧回路
JPH01212973A (ja) アパーチャ回路
JPH06296243A (ja) 輪郭補正回路
JP2000036918A (ja) ビデオ信号処理装置
JPH035117B2 (ja)
JPH0522634A (ja) 輪郭補正回路