JPS58184647A - デ−タ転送方式 - Google Patents
デ−タ転送方式Info
- Publication number
- JPS58184647A JPS58184647A JP6688482A JP6688482A JPS58184647A JP S58184647 A JPS58184647 A JP S58184647A JP 6688482 A JP6688482 A JP 6688482A JP 6688482 A JP6688482 A JP 6688482A JP S58184647 A JPS58184647 A JP S58184647A
- Authority
- JP
- Japan
- Prior art keywords
- data
- byte
- data transfer
- bytes
- buffer memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(11発明の技術分野
本発明はデータバッフ1メモリを1する下位鉋直が上位
装置よりデータを該データバッファメモリにバイト本位
で転送を受ける方式に係り、籍にデータ転送運屋を間違
で行なうデータ転送方式に関する〇 (bl 従来技術と関紬点 データバッフ1メモリをMする下位談*例えば入出力装
置は上位装置例えばマルチブレフサチャンネルよりデー
タO転送を受ける場合、データ要求のビットを立てよ位
装置にデータの転送を賛求し、上位装置はリデータ賛求
Oビットを見てデータを1バイトずつ転送するが、1バ
イト転送する4ゝ たびKそれで転送終了かどうνチェックをしている◎こ
Oデータ転送方式はバイトマルチルりδモードと百われ
るが1バイト転送する毎に転送終了なチェックしている
ためデータ転送連層が迦いと薯う欠点がある。
装置よりデータを該データバッファメモリにバイト本位
で転送を受ける方式に係り、籍にデータ転送運屋を間違
で行なうデータ転送方式に関する〇 (bl 従来技術と関紬点 データバッフ1メモリをMする下位談*例えば入出力装
置は上位装置例えばマルチブレフサチャンネルよりデー
タO転送を受ける場合、データ要求のビットを立てよ位
装置にデータの転送を賛求し、上位装置はリデータ賛求
Oビットを見てデータを1バイトずつ転送するが、1バ
イト転送する4ゝ たびKそれで転送終了かどうνチェックをしている◎こ
Oデータ転送方式はバイトマルチルりδモードと百われ
るが1バイト転送する毎に転送終了なチェックしている
ためデータ転送連層が迦いと薯う欠点がある。
(C1発明の目的
本@明の目的は上記欠点な徐〈ため、従来01バイト毎
のデータ転送VNXMバイトまとめて転送スるNXMバ
イトローカルバーストで行ない、データバッフ1メモリ
の残りO配tm霞域がNXM−1バイト以下となったら
lバイト毎にデータを転送し該データバッファメモリ0
配鎌光了によりデータ転11!1な終了することでデー
タ転送速度を同上させ、延いてはシステムの効率も向上
させるととKある〇 (d) 発10@成 本発明の構成はNバイトのレジスタMilとLビットの
カウンタ21i!iと下位装置10状況レジスタ1個と
を設け、データの転送なNXMバイトローカルバースト
で行ない、データバッファメモリの記憶!!!亀の残り
がNXM−1バイト以下となりた事を検出すると1バイ
ト毎Oデータ転送に切替え該データバッファメモリの記
録完了によりデータ転送ik:終了するようにしたもの
である0Tel 発明の実施例 図は本発明の一爽施伺を示す回路のプロッタ図でNが4
.Mが1.Lが2の場合を示す。M#s10は上位#e
I111よりデータ転送な受ける場合下位装置の状況レ
ジスタICIDRQビットを#l“とじてデータ転送を
要求する。下位装置11は下位装置の状況レジスタ1O
DRQビツトが“1#となり九番でデfり転送要求を知
ると下位#C電の状況レジスタ1のLASTビットなチ
ェックし“0“0場酋は、転送すべきデータが4バイト
以上の時は4バイトな、十九以下の時はそれだけ。バイ
ト数のデータを4バイトレジスタ7へ送る02ピツ)0
11込みアドレスカウンタ2には該転送されたバイト数
がセットされる04パイトレンスタフに入2走データは
マルチブレフサ6により1バイトつつ験にデータバッフ
ァメモリ5に誉込箇れるが111141m1(Jはこの
データのバイト数を#を数し2ビツトの耽出しアドレス
カウンタ3にセットする。
のデータ転送VNXMバイトまとめて転送スるNXMバ
イトローカルバーストで行ない、データバッフ1メモリ
の残りO配tm霞域がNXM−1バイト以下となったら
lバイト毎にデータを転送し該データバッファメモリ0
配鎌光了によりデータ転11!1な終了することでデー
タ転送速度を同上させ、延いてはシステムの効率も向上
させるととKある〇 (d) 発10@成 本発明の構成はNバイトのレジスタMilとLビットの
カウンタ21i!iと下位装置10状況レジスタ1個と
を設け、データの転送なNXMバイトローカルバースト
で行ない、データバッファメモリの記憶!!!亀の残り
がNXM−1バイト以下となりた事を検出すると1バイ
ト毎Oデータ転送に切替え該データバッファメモリの記
録完了によりデータ転送ik:終了するようにしたもの
である0Tel 発明の実施例 図は本発明の一爽施伺を示す回路のプロッタ図でNが4
.Mが1.Lが2の場合を示す。M#s10は上位#e
I111よりデータ転送な受ける場合下位装置の状況レ
ジスタICIDRQビットを#l“とじてデータ転送を
要求する。下位装置11は下位装置の状況レジスタ1O
DRQビツトが“1#となり九番でデfり転送要求を知
ると下位#C電の状況レジスタ1のLASTビットなチ
ェックし“0“0場酋は、転送すべきデータが4バイト
以上の時は4バイトな、十九以下の時はそれだけ。バイ
ト数のデータを4バイトレジスタ7へ送る02ピツ)0
11込みアドレスカウンタ2には該転送されたバイト数
がセットされる04パイトレンスタフに入2走データは
マルチブレフサ6により1バイトつつ験にデータバッフ
ァメモリ5に誉込箇れるが111141m1(Jはこの
データのバイト数を#を数し2ビツトの耽出しアドレス
カウンタ3にセットする。
書込みアドレスカウンタ2と続出しアドレスカウンタ3
の値が一玖回N!4により一致した事がIJ御1itl
lOに権告されると、tbl」偽抑10は4バイトレノ
スタフ0データのデータバッファメモリ5への畳込み完
了と判断し、下位鉄lj[の状況レジスタlのDRQビ
ットな丹(“17として上[*11111に次Oデータ
転送な要求する0上泣談瀘11の転送すべきデータが4
バイト以上のlI&上記の動作が繰り返され、3バイト
以下のJa1自はデータ転送はMTする・ 1111m部10は上記動作の繰り返し中にバイトカウ
ンタ90計数値よりデータバッファメモリ5゜残り記憶
領域が3バイト以下となった季を検出すると、7リツ1
フロツク8をセットし下位装置0状況レジスタ1OLA
STビツトを#1“とする。
の値が一玖回N!4により一致した事がIJ御1itl
lOに権告されると、tbl」偽抑10は4バイトレノ
スタフ0データのデータバッファメモリ5への畳込み完
了と判断し、下位鉄lj[の状況レジスタlのDRQビ
ットな丹(“17として上[*11111に次Oデータ
転送な要求する0上泣談瀘11の転送すべきデータが4
バイト以上のlI&上記の動作が繰り返され、3バイト
以下のJa1自はデータ転送はMTする・ 1111m部10は上記動作の繰り返し中にバイトカウ
ンタ90計数値よりデータバッファメモリ5゜残り記憶
領域が3バイト以下となった季を検出すると、7リツ1
フロツク8をセットし下位装置0状況レジスタ1OLA
STビツトを#1“とする。
上位装に11はLASTビットが“1#になった番を検
知すると4バイト毎のデータ転送を1バイト毎のデータ
転送に切替える0バイトカウンタ9はデータバッファメ
モリjの記憶−域が1杯になり記録完了すると“0“と
なうて7リツ1フロツク8をリセットし下位装置の状況
レジスタlのLASTヒツトを“0“とする・下位装置
11はL A S 1’ ビットが“l“より”0“に
変りた参によりデータ転送完了を検出してデータ転送を
終了する。
知すると4バイト毎のデータ転送を1バイト毎のデータ
転送に切替える0バイトカウンタ9はデータバッファメ
モリjの記憶−域が1杯になり記録完了すると“0“と
なうて7リツ1フロツク8をリセットし下位装置の状況
レジスタlのLASTヒツトを“0“とする・下位装置
11はL A S 1’ ビットが“l“より”0“に
変りた参によりデータ転送完了を検出してデータ転送を
終了する。
(f) 発明の効果
以上説明し九a<不発例は従来のデータ転送り式である
バイトマルチプレクスモードに比しNXMバイトまとめ
てデータ0IIi、送なaなうため転送速度が同上し、
データバッファメモリの記−電域がNXM−1バイト以
下となりた時転送テータがる恵めデータO紛失を生ずる
こともなく、システムO@率を同上させ得るためその効
果は大なるものがある。
バイトマルチプレクスモードに比しNXMバイトまとめ
てデータ0IIi、送なaなうため転送速度が同上し、
データバッファメモリの記−電域がNXM−1バイト以
下となりた時転送テータがる恵めデータO紛失を生ずる
こともなく、システムO@率を同上させ得るためその効
果は大なるものがある。
靭は本軸別〇−夷抛省をボ丁回路0プ07り凶である。
Claims (1)
- データバッファメモリを持ち上位装置よりデータの転送
を受ける下位装置に於て、NバイトのレジスタM個とL
ビットのカウンタ2個と下位装置の状況レジスタ1個と
を設け、データの転送をNXM/(イトローカルバース
トで行ない、Sデータバッファメモリの紀憶餉域O残り
がNXM−1バイト以下となった場合、1バイト都にデ
ータを転送し該デー!バソファメモリDk2録完了によ
りデータ転送を終了することを%像とするデータ転送方
式0
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6688482A JPS58184647A (ja) | 1982-04-21 | 1982-04-21 | デ−タ転送方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6688482A JPS58184647A (ja) | 1982-04-21 | 1982-04-21 | デ−タ転送方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58184647A true JPS58184647A (ja) | 1983-10-28 |
JPS6245576B2 JPS6245576B2 (ja) | 1987-09-28 |
Family
ID=13328762
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6688482A Granted JPS58184647A (ja) | 1982-04-21 | 1982-04-21 | デ−タ転送方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58184647A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02254540A (ja) * | 1989-03-29 | 1990-10-15 | Fujitsu Ltd | 命令カウンタ制御方式 |
US7136971B2 (en) | 1987-12-14 | 2006-11-14 | Intel Corporation | Memory controller for synchronous burst transfers |
WO2009037798A1 (ja) * | 2007-09-21 | 2009-03-26 | Mitsubishi Electric Corporation | データ転送装置及びデータ転送方法 |
-
1982
- 1982-04-21 JP JP6688482A patent/JPS58184647A/ja active Granted
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7136971B2 (en) | 1987-12-14 | 2006-11-14 | Intel Corporation | Memory controller for synchronous burst transfers |
JPH02254540A (ja) * | 1989-03-29 | 1990-10-15 | Fujitsu Ltd | 命令カウンタ制御方式 |
WO2009037798A1 (ja) * | 2007-09-21 | 2009-03-26 | Mitsubishi Electric Corporation | データ転送装置及びデータ転送方法 |
US8073992B2 (en) | 2007-09-21 | 2011-12-06 | Mitsubishi Electric Corporation | Data transfer device and data transfer method |
JP4937355B2 (ja) * | 2007-09-21 | 2012-05-23 | 三菱電機株式会社 | データ転送装置及びデータ転送方法 |
Also Published As
Publication number | Publication date |
---|---|
JPS6245576B2 (ja) | 1987-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6754735B2 (en) | Single descriptor scatter gather data transfer to or from a host processor | |
US6173353B1 (en) | Method and apparatus for dual bus memory transactions | |
JPH0877066A (ja) | フラッシュメモリコントローラ | |
WO2002069157A1 (en) | A subsystem boot and peripheral data transfer architecture for a subsystem of a system-on-chip | |
US6029233A (en) | Circuit for moving data between remote memories and computer comprising such a circuit | |
JPS58184647A (ja) | デ−タ転送方式 | |
US5265228A (en) | Apparatus for transfer of data units between buses | |
JP2000029826A (ja) | 多重レベルキャッシングを有する3ポ―トfifoデ―タバッファ | |
JPH0221619B2 (ja) | ||
JPS5949624A (ja) | デ−タ転送装置 | |
US6233628B1 (en) | System and method for transferring data using separate pipes for command and data | |
JPH02176845A (ja) | カウンタ回路 | |
JPS61217858A (ja) | デ−タ伝送装置 | |
JP2533886B2 (ja) | デ―タ転送方式 | |
WO2004036267A2 (en) | Method of queuing fibre channel receive frames | |
JPS585824A (ja) | チヤネル間デ−タ転送方式 | |
JPS5936773B2 (ja) | ロ−カルバ−スト転送制御方式 | |
JPH05233482A (ja) | データ転送システム | |
JP2826780B2 (ja) | データ転送方法 | |
JP3450392B2 (ja) | インタフェース装置及び周辺機器 | |
JPS5831459A (ja) | 磁気バブルメモリ装置 | |
JPH02245959A (ja) | 入出力制御装置におけるデータ転送方式 | |
JPS62203257A (ja) | 情報処理装置 | |
JPS61123950A (ja) | メモリアクセス制御方式 | |
JPS60114927A (ja) | フアイルメモリアクセス制御方式 |