JPS5814696B2 - 電子式キヤツシユレジスタ - Google Patents

電子式キヤツシユレジスタ

Info

Publication number
JPS5814696B2
JPS5814696B2 JP2584879A JP2584879A JPS5814696B2 JP S5814696 B2 JPS5814696 B2 JP S5814696B2 JP 2584879 A JP2584879 A JP 2584879A JP 2584879 A JP2584879 A JP 2584879A JP S5814696 B2 JPS5814696 B2 JP S5814696B2
Authority
JP
Japan
Prior art keywords
department
key
data
cash register
electronic cash
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP2584879A
Other languages
English (en)
Other versions
JPS55118176A (en
Inventor
西尾安春
中島滋
浪川邦俊
藪谷幸雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Tokyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electric Co Ltd filed Critical Tokyo Electric Co Ltd
Priority to JP2584879A priority Critical patent/JPS5814696B2/ja
Publication of JPS55118176A publication Critical patent/JPS55118176A/ja
Publication of JPS5814696B2 publication Critical patent/JPS5814696B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Cash Registers Or Receiving Machines (AREA)

Description

【発明の詳細な説明】 本発明は、飲食店等において、キャッシュが注文伝票か
ら取引された品目データを登録する際、二重登録或いは
登録忘れ等の操作ミスを防止できるようにした電子式キ
ャッシュレジスタに関する。
従来、飲食店等で用いられる電子式キャッシュレジスク
(以下ECRと略す)の場合、キャツシャは注文伝票を
見ながら取引された品目データ(部門データ)を順に登
録するようにしているが、登録操作時に1つの品目を二
重登録したり或いは打ち忘れ等の操作ミスが多くみられ
る。
しかし、従来のECRでは、このような問題に対処する
機能を備えたものが無く、従ってキャツシャ自身の注意
にたよらざるを得ないため、時に実際の合計額より多く
なったり、逆に少なくなったりする問題かある。
本発明の目的は、このような問題を解決すべくなされた
もので、キャツシャが注文伝票の行数から取引された品
目数を続みとって予めECRに記憶させ、締め操作時に
、引続き登録処理された部門データ数とを比較し、両者
が不一致の場合エラー処理することにより、登録時の操
作ミスを防止することにある。
以下、本発明の一実施例を図面について説明する。
第1図は一実施例を示す外観図である。
1はECR本体で、その前面上部には表示部2か、前面
中央部にはキーボード3、レシー卜元行口4、ジャーナ
ル点検窓5およびメモホルダー6が、前面下部にはドロ
ワ7がそれぞれ設けられている。
表示部2には、第2図に示す如く、2桁の部門表示器2
aと、7桁の金額表示器2bか設けられている。
また、キーボード3には、第3図に示す如く、置数キー
3as部門キー3b,部門データ数設定キー3c1預/
現計キー3d,クリャキー3eの他、コントロールスイ
ッチ8か配列されている。
このコントロールスイッチ8は、「登録(REC)J、
「点検(X)」、「精算(Z)」、「設定(SET)J
等の各業務を実行させるためのスイッチである。
なお、「登録」とは商品の金額を記憶部に記憶させ、か
つその結果を表示器で表示させるとともにレシートおよ
びジャーナルにプリントアウトさせる業務をいう。
第4図は全体の回路構成を示すブロック図である。
中央処理装置、CPU11には、演算回路、プログラム
カウンク、制御回路、インストラクションレコーダ、コ
マンドレジスタおよび第5図に示す入カメモリ11a,
判定千段11b1メモリ処理回路11c等がそれぞれ内
蔵され、前記キーボード3上の各種キーやコントロール
スイッチ8の入力信号に基づいて各種の演算処理並びに
記憶部12、入出力装置13を動作させる。
記憶部12には、このECRの各業務例えば前述した「
登録」「点検」「精算」「設定」等前記コントロールス
イッチ8で設定される各業務のプログラム等画定的デー
タを記憶するリード・オンリ・メモリ14と、商品の価
格、商品分類記号、商品分類別や責任者別の売上点数お
よび集計金額等の可変的データを記憶するランダム・ア
クセス・メモリ(RAM)15とが設けられている。
また、このRAM15には、第5図に示すように、■客
の売上合計を記憶する小計メモリ15aおよび第1、第
2のカウンタ15b,15cが設けられている。
入出力装置13には、前記CPUI1とアドレスバスお
よびデータバスを介して接続されたキーボードインター
フエイス回路16、■/0ポート17,18、プリンタ
インターフエイス回路19および表示インターフエイス
回路20がそれぞれ設けられている。
キーボードインターフエイス回路16には前記キーボー
ド3が、I/0ボー卜17には前記コントロールスイッ
チ8が、■/0ボート18には前記ドロワγを開放する
ドロワ開放装置21が、プリンタインターフエイス回路
19にはレシート、ジャーナル等にデータをプリントア
ウトさせるためのプリンタ駆動回路22およびプリンタ
23か、表示インターフエイス回路20には前記表示部
2がそれぞれ接続されている。
次に、本実施例の作用を第5図および第6図を基に説明
する。
例えば、客の注文伝票に5行(5品目)記載されていた
とすると、まずキャツシャはその注文伝票の品目数を読
みとって、置数キー3aの「5」を置数する。
すると、その置数データ「5」はキーボードインターフ
エイス回路16からCPU11へ取込まれ、入力メモリ
11aに一時記憶される。
続いて、部門データ数設定キー3cを操作すると、その
キー信号CSによって入力メモリ11aに記憶された数
が第1のカウンタ15bに記憶される。
さて、上述した操作の後、注文伝票に記載された品目に
相当する部門キー3bを順に操作してゆくと、その部門
データはCPU11のメモリ処理回路11cへ送られる
メモリ処理回路11cでは、その部門デ一夕に相当する
メモリ15内の内容をプリンタ23へ読み出し、各部門
データを1行毎に印字してゆく。
このとき、部門データが1行印字される毎にプリンタ2
3からは印字終了信号FSが出され、その信号FSによ
って第2のカウンタ15cかカウントアップされる。
いま、部門キー3bが4つ操作された時点、つまり4つ
の部門が登録された時点で預/現計キー3dを押すと、
そのキー信号TSはCPUI1へ取込まれ、そこで預/
現計ギーであるか判断される。
正しいキーであれば、判定手段11bは第1のカウンタ
15bに入力があるか否かを判断した後、入力があると
、第1のカウンタ15bと第2のカウンタ15cとの数
値が一致しているかを判断する。
この場合、第1のカウンタ15bの内容は「5」である
のに対し、第2のカウンタ15cの内容は「4」である
から、不一致となって判定手段1lbからはエラー信号
ESがメモリ処理回路11cへ送られ、エラー処理が行
われる。
一方、第1のカウンタ15bと第2のカウンタ15cと
の数値か一致する場合、或いは第1のカウンタ15bか
セットされていない場合は合計額がプリントアウトされ
て終了する。
要するに、置数キー3aと部門データ数設定キ−3cと
で設定された部門データ数とプリンタ23でプリントア
ウトされた部門データ数とが不一致の場合、つまり二重
登録や打ち忘れがあった場合はエラーとして処理される
ため操作ミスを防止できる。
なお、上記実施例では、置数キー3aと部門データ数設
定キー3cとで導入されるデータを第1のカウンタ15
bで、登録処理されたデータを第2のカウンタ15Cで
それぞれ計数するようにしたが、アツプダウンカウンク
を用い、導入されたデータ数よりデータが順に登録処理
される毎にカウントダウンするようにしてもよい。
また、上記実施例では、締めキーとして預/現計キー3
dを利用したが、部門登録の後奉仕料および税計算を行
うものにあっては、その計算を行うための奉/税キーを
締めキーとして利用してもよい。
本発明によれば、締めキーの操作時に、置数キーと部門
データ数設定キーとによって設定された部門データ数と
、登録処理された部門データ数とを比較し、両者が不一
致の場合エラーとして処理するので、二重登録や打ち忘
れ等の操作ミスを防止することかできる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す外観図、第2図は表示
部の外観図、第3図はキーボードの外観図、第4図は全
体の回路構成を示すブロック図、第5図はその一部を示
すブロック図、第6図はフローチャートである。 3a……置数キー、3b……部門キー、3c……部門デ
ータ数設定キー、3d……締めキー、11……判定手段
、15b……第1のカウンタ、15c……第2のカウン
タ。

Claims (1)

  1. 【特許請求の範囲】 1 売上データを順次登録処理する電子式キャッシュレ
    ジスタにおいて、置数キーと、部門キーと、部門データ
    数設定キーと、締めキーと、前記置数キーと部門データ
    数設定キーとの操作によって導入された数字データを記
    憶するとともに前記部門キーの操作によって登録処理さ
    れた部門データ数を計数する計数手段と、前記締めキー
    が操作された際前記計数手段の内容から導入された数字
    データと登録処理された部門データ数とが一致するかを
    判断し不一致の場合エラー処理信号を出力する判定手段
    とを具備したことを特徴とする電子式キャッシュレジス
    ク。 2 計数手段を、前記置数キーと部門データ数設定キー
    との操作によって導入された数字データを記憶する第1
    のカウンタと、前記部門キーの操作によって登録処理さ
    れた部門データ数を計数する第2のカウンタとから構成
    したことを特徴とする特許請求の範囲第1項記載の電子
    式キャッシュレジスタ。 3 計数手段を、前記置数キーと部門データ数設定キー
    との操作によって導入された数字データをプリセットし
    、前記部門キーの操作によって部門データが登録処理さ
    れる毎にプリセットされた数字データが減算されるアツ
    プダウンカウンクとしたことを特徴とする特許請求の範
    囲第1項記載の電子式キャッシュレジスタ。
JP2584879A 1979-03-06 1979-03-06 電子式キヤツシユレジスタ Expired JPS5814696B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2584879A JPS5814696B2 (ja) 1979-03-06 1979-03-06 電子式キヤツシユレジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2584879A JPS5814696B2 (ja) 1979-03-06 1979-03-06 電子式キヤツシユレジスタ

Publications (2)

Publication Number Publication Date
JPS55118176A JPS55118176A (en) 1980-09-10
JPS5814696B2 true JPS5814696B2 (ja) 1983-03-22

Family

ID=12177257

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2584879A Expired JPS5814696B2 (ja) 1979-03-06 1979-03-06 電子式キヤツシユレジスタ

Country Status (1)

Country Link
JP (1) JPS5814696B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59109972A (ja) * 1982-12-14 1984-06-25 Omron Tateisi Electronics Co 取引処理装置

Also Published As

Publication number Publication date
JPS55118176A (en) 1980-09-10

Similar Documents

Publication Publication Date Title
JP2584547B2 (ja) 電子式キャッシュレジスタ
JPS5814696B2 (ja) 電子式キヤツシユレジスタ
JPS5819103B2 (ja) 電子式キヤツシユレジスタ
JPS5913067B2 (ja) 電子式キヤツシユレジスタ
JPS5826060B2 (ja) デ−タ集計装置の集計デ−タ訂正方式
JPS6226516B2 (ja)
JP2527496B2 (ja) 電子式キャッシュレジスタ
JPH0363120B2 (ja)
JPS5833981B2 (ja) 電子式キヤツシユレジスタ
JP2993794B2 (ja) 商品販売データ処理装置
JP2502334B2 (ja) 電子式キャッシュレジスタ
JPH0211957B2 (ja)
JPH03225596A (ja) 電子式キャッシュレジスタ
JPS63300384A (ja) 電子キャッシュレジスタ
JP2645912B2 (ja) 販売登録装置
JPS5847471Y2 (ja) 取引別登録機能を備えた電子レジスタ
JP2512138B2 (ja) 商品登録デ―タ処理装置
JPS63225897A (ja) 取引処理装置
JPH0337237B2 (ja)
JPH02150999A (ja) 商品販売データ処理装置
JPS62239297A (ja) 電子式キヤツシユレジスタ
JPS6142319B2 (ja)
JPS6373498A (ja) 電子キヤツシユレジスタ
JPH01177695A (ja) 電子式キャッシュレジスタ
JPH01161598A (ja) 電子キャッシュレジスタ