JPS58141048A - 異常バ−スト信号送出防止回路 - Google Patents

異常バ−スト信号送出防止回路

Info

Publication number
JPS58141048A
JPS58141048A JP2340082A JP2340082A JPS58141048A JP S58141048 A JPS58141048 A JP S58141048A JP 2340082 A JP2340082 A JP 2340082A JP 2340082 A JP2340082 A JP 2340082A JP S58141048 A JPS58141048 A JP S58141048A
Authority
JP
Japan
Prior art keywords
burst
signal
length
transmission output
abnormal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2340082A
Other languages
English (en)
Inventor
Yoshio Tanimoto
善夫 谷本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP2340082A priority Critical patent/JPS58141048A/ja
Publication of JPS58141048A publication Critical patent/JPS58141048A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Radio Relay Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する技術分野〕 本発明は、衛星通信に適する時分割多重多元接続(TD
Mム)通信方式に関する。特[、TDMA通信方式で、
障害の発生した送信器がTDMAフレームフォー育ット
を無視して異常なバースト信号を回線に送出することK
より、TDMA通信方式に参加する全局の通信が不能と
なることを防止するための回路に関する。
〔従来技術の説明〕
近年、デジタル技術の進展に伴ない、ディジタル情報通
信方式としてTDMム通信方式が注目され実用化されて
いる。このTDMム通信方式では、多数局が同一搬送周
波数を時分割的に共有し、各局はフレーム同期信号に基
づき割り当て時間にのみ間欠的なディジタル変調搬送波
(バースト信号)を回線に送出することにより、各局か
らのバースト信号は互いに重ならなhように時間軸上で
多重されている。したがって、TDMA通信方式で社、
参加局のうちの一局に時分割制御に障害が発生すると、
その影響がただちに全局の通信に及ぶ可能性がある。特
に、障害の発生した局よりTDMムフレームフォーマッ
トを無視して異常に長いバースト信号が送出された場合
には、その方式に参加する全局の通信が不能になる重大
な事態が生ずる。
従来、上記のような障害に対しては何ら有効なる防止手
段がとられておらず、フレーム同期がとれなくなり通信
回線断状態になってはじめて復旧処電がなされている。
〔本発明の目的〕
本発明は、TDMム方式に参加する各局から、フレーム
フォーマットを無視した異常に長いバースト信号が送信
されることのないように、これを自動的に監視し規制す
る装置を提供することを目的とする。
〔本発明の特徴〕
本発明による異常バースト信号送出防止回路は、自局の
TDMA同期制御系とは独立に1回線に送出されるバー
スト信号長を自動的に測定し、フレーム長をこえる異常
バーストを検出するとただちに送信を断圧して、全局の
フレーム同期を保護することを特徴とする。
〔実施例による説明〕
以下、図面を参照しながら、本発明一実施例について詳
細に説明する。
第1図は、通常の送信器のブロック図と説明のため11
5略化した’1’DMムフレームフォーマットの一例と
を示す。参照数字1はB局の送信器を示す。
ムは基準局バースト、B、CおよびDは従局バーストで
ある。基準局バーストはフレーム同期情報を含み、1フ
レーム長Tfに一回送出され、 この基準局のフレーム
同期情報にもとすき従局バーストの時間軸上での多重制
御が行われる。
いまかりに、従局BK障害が発生し、その送信器より割
当時間TBを無視して異常に長いバーストが送出されは
じめると、それ以後の全局のバースト情報が失なわれる
ことになる。このB局からの異常長バーストが数10フ
レーム長にわたって送出されると、基準局のフレーム同
期が保持できず、回線断状態になる。
第2図は、本発明による異常バースト信号送出防止回路
の一構成例を示すブロック図である。参照数字2はバー
スト検出器、3はバースト長測定器、4祉送信出力制御
器である。
第3図はバースト長測定器3および送信W力軸御器4の
具体的な回路構成例である。参照数字31はワンショッ
トゲート、諺はインノ< −) ケ−)、33はアンド
ゲート、社はフリップフロップである。
第4図は上記構成例における各部の動作を示すタイミン
グフロー図である。
第2図に戻って、バースト検出器2は送信器1の送出す
るバースト信号Bの一部を入力しノく−スト検出信号a
t−バースト長測定器3に出力する。
バースト長測定器3は、上記バースト検出信号aのバー
スト長管測定し、異常長ノく−スト信号の送出の有無を
判定して、警報信号すを送信出力制御器4に出力する。
送信出力制御器4は上記警報信号すと局より送られる警
報解除信号Cとを入力し、送信出力制御信号a’l送信
器IK出力する。送信器1は上記送信出力制御信号(I
Kより送信出力制御がなされる。
一例として、第5図に示す回路で)(−スト長測定器3
と送信出力制御器4とを構成した場合の動作を第4図に
示す。ワンショットゲート31は入力するバースト検出
信号aの立ち上がり波形でト1ツガ−されて抵抗値Rと
コンデンサ容量Cとの時定数によシ定められた時間のみ
出力信号a′は高レベルにホールドされる。通常、B局
に割当てられるバースト長は1フレームに一回であるか
ら、上記ワンショツトゲート310ホールド時間を例え
ばTf−1−TB Kする。この条件のもとに、B局が正しくバースト信号
Bを送出している場合には、インバートゲート羽の出力
信号aIは低レベルにあり、アンドゲートおの出力する
警報信号すは低レベルにある。
ところが、 t=(n−1)Tf KてB局に異常が発生し、1フレームをこえる異常長バ
ースト信号を送出しはじめたと仮定する。
このときには、 t=nTf Kおけるトリガーが消失するため、ワンショットグー)
31の出力信号は反転する。したがって、t=:nTf
−)−TB において警報信号すは高レベルに変り、警報状態になる
。送信出力制御器4のフリップフロップ41は、通常低
レベルの警報解除信号Cをそのリセット端子に入力して
おり、上記警報信号すをそのセット端子に入力している
から、警報信号すが警報状態になると送信出力制御信号
dFi高レベルに変り、 t=nTf十TB+α において送信器1の送信を中止するように制御する。こ
こにαは回路遅延時間である。
送信器1の障害が環9除かれ、B局は t= (m+1 )Tf において再び回線に復帰する場合は、あらかじめt=m
Tf において局より送信出力制御器3にパルス状の高レベル
の警報解除信号Cを送出し、送信出力制御信号dを低レ
ベルにおとして送信管再開する。
送信出力制御信号d[よる送信器1の送信出力の制御方
法としては、 (1)送信器搬送波増幅回路の電源供給回路の制−ある
いはその出力レベル制御、 (2)TDMム通信固有のバースト信号発生回路の制御 等により行う仁とができる。
〔効果の説明〕
以上、説明したように、本発明による異常バースト信号
送出防止回路は、TI>M人通信方式において、TDM
ム制御系とは独立に送信バーストの異常を検出する横能
を有し、通信システムの信頼性を著しく向上させる効果
がある。
【図面の簡単な説明】
第1図は通常のTDMAフレームフォーマットを説明す
る図。 第2図は本発明実施例異常バースト信号送出防止回路の
一構成例を示す図。 第3図はバースト長検出とバースト長測定のための具体
的な回路構成何回。 第4図社本発明の動作を示すタイミングフロー図。 1・−・送信器、2・・・バースト検出器、3・・・パ
ースト長測定器、4・・・送信出力制御器、31・・・
ワンショットゲート、羽・・・インバートゲート、33
−・・アンドケート、41・・・フリップフロップ。 特許出願人 日本電気株式会社 代理人 弁理士 井 出 直 孝 yl 1 図 消 2I21 九 3 図

Claims (1)

    【特許請求の範囲】
  1. (1)  送信されるTDMム通信用バースト信号を検
    出するバースト検出器と、 このバースト検出器の出力信号の連続する時間長を測定
    しこの時間長が所定の値より長いときに警報出力を送出
    するバースト長測定器と、この警報出力が送出されたと
    きT D mlム通信用バースト信号の送出を停止させ
    る手段とを備えた異常バースト信号送出防止回路。
JP2340082A 1982-02-15 1982-02-15 異常バ−スト信号送出防止回路 Pending JPS58141048A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2340082A JPS58141048A (ja) 1982-02-15 1982-02-15 異常バ−スト信号送出防止回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2340082A JPS58141048A (ja) 1982-02-15 1982-02-15 異常バ−スト信号送出防止回路

Publications (1)

Publication Number Publication Date
JPS58141048A true JPS58141048A (ja) 1983-08-22

Family

ID=12109452

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2340082A Pending JPS58141048A (ja) 1982-02-15 1982-02-15 異常バ−スト信号送出防止回路

Country Status (1)

Country Link
JP (1) JPS58141048A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02241144A (ja) * 1989-03-14 1990-09-25 Kokusai Denshin Denwa Co Ltd <Kdd> 時分割多元接続無線通信システムの無線送信装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4886415A (ja) * 1972-02-17 1973-11-15

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4886415A (ja) * 1972-02-17 1973-11-15

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02241144A (ja) * 1989-03-14 1990-09-25 Kokusai Denshin Denwa Co Ltd <Kdd> 時分割多元接続無線通信システムの無線送信装置

Similar Documents

Publication Publication Date Title
EP0152407B1 (en) Communication network
JPS59169229A (ja) 二重化切換制御方式
JPH01143438A (ja) 通信制御方式
JPS63240241A (ja) 中間中継装置
JPS58141048A (ja) 異常バ−スト信号送出防止回路
US4688217A (en) Method of implementing burst acquisition control in TDMA system
JPS6347019B2 (ja)
US5517680A (en) Self correction of PST simulcast system timing
JPS58107746A (ja) 通信システム
JPS622730A (ja) 誤り率監視方式
JP3089519B2 (ja) 衛星通信方式
JPH0381339B2 (ja)
JPS5999834A (ja) Tdma通信方式の送信装置
JPS6065639A (ja) Pcm符号誤り率検出回路
JPH0380797A (ja) 時刻同期方式
JPH04213250A (ja) スター型lanの障害処理方式
JPH04192644A (ja) ネットワークシステム
JPH04101615A (ja) ディジタル形保護継電装置
JPH10112679A (ja) データバースト送出回路
JPS59174045A (ja) 回線切替方式
JPH036704B2 (ja)
JPS61173546A (ja) チヤネル制御方法
JPS61170165A (ja) 自動利得制御装置
JPH05292045A (ja) 中間中継装置
JPH0546729B2 (ja)