JPS5814101B2 - 障害部位探索方式 - Google Patents
障害部位探索方式Info
- Publication number
- JPS5814101B2 JPS5814101B2 JP54115048A JP11504879A JPS5814101B2 JP S5814101 B2 JPS5814101 B2 JP S5814101B2 JP 54115048 A JP54115048 A JP 54115048A JP 11504879 A JP11504879 A JP 11504879A JP S5814101 B2 JPS5814101 B2 JP S5814101B2
- Authority
- JP
- Japan
- Prior art keywords
- digital
- signal
- converter
- analog
- decoder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/24—Testing correct operation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
Description
【発明の詳細な説明】
本発明は画像信号の符号化装置など複雑な信号処理を行
なう装置の障害探索を行なうための障害部位探索方式に
関する。
なう装置の障害探索を行なうための障害部位探索方式に
関する。
従来の画像信号などアナログ信号を入力とする符号化装
置の障害探索方式においては、送信部入力端子にアナロ
グ信号を入力し、デイジタル処理過程のある段階で受信
側に折返し、受信部にて再生されたアナログ信号を画像
モニタまたは波形モニタにより観測して障害箇所の診断
を行なっている。
置の障害探索方式においては、送信部入力端子にアナロ
グ信号を入力し、デイジタル処理過程のある段階で受信
側に折返し、受信部にて再生されたアナログ信号を画像
モニタまたは波形モニタにより観測して障害箇所の診断
を行なっている。
このような従来の方式においては(1)ディジタル処理
段階における複雑な信号処理動作をチェックするのに適
切なアナログ信号を用意することができないこと、(2
)アナログ処理にともなうあいまいさを含むために、厳
密な検定ができないこと、(3)再生アナログ信号(ま
たは再生画像)の目視により診断するため主観的な差異
を生じやすいことなど種々の欠点がある。
段階における複雑な信号処理動作をチェックするのに適
切なアナログ信号を用意することができないこと、(2
)アナログ処理にともなうあいまいさを含むために、厳
密な検定ができないこと、(3)再生アナログ信号(ま
たは再生画像)の目視により診断するため主観的な差異
を生じやすいことなど種々の欠点がある。
このため、従来方式ではフレーム間符号化装置など複雑
で高度な信号処理を行なう装置の障害時の切分けが極め
て困難である。
で高度な信号処理を行なう装置の障害時の切分けが極め
て困難である。
本発明の目的は上述の欠点を除去した障害部位探索方式
を提供することにある。
を提供することにある。
本発明の探索方式は、受信部がアナ口グーデイジタル信
号器(以下AD変換器とする)とそのデイジタル信号出
力を符号化処理して符号を送出する符号器により構成さ
れ、受信部が符号を受信して復号処理してデイジタル信
号を出力する復号器と、デイジタル信号をアナログ信号
に復元するデイジタルーアナログ変換器(以下DA変換
器とする)により構成されるアナログ信号の符号化装置
において、デイジタル試験信号送信器よりDA変換器お
よび符号器に試験信号を入力し、DA変換器出力点をA
D変換器入力点に接続し符号器出力点を復号器入力点に
接続してAD変換器または復号器のデイジタル信号出力
をデイジタル試験信号検定器に与え、DA変換器−AD
変換器系(以下アナログ系という)または符号器一復号
器系(以下デイジタル系という)をそれぞれ独立に検定
し、動作状態の診断を行なうものである。
号器(以下AD変換器とする)とそのデイジタル信号出
力を符号化処理して符号を送出する符号器により構成さ
れ、受信部が符号を受信して復号処理してデイジタル信
号を出力する復号器と、デイジタル信号をアナログ信号
に復元するデイジタルーアナログ変換器(以下DA変換
器とする)により構成されるアナログ信号の符号化装置
において、デイジタル試験信号送信器よりDA変換器お
よび符号器に試験信号を入力し、DA変換器出力点をA
D変換器入力点に接続し符号器出力点を復号器入力点に
接続してAD変換器または復号器のデイジタル信号出力
をデイジタル試験信号検定器に与え、DA変換器−AD
変換器系(以下アナログ系という)または符号器一復号
器系(以下デイジタル系という)をそれぞれ独立に検定
し、動作状態の診断を行なうものである。
すなわち、本発明の特徴は、アナログ信号の符号化装置
をアナログ系とデイジタル系とに分割し、それぞれの系
の動作チェックに最も適切な試験信号を送出し、受信信
号を予め用意しておいた基準信号と比較してそれぞれの
系の動作状況を厳密に診断するようにしたことにある。
をアナログ系とデイジタル系とに分割し、それぞれの系
の動作チェックに最も適切な試験信号を送出し、受信信
号を予め用意しておいた基準信号と比較してそれぞれの
系の動作状況を厳密に診断するようにしたことにある。
アナログ系の診断においては、例えば、送出したデイジ
タル試験信号と受信したデイジタル信号とが一定の量子
化誤差の範囲内で線形に対応しているか否かがデイジタ
ル演算により比較検定される。
タル試験信号と受信したデイジタル信号とが一定の量子
化誤差の範囲内で線形に対応しているか否かがデイジタ
ル演算により比較検定される。
デイジタルの診断においては、例えば、フレーム間符号
化および復号化の動作をチェックするために動きをとも
なう試験画像信号を送出し、受信信号の振幅歪を予め用
意してある基準信号と比較検定して障害の有無を判定し
ている。
化および復号化の動作をチェックするために動きをとも
なう試験画像信号を送出し、受信信号の振幅歪を予め用
意してある基準信号と比較検定して障害の有無を判定し
ている。
また、符号化装置の各AD変換器、DA変換器蕩符号器
および復号器がそれぞれ複数個のサブブロックの縦続接
続で構成されている場合には、送信部および受信部の対
応サブブロック相互間を折返し接続しそのサブブ田ンク
特有の動作が確認できるようなパターンを含む試験信号
を送出して検定し、段階的にこの操作を拡張して障害サ
ブブロックを探索している。
および復号器がそれぞれ複数個のサブブロックの縦続接
続で構成されている場合には、送信部および受信部の対
応サブブロック相互間を折返し接続しそのサブブ田ンク
特有の動作が確認できるようなパターンを含む試験信号
を送出して検定し、段階的にこの操作を拡張して障害サ
ブブロックを探索している。
次に図面を参照して本発明を詳細に説明する。
第1図は本発明の一実施例を説明するためのブロック図
である。
である。
図において送信部は、入力アナログ信号(ビデオ信号)
をデイジタル信号に変換するAD変換器1と、デイジタ
ル信号を符号化処理してデイジタル符号を送出する符号
器2と、切替回路3とから構成され、受信部は、デイジ
タル符号を受信して復号処理し、デイジタル信号を出力
する復号器4と、デイジタル信号をアナログ信号に変換
するDA変換器5と、切替回路6とから構成され、共通
部はデイジタル試験信号送信器7と、デイジタル信号検
定器8と、切替回路9とから構成されている。
をデイジタル信号に変換するAD変換器1と、デイジタ
ル信号を符号化処理してデイジタル符号を送出する符号
器2と、切替回路3とから構成され、受信部は、デイジ
タル符号を受信して復号処理し、デイジタル信号を出力
する復号器4と、デイジタル信号をアナログ信号に変換
するDA変換器5と、切替回路6とから構成され、共通
部はデイジタル試験信号送信器7と、デイジタル信号検
定器8と、切替回路9とから構成されている。
切替回路3および6は通常AD変換器1側および復号器
4側を選択しており、アナログ信号はAD変換器1に入
力されてデイジタル信号に変換され、符号器2で符号化
されデイジタル符号となりデイジクル伝送路に送出され
る。
4側を選択しており、アナログ信号はAD変換器1に入
力されてデイジタル信号に変換され、符号器2で符号化
されデイジタル符号となりデイジクル伝送路に送出され
る。
又受信側ではデイジタル伝送路から入力されるデイジタ
ル符号は復号器4に入力され復号化され、DA変換器5
からアナログ信号が出力される。
ル符号は復号器4に入力され復号化され、DA変換器5
からアナログ信号が出力される。
アナログ信号が画像信号の場合はこの信号を画像モニタ
に接続することにより画像モニタ上に画像が表示される
。
に接続することにより画像モニタ上に画像が表示される
。
このような構成のアナログ信号符号化装置において障害
部位探索を行なう場合は、あらかじめDA変換器5の出
力点とAD変換器1の入力点とを接続し、符号器2の出
力点と復号器4の入力点とを接続し、切替回路3および
6をデイジタル試験信号送信器7側に切替える。
部位探索を行なう場合は、あらかじめDA変換器5の出
力点とAD変換器1の入力点とを接続し、符号器2の出
力点と復号器4の入力点とを接続し、切替回路3および
6をデイジタル試験信号送信器7側に切替える。
この切替えによりデイジタル試験信号送信器7から送信
されたデイジタル信号の一方はDA変換器5に入力され
、この出力信号がAD変換器1に入力され、他方は符号
器2に与えられ、この出力信号が復号器4に与えられる
。
されたデイジタル信号の一方はDA変換器5に入力され
、この出力信号がAD変換器1に入力され、他方は符号
器2に与えられ、この出力信号が復号器4に与えられる
。
デイジタル信号検定器8に入力する信号は切替回路9に
より切替えられ、切替回路9を送信部側に切替えるとデ
イジタル試験信号送信器7の出力信号はDA変換器5お
よびAD変換器1を経て検定器8に入力され、切替回路
9を受信部側に切替えると符号器2、復号器4を経てデ
ィジタル信号検定器8に入力される。
より切替えられ、切替回路9を送信部側に切替えるとデ
イジタル試験信号送信器7の出力信号はDA変換器5お
よびAD変換器1を経て検定器8に入力され、切替回路
9を受信部側に切替えると符号器2、復号器4を経てデ
ィジタル信号検定器8に入力される。
デイジタル信号検定器8は、予め符号化装置内各部が正
常動作する時のAD変換器1又は復号器4の出力の値と
診断の際に入力された値とを比較する。
常動作する時のAD変換器1又は復号器4の出力の値と
診断の際に入力された値とを比較する。
このデイジタル信号検定器8の検定動作はデイジタル演
算により行なわれるため検定の良否は明確でありかつ短
時間に障害の切分けができる。
算により行なわれるため検定の良否は明確でありかつ短
時間に障害の切分けができる。
又、デイジタル試験信号送信器7から送出する信号とし
て、DA変換器5およびAD変換器1側を検定する場合
には、アナログ処理部の不完全さの検定用信号を用い符
号器2および復号器4側を検定する場合にはデイジタル
処理部の検定用信号を用いることにより、より正確に障
害探索を行なうことができる。
て、DA変換器5およびAD変換器1側を検定する場合
には、アナログ処理部の不完全さの検定用信号を用い符
号器2および復号器4側を検定する場合にはデイジタル
処理部の検定用信号を用いることにより、より正確に障
害探索を行なうことができる。
第2図は本発明の第二の実施例を説明するためのブロッ
ク図である。
ク図である。
送信部はカラー復調器10と;AD変換器11と;色信
号の三成分を時間領域に多重化する時間域マルチプレク
サ12と;切替回路13,14および3と;フレーム間
予測符号化を行なうフレーム間符号器15と;発生デー
タを一時的に記憶するバツファメモリ16と;誤り訂正
符号器、伝送フレーム構成器、ユニポーラーバイポーラ
ー変換器などからなるフレーム構成器17とから構成さ
れ、受信部はバイポーラーユニポーラ変換器、伝送フレ
ーム分解器、誤り訂正および復号器などからなるフレー
ム分解器18と;バツファメモリ19と:フレーム間復
号器20と;切替回路21.22および6と;色信号の
三成分を分離するデイマルチプレクサ一丁23と:DA
変換器24と;カラ一変調器25とから構成され、共通
部はデイジタル試験信号送信器7と;デイジタル信号検
定器8と;切替回路9とから構成されている。
号の三成分を時間領域に多重化する時間域マルチプレク
サ12と;切替回路13,14および3と;フレーム間
予測符号化を行なうフレーム間符号器15と;発生デー
タを一時的に記憶するバツファメモリ16と;誤り訂正
符号器、伝送フレーム構成器、ユニポーラーバイポーラ
ー変換器などからなるフレーム構成器17とから構成さ
れ、受信部はバイポーラーユニポーラ変換器、伝送フレ
ーム分解器、誤り訂正および復号器などからなるフレー
ム分解器18と;バツファメモリ19と:フレーム間復
号器20と;切替回路21.22および6と;色信号の
三成分を分離するデイマルチプレクサ一丁23と:DA
変換器24と;カラ一変調器25とから構成され、共通
部はデイジタル試験信号送信器7と;デイジタル信号検
定器8と;切替回路9とから構成されている。
このような符号化装置において、障害部位探索を行なう
場合、まず、カラー変調器25出力部とカラー復調器1
0入力部とを接続し、フレーム構成器17出力部とフレ
ーム分解器18の入力部とを接続し、切替回路3および
6をディジタル試験信号送信器γ側に切替える。
場合、まず、カラー変調器25出力部とカラー復調器1
0入力部とを接続し、フレーム構成器17出力部とフレ
ーム分解器18の入力部とを接続し、切替回路3および
6をディジタル試験信号送信器γ側に切替える。
次に、五個の切替回路13,14,21.22および9
の組み合せで信号通路の切替えを順次実行することによ
り、デイジタル試験信号送信器7の出力信号が送信側と
受信側のサブ・ブロック相互間で折返えされデイジタル
信号検定器8に入力される。
の組み合せで信号通路の切替えを順次実行することによ
り、デイジタル試験信号送信器7の出力信号が送信側と
受信側のサブ・ブロック相互間で折返えされデイジタル
信号検定器8に入力される。
このとき、デイジタル試験信号送信器7は被試験ループ
に含まれるサブブロックの検定に適する信号を送出し、
デイジタル信号検定器8では各サブ・ブロックが正常動
作を行なっている場合、該当ループから入力されるべき
値(基準値)と検定の際に入力された値とを比較する。
に含まれるサブブロックの検定に適する信号を送出し、
デイジタル信号検定器8では各サブ・ブロックが正常動
作を行なっている場合、該当ループから入力されるべき
値(基準値)と検定の際に入力された値とを比較する。
又前述の符号化装置にマイクロコンピュータを内蔵し、
このマイクロコンピュータによりデイジタル信号検定器
8の基準値と入力値との比較動作及び各切替回路への切
替指令ならびにデイジタル試験信号送信器7の送出信号
の切替指令を実行させることにより自動診断が可能とな
る。
このマイクロコンピュータによりデイジタル信号検定器
8の基準値と入力値との比較動作及び各切替回路への切
替指令ならびにデイジタル試験信号送信器7の送出信号
の切替指令を実行させることにより自動診断が可能とな
る。
以上のように、本発明によればフレーム間符号化装置な
どの複雑で大規模なアナログ信号符号化装置の障害部位
の探索が明確にかつ短時間に実行できる。
どの複雑で大規模なアナログ信号符号化装置の障害部位
の探索が明確にかつ短時間に実行できる。
第1図および第2図は本発明の第一および第二の実施例
を説明するためのブロック図である。 第1図および第2図において、1,11はアナ口グーデ
イジタル変換器、2は符号器、4は復号器、5,24は
デイジタルーアナログ変換器、7はデイジタル試験信号
送信器、8はデイジタル信号検定器、3,13,14,
6,21,22.9は切替回路、10はカラー復調器、
12は時間域マルチプレクサ、15はフレーム間符号器
、16.19はバツファメモリ、17はフレーム構成器
、18はフレーム分解器、20はフレーム間復号器、2
3は時間域デイマルチプレクサ、25はカラー変調器で
ある。
を説明するためのブロック図である。 第1図および第2図において、1,11はアナ口グーデ
イジタル変換器、2は符号器、4は復号器、5,24は
デイジタルーアナログ変換器、7はデイジタル試験信号
送信器、8はデイジタル信号検定器、3,13,14,
6,21,22.9は切替回路、10はカラー復調器、
12は時間域マルチプレクサ、15はフレーム間符号器
、16.19はバツファメモリ、17はフレーム構成器
、18はフレーム分解器、20はフレーム間復号器、2
3は時間域デイマルチプレクサ、25はカラー変調器で
ある。
Claims (1)
- 【特許請求の範囲】 1 入力アナグロ信号をデイジタル信号に変換するアナ
ログーデイジタル変換器と前記デイジタル信号を符号化
処理してディジタル符号を送出する符号器とから構成さ
れる送信部と、この送信部からのデイジタル符号を復号
処理して前記デイジタル信号を出力する復号器とこの復
号器からのディジタル信号を前記アナログ信号に変換す
るディジタルーアナログ変換器とから構成される受信部
とを含む符号化復号化装置において、ディジタル試験信
号送信器とデイジタル受信信号検出器とを備え、前記デ
ィジタルーアナログ変換器および前記符号器に前記デイ
ジタル試験信号を与え、前記デイジタルーアナログ変換
器の出力と前記アナログーデイジタル変換器の入力とを
接続するとともに前記符号器の出力と前記復号器の入力
とを接続し、前記アナ口グーデイジタル変換器の出力デ
ィジタル信号または前記復号器の出力ディジタル信号を
検定して障害箇所の切分けを行なうようにしたことを特
徴とする障害部位探索方式。 2 前記アナログーデイジタル変換器、前記デイジタル
ーアナログ変換器、前記符号器および前記復号器をそれ
ぞれ複数個のサブ・ブロックの縦続接続で構成し、前記
ディジタルーアナログ変換器および前記アナログーデイ
ジタル変換器のサブ・ブロック相互間又は前記符号器お
よび前記復号器のサブ・ブロック相互間で信号の折返し
ループを構成し、前記ディジタル試験信号送信器から送
出されたサブブロック検定用のデイジタル試験信号を前
記折返しループを経由して受信しこのデイジタル受信信
号を検定して前記サブ・ブロック単位の障害を検出する
ようにしたことを特徴とする特許請求の範囲第1項記載
の障害部位探索方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP54115048A JPS5814101B2 (ja) | 1979-09-07 | 1979-09-07 | 障害部位探索方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP54115048A JPS5814101B2 (ja) | 1979-09-07 | 1979-09-07 | 障害部位探索方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5639644A JPS5639644A (en) | 1981-04-15 |
JPS5814101B2 true JPS5814101B2 (ja) | 1983-03-17 |
Family
ID=14652886
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP54115048A Expired JPS5814101B2 (ja) | 1979-09-07 | 1979-09-07 | 障害部位探索方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5814101B2 (ja) |
-
1979
- 1979-09-07 JP JP54115048A patent/JPS5814101B2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS5639644A (en) | 1981-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5787114A (en) | Loop-back test system and method | |
JPH05211673A (ja) | 画像伝送装置 | |
JPS648560A (en) | Apparatus for testing and/or monitoring digital video-tape recorder | |
JPH09135258A (ja) | テスト情報検査方法及び伝送誤り検出装置 | |
JPS5814101B2 (ja) | 障害部位探索方式 | |
KR100234026B1 (ko) | 직렬 데이터 전송 장치 | |
JPS5833579B2 (ja) | 情報処理装置 | |
JPS6126260B2 (ja) | ||
JPH0351104B2 (ja) | ||
JP2821960B2 (ja) | 映像伝送装置の監視回路 | |
JPS6020400A (ja) | 半導体記憶回路 | |
JP3549702B2 (ja) | バス制御回路及びその試験方法 | |
JPS60105002A (ja) | 単一チヤンネル処理装置 | |
JPH04365156A (ja) | データ伝送エラー検出回路 | |
JPS6119148B2 (ja) | ||
JPH05314672A (ja) | 記録再生装置 | |
JPS6356732B2 (ja) | ||
JPH0564237A (ja) | 画像伝送装置 | |
CN118381752A (zh) | 一种通讯装置的检测设备及检测方法 | |
JPS58127176A (ja) | 電気的接続試験方式 | |
JPH01243796A (ja) | 画像符号化伝送装置 | |
JPH02244834A (ja) | 光信号受信装置の試験方法 | |
JPH0855437A (ja) | ディジタル信号処理装置 | |
JPS6231385B2 (ja) | ||
JPH01155719A (ja) | 監視機能付音声符号化・復合化装置 |