JPS58120340A - フレ−ム伝送方式 - Google Patents

フレ−ム伝送方式

Info

Publication number
JPS58120340A
JPS58120340A JP57003862A JP386282A JPS58120340A JP S58120340 A JPS58120340 A JP S58120340A JP 57003862 A JP57003862 A JP 57003862A JP 386282 A JP386282 A JP 386282A JP S58120340 A JPS58120340 A JP S58120340A
Authority
JP
Japan
Prior art keywords
frame
transmission
preamble
collision
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57003862A
Other languages
English (en)
Inventor
Shufu Kusayanagi
草柳 秋風
Osamu Takahashi
修 高橋
Masao Yamazawa
山沢 昌夫
Tadashi Akiba
正 秋葉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57003862A priority Critical patent/JPS58120340A/ja
Publication of JPS58120340A publication Critical patent/JPS58120340A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection (CSMA-CD)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)  発明の技術分野 本発明は、複数の端局と伝送路をパス形式で接続し、複
数の端局間で、パスでの衝突を検出するためのプリアン
プルを付加した情報フレームの送受を行うフレーム伝送
方式に係り、特に、情報フレームの衝突の有無に応じて
送信する情報フレームのプリアンプルの長さを可変に制
御できるようにしたフレーム伝送方式に関する。
伽) 技術の背景 近年、通信の分野では、各種の通信方式が行われている
が、どれもが伝送効率良く伝送されることが要求されて
いるが、II数の端局と伝送路をパス形式で接続し、複
数の端局間で情報フレームの・送受を行うフレーム伝送
方式もその例外でなく、伝送効率を高めることが要求さ
れている。
(C)  従来技術と問題点 第1図及び第2図を用いて、従来のフレーム伝送方式を
説明する。
籐1図は、フレーム伝送方式の構成例を示す図である0
図において、l乃至5は端局装置、6はパスである。
@2図d伝送フレームフォーマットの一例を示す図であ
る。図において、 PREAMBLEはプリアンプル、
5YNCはフレーム同期パターン、 DAは送信先アド
レス、SAは送信元アドレス、Cは制御情報、Iはデー
タ、CRCはチェ、クコードである。
第1図に示すようなフレーム伝送方式では、端局装置か
ら両方向(例えば端局装置2から図中のA及びB方向)
に対して通信が可能で、任意の端局装置間で直接通信が
できる。しかしながら端局装置1乃至5はそれぞれ同等
の立場にあるので、同時に二つ以上の通信要求(すなわ
ち、端局装置1と端局装置5が同時に通信要求を行う岬
)をすることがあり、パス6上で、伝送フレーふの障突
が生じる場合があり、情報すべきデータが変化してしま
うことがある。そこで従来のフレ−1伝送方式では、情
報の優先度に応じ九プリアンプルを付加して送出すると
いう方法がとられていた。
しかしながら、従来のフレーム伝送方式では以下の欠点
があった。
すなわち、従来の端局装置では、伝送フレームの衝突の
有無にかかわらず、送信フレームに付すプリアンプルの
長さを情報の優先度に応じて固定長としていたため、優
先度の高い送信フレーム(すなわちビット数の多い送信
フレーム)を送信する場合に、衝突が発生しなくても、
情報の優先度により定まる一定長のプリアンプルを送信
する必要があり、伝送効率が低下するという欠点があっ
た。
(d)  発明の目的 本発明は、かかる従来のフレーム伝送方式の欠点を除去
し、伝送路の使用効率を向上させたフレ“−五伝送方式
を提供することを目的とする。
(e)  発明の構成 複数の端局と伝送路をパス形式で接続し、該複数の端局
間で送出する情報フレームの優先度を示すプリアンプル
を付加した核情報フレームの過少を非同期に行うフレー
ム伝送方式において、該複数の端局それぞれに該情報フ
レームの衝突を検出する検出手段及び、該検出手段が該
情報フレームの衝突を検出している期間中、肢プリアン
プルの長さを送出する情報フレームの優先度に対応した
長さに制限し、衝突が検出されなくなるまで該プリアン
プルを継続送出し、衝突が検出されないときには、該プ
リアンプルの送出を停止し、該情報フレームの送出を開
始する手段を設けたことを特徴とするものである。
(f)  発明の実施例 第1図乃至第3図を用いて、本発明のフレーム伝送方式
を詳説する。
第3図は、本発明の7レ一ム伝送方式で用いる端局装置
の構成例を示す図である。
図において、7はフレーム送信回路、8は変換回路、9
は送信フレーム生成回路、10はプリアンプル生成回路
、11はフレーム送信制御回路、12は衝突検出回路、
13は空き検出回路、14はフレーム受信回路、】5は
フレーム解読回路、16は制御回路である。
まず、伝送フレームを送信する際の動作を説明する。
外 送信フレーム生成回路9では、制御凹陥16からの指示
(以下に述べる)に基づき、送信情報を第2図に示すよ
うに(フレーム同期パターン以降の情報)組立て記憶す
る。また、プリアンプル生成回路10II′i、フレー
ム送信制御回路11からのプリアンプル長情報に従って
プリアンプルパターンを発生する。
ここで、空き検出回路13はパス6の使用状態を検出す
る回路である。すなわち、パス6で伝送される情報は、
例えば、′1″の場合には、″l″″θ″で、aop+
の場合にはO“l111″で伝送され、空きの場合には
、@0″′の連続になっているため、空。
き検出回路13では、”O”の連続を検出してパス6の
空きを検出する。そして、空き検出回路13は、パス6
の使用状態をフレーム送信制御回路11に通知する。
フレーム送信制御回路11では、空き検出回路13から
、パス6が空いているという通知を受けた場合に、送信
フレーム生成回路9及びプリアンプル生成回路10に、
送信の開始を指示す旨のタイミング信号を供給する。
そして、送信フレーム生成回路9及びプリアンプル生成
回路lOは、7レ一ム送信制御回路11からのタイイン
グ情報に基づいて、それぞれ、生成した送信情報及びプ
リアンプルパターンを変換回路8に印加する。変換回路
8では、送信フレーム生成回路9及びプリアンプル生成
回WP110からの送信情報とプリアンプルパターンを
第2図に示すフォーマットにするとともに、パラレル/
シリアル変換し、フレーム送信回路7に印加する。この
とき、衝突検出回路12にも入力される。フレーム送信
回路7は、変換回路8からの第2図に示す伝送フレーム
をパス6に送信する。
次に受信する際の動作を説明する。
受信する伝送フレームは、フレーム受信回路14でフレ
ーム同期がとられ、クロックと共に情報が構成され、フ
レーム解読回路15に印加される。
フレーム解読回路15では受信する第2図に示す情報フ
レームの分解を行って、解読する。すなわち、フレーム
解読回路15Fi、送信先アドレスDAを解読し、自局
への情報か、あるいはチェックコードCRCを解読し、
データのエラーがあるか否かを検出して、この解読結果
を制御回路16に通知する。
制御回路16では、必要に応じて、送信フレーム生成回
路9にフレーム生成指示を行う。
一方、フレーム受信回路14から出力される情報フレー
ムは、衝突検出回路12にも印加される。
衝突検出回路12では、変換回路8の出力とフレーム送
信制御回路11からの送信タイミング信号とフレーム受
信回設出力及び受信タイミング信号とから、ある時間の
ガードをもって、送受信フレームの比較を行う。すなわ
ち、フレーム送信回路7から送出された伝送フレームは
、パス6の両方向に送出されるから自端局装置でも受信
することになる。この場合、衝突検出回路12では、他
の端局装置から伝送フレームの送出かないときには、一
致を示すが、他の端局装置から伝送フレームの送出があ
ったときには、伝送フレーム同士の衝突があり、受信す
る伝送フレームが変化するため、不一致を示す。そして
、衝突検出回路12は、不一致の場合、衝突を検出した
旨の信号をフレーム送信111+制御回路11に送出す
る。
フレーム送信制御回路11では、衝突検出回路12から
の衝突を検出した旨の信号を受信したときには、この信
号を受信し九時点のカラン−値に情報の優先度により一
義的に定まる長さを加算し、プリアンプル長の情報とし
て、プリアンプル生成回路10に通知する。すなわち、
フレーム送信制御回路】1では、所定のカウントを行っ
ており、衝突がなかつ九場合には、即座に送信フレーム
生成回路9からの送信情報をパス6に送信し、衝突があ
った場合には、情報の優先度により一義的に決まる長さ
をプリアンプル生成回路lOに通知し、その長さだけプ
リアンプルを送信しても衝突が回避されない場合は、プ
リアンプルの送信を停止し、ランダムな時間経過後に再
び最初から上記の手続きを繰り返す。tた、その長さだ
けプリアンプルを送信している最中に衝突が回避された
場合は、初めから衝突がなかった場合と同様に、送信フ
レーム生成回路9からの送信情報をパス6に送信する。
111)発明の効果 以上の説明から明らかな如く、本発明のフレーム伝送方
式によれば、送信フレームの衝突が起きない場合には、
プリアンプルを付加しないフレームを送信するため、伝
送路の使用効率が上昇するという効果が得られる。
【図面の簡単な説明】
第1図はフレーム伝送方式の構成例を示す図。 第2図は伝送フレームフォーマットの一例を示す図、躯
3図は本発明のフレーム伝送方式で用いる端局装置の構
成例を示す図である。 図中、1乃至5は端局装置、6はパス、7けフレーム送
信回路、8は変換回路、9は送信フレーム生成回路2.
〒〕0はプリアンプル生成回路、】】はフレーム溶崩制
御回路、12は衝突検出回路。 13は空き検出回路、14はフレーム受信回路。

Claims (1)

    【特許請求の範囲】
  1. 複数の端局と伝送路をパス形式で接続し、皺複数の端局
    間で送出する情報フレームの優先度を示すプリアンプル
    を付加した該情報フレームの送受を非同期に行うフレー
    ム伝送方式にお込て、該複数の端局それぞれに該情報フ
    レームの衝突を検出する検出手段及び、該検出手段が皺
    情報フレームの衝突を検出している期間中、核プリアン
    プルの長さを送出する情報フレームの優先度に対応した
    長さに制限し、衝突が検出されなくなる壕で該プリアン
    プルを継続送出し、衝突が検出されないときには、該プ
    リアンプルの送出管停止し、該情報フレームの送出を開
    始する手段を設けたことを特許とする7レ一ム伝送方式
JP57003862A 1982-01-13 1982-01-13 フレ−ム伝送方式 Pending JPS58120340A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57003862A JPS58120340A (ja) 1982-01-13 1982-01-13 フレ−ム伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57003862A JPS58120340A (ja) 1982-01-13 1982-01-13 フレ−ム伝送方式

Publications (1)

Publication Number Publication Date
JPS58120340A true JPS58120340A (ja) 1983-07-18

Family

ID=11569002

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57003862A Pending JPS58120340A (ja) 1982-01-13 1982-01-13 フレ−ム伝送方式

Country Status (1)

Country Link
JP (1) JPS58120340A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61195453A (ja) * 1985-02-22 1986-08-29 ローベルト・ボツシユ・ゲゼルシヤフト・ミツト・ベシユレンクテル・ハフツング 車両に対するデータ処理装置の作動方法およびデータ処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61195453A (ja) * 1985-02-22 1986-08-29 ローベルト・ボツシユ・ゲゼルシヤフト・ミツト・ベシユレンクテル・ハフツング 車両に対するデータ処理装置の作動方法およびデータ処理装置

Similar Documents

Publication Publication Date Title
EP0244117B1 (en) A method of duplex data transmission using a send-and-wait protocol
JPH0728302B2 (ja) 通信システム
JPS6346029A (ja) ル−プバツク制御方式
JPS58120340A (ja) フレ−ム伝送方式
JPH0142177B2 (ja)
JPS5840859B2 (ja) デ−タ通信システム
JPS60500118A (ja) デイジタル加入者接続における始動
JPS61230444A (ja) 時分割ランダム多元接続方式
JPS58225756A (ja) 直列デ−タ通信装置
JPS5944148A (ja) バス・ネツトワ−クにおける通信制御方式
JPH047620B2 (ja)
JP2932359B2 (ja) 障害通知回路
JPS62171349A (ja) 通信制御装置
JPS61172454A (ja) 環状網の伝送方式
JPS5848925B2 (ja) スロット・アクセス・デ−タ転送方式
JPS60145744A (ja) 二線式双方向バ−スト伝送制御方式
JPS58142654A (ja) 伝送システム
JPH0532930B2 (ja)
SU960891A1 (ru) Устройство дл передачи сигналов телеинформации
JPH06205009A (ja) データ通信ネットワーク及びその方法
SU1080180A1 (ru) Система передачи данных
JP3042084B2 (ja) インタフェース回路
JPS60185446A (ja) ル−プ式デ−タ伝送方式
JPH05300137A (ja) データ中継装置
JPH01144741A (ja) ループ式通信システム