JPS58101250U - デ−タ処理システムを操作する装置 - Google Patents

デ−タ処理システムを操作する装置

Info

Publication number
JPS58101250U
JPS58101250U JP10951282U JP10951282U JPS58101250U JP S58101250 U JPS58101250 U JP S58101250U JP 10951282 U JP10951282 U JP 10951282U JP 10951282 U JP10951282 U JP 10951282U JP S58101250 U JPS58101250 U JP S58101250U
Authority
JP
Japan
Prior art keywords
word
buffer
instruction
address
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10951282U
Other languages
English (en)
Inventor
ジヤン・クロード・カツソンヌ
Original Assignee
コンパニ−・アンテルナシヨナル・プ−ル・ランフオルマテイク・セ−イイ・ハニ−ウエル・ブル
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by コンパニ−・アンテルナシヨナル・プ−ル・ランフオルマテイク・セ−イイ・ハニ−ウエル・ブル filed Critical コンパニ−・アンテルナシヨナル・プ−ル・ランフオルマテイク・セ−イイ・ハニ−ウエル・ブル
Priority to JP10951282U priority Critical patent/JPS58101250U/ja
Publication of JPS58101250U publication Critical patent/JPS58101250U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Advance Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図はルックアヘッドプログラムまたはアドバンス読
込みとして知られている操作を示す図、第2図はこの考
案の実施例装置の配置を示す。 1・・・・・・メモリ、2・・・・・・バッファメモリ
、3・・・・・・第1アンドゲート、4・・・・・・第
2アンドゲート、5・・・・・・フリップフロップ、6
・・・・・・第3アンドゲート、7・・・・・・比較器
、8・・・・・・レジスタ、9・・・・・・出力、  
−10・・・・・・信号t111・・・・・・レジ′ス
タ、12・・・・・・レジスタ、13・・・・・・レジ
スタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. バッファにア゛ドレスBでの命令語すの少くとも一部を
    12間に供給するアドレス可能のプログラム命令メモリ
    に対しルックアヘッドの特徴を含むデータ処理システム
    を操作する装置で、バッファはメモリアドレスAよりア
    ドレス語aの少くとも一部をもつメモリにより直ちに遂
    行するT1間に前もって供給され、命令語aはT2間遂
    行レジスタにバッファより接続され、命令語すがT3間
    に遂行レジスタに順当に供給されるように引続く時間T
    1. T2. T3等に対し操作が順々に続けられるも
    ので、バッファに装荷されるbに続<T2の一部の間す
    よりb′に変えられるアドレスBでの命令語に応じてバ
    ッファに装荷される語すをT3の間遂行レジスタにバッ
    ファより接続されるのを阻止し、そしてそこで続読み込
    み読み出されるメモリの語のアドレスがT2の間ともに
    bであることを感じることにより命令の変化が指示され
    るもので語aの後の次の語として命令語b′をバッファ
    レジスタより遂行レジスタに接続することを特徴とする
    データ処理システムを操作する装置。
JP10951282U 1982-07-21 1982-07-21 デ−タ処理システムを操作する装置 Pending JPS58101250U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10951282U JPS58101250U (ja) 1982-07-21 1982-07-21 デ−タ処理システムを操作する装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10951282U JPS58101250U (ja) 1982-07-21 1982-07-21 デ−タ処理システムを操作する装置

Publications (1)

Publication Number Publication Date
JPS58101250U true JPS58101250U (ja) 1983-07-09

Family

ID=30101161

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10951282U Pending JPS58101250U (ja) 1982-07-21 1982-07-21 デ−タ処理システムを操作する装置

Country Status (1)

Country Link
JP (1) JPS58101250U (ja)

Similar Documents

Publication Publication Date Title
JPS57101957A (en) Storage control device
JPS58101250U (ja) デ−タ処理システムを操作する装置
JPS6095654U (ja) デ−タ転送制御装置
JPS6134662A (ja) マイクロコンピユ−タ応用機器
JPS58150140U (ja) 演算処理装置
JPS5828341U (ja) 電子計算機のプログラム実行確認装置
JPS5971499U (ja) 消去可能な読み出し専用メモリ
JPS6087050U (ja) デ−タ転送制御装置
JPS5918763U (ja) エレベ−タの異常記憶装置
JPS5851354U (ja) 演算装置
JPS5997472U (ja) ロジツクアナライザのトリガ設定回路
JPS59100306U (ja) シ−ケンス制御演算装置
JPS61133844U (ja)
JPS5810142U (ja) 中央処理装置
JPS5984627U (ja) 電子計算機に内蔵されたインタ−バルタイマ
JPH02310749A (ja) キャッシュ・メインメモリ制御方式
JPS6124900U (ja) 選択回路
JPS5953222U (ja) X−y記録計
JPS61643U (ja) デ−タ入力装置
JPS6125653U (ja) 画情報処理装置
JPS6065848U (ja) 計算機システム
JPS5874194U (ja) アラ−ム時計
JPS6087039U (ja) 計算制御装置
JPS5940942U (ja) 処理装置
JPS5859386U (ja) 相順切替え装置