JPS5940942U - 処理装置 - Google Patents
処理装置Info
- Publication number
- JPS5940942U JPS5940942U JP13313682U JP13313682U JPS5940942U JP S5940942 U JPS5940942 U JP S5940942U JP 13313682 U JP13313682 U JP 13313682U JP 13313682 U JP13313682 U JP 13313682U JP S5940942 U JPS5940942 U JP S5940942U
- Authority
- JP
- Japan
- Prior art keywords
- address
- memory
- bit
- microprogram
- debug
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図より第8図はすべて本考案の処理装置の一実施例
を示し、第1図は全体構成図、第2図はジョブ処理サイ
クルの流れ図、第3図、4図、5図はそれぞれ第2図の
ブロック番号30.50.60の詳細流れ図、第6図は
第5図の詳細流れ図、第7図は第6図のブロック番号9
0の詳細流れ図、第8図はアドレスビットマツプメモリ
と出力情報の関係説明図である。 1・・・主メモリ、2・・・DEBUG指定フラグメモ
リ、3・・・アドレスビットマツプメモリ、4,5・・
・行メモリA、B、6・・・出力コードメモリ、7・・
・行先頭アドレスメモリ、8・・・一時メモリ、9・・
・処理装置、10.11.12・・・マイクロプログラ
ムA、 B。 C113・・・出力装置、14・・・処理プログラム、
15・・・処理プログラムの先頭からの相対アドレス。
を示し、第1図は全体構成図、第2図はジョブ処理サイ
クルの流れ図、第3図、4図、5図はそれぞれ第2図の
ブロック番号30.50.60の詳細流れ図、第6図は
第5図の詳細流れ図、第7図は第6図のブロック番号9
0の詳細流れ図、第8図はアドレスビットマツプメモリ
と出力情報の関係説明図である。 1・・・主メモリ、2・・・DEBUG指定フラグメモ
リ、3・・・アドレスビットマツプメモリ、4,5・・
・行メモリA、B、6・・・出力コードメモリ、7・・
・行先頭アドレスメモリ、8・・・一時メモリ、9・・
・処理装置、10.11.12・・・マイクロプログラ
ムA、 B。 C113・・・出力装置、14・・・処理プログラム、
15・・・処理プログラムの先頭からの相対アドレス。
Claims (1)
- 電子計算機において、′処理プログラムのアドレス単位
に1ビツトを割りあて、主メモリアクセスの有無を記t
Hするアドレスビットマツプメモリを有し、DEBUG
指定がある場合にアドレスビットマツプメモリをリセッ
トするマイクロプログラムAと、DEBUG指定がある
場合、主メモリアクセス命令ならば、該当アドレスに対
応するアドレスビットマツプメモリ上のビットをONと
するマイクロプログラムB1およびDEBUG指定があ
る場合、処理プログラムの終了段階で、アドレスビット
マツプメモリ上のONビットに対応する主、メモリ情報
を出力装置に出力するマイクロプログラムCを設けたこ
とを特徴とする処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13313682U JPS5940942U (ja) | 1982-09-03 | 1982-09-03 | 処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13313682U JPS5940942U (ja) | 1982-09-03 | 1982-09-03 | 処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5940942U true JPS5940942U (ja) | 1984-03-16 |
Family
ID=30300434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13313682U Pending JPS5940942U (ja) | 1982-09-03 | 1982-09-03 | 処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5940942U (ja) |
-
1982
- 1982-09-03 JP JP13313682U patent/JPS5940942U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5890600U (ja) | コンピユ−タシステムにおけるアドレス形成のテスト装置 | |
JPS5940942U (ja) | 処理装置 | |
JPH0241550A (ja) | データ処理装置 | |
JPS58187850U (ja) | ベクトル処理装置 | |
JPS5963744U (ja) | 情報処理装置 | |
JPS6095654U (ja) | デ−タ転送制御装置 | |
JPS58147050U (ja) | 情報処理装置 | |
JPS6030050U (ja) | デ−タメモリアクセス方式 | |
JPS5839646U (ja) | デ−タ処理装置 | |
JPS58190750U (ja) | 計算機ソフトウエアエラ−情報保存装置 | |
JPS6095648U (ja) | 版数管理装置 | |
JPS5847950U (ja) | 電子レジスタ | |
JPS6181351U (ja) | ||
JPS58129554U (ja) | メモリマツプ式i/oを有するデ−タ処理装置 | |
JPS5973790U (ja) | パタ−ン出力装置 | |
JPS6087050U (ja) | デ−タ転送制御装置 | |
JPS6065848U (ja) | 計算機システム | |
JPS6065843U (ja) | メモリアドレス拡張回路 | |
JPS58174749U (ja) | デ−タ・ベ−ス書込み管理装置 | |
JPS5836444U (ja) | 電子計算機の処理装置 | |
JPS582048U (ja) | 試験装置 | |
JPS58101249U (ja) | デ−タアクセス処理装置 | |
JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
JPS60164252U (ja) | データ処理装置 | |
JPS58101250U (ja) | デ−タ処理システムを操作する装置 |