JPH1169285A - 信号処理装置 - Google Patents

信号処理装置

Info

Publication number
JPH1169285A
JPH1169285A JP9222375A JP22237597A JPH1169285A JP H1169285 A JPH1169285 A JP H1169285A JP 9222375 A JP9222375 A JP 9222375A JP 22237597 A JP22237597 A JP 22237597A JP H1169285 A JPH1169285 A JP H1169285A
Authority
JP
Japan
Prior art keywords
signal
area
memory
video signal
character
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9222375A
Other languages
English (en)
Other versions
JP3902837B2 (ja
Inventor
Izumi Matsui
泉 松井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP22237597A priority Critical patent/JP3902837B2/ja
Priority to US09/128,251 priority patent/US6876813B1/en
Publication of JPH1169285A publication Critical patent/JPH1169285A/ja
Application granted granted Critical
Publication of JP3902837B2 publication Critical patent/JP3902837B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/92Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N5/926Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation
    • H04N5/9261Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction
    • H04N5/9264Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback by pulse code modulation involving data reduction using transform coding

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】 回路規模を大型化することなくキャラクタ信
号を容易に生成可能とする。 【解決手段】 信号処理装置は、メモリと、前記メモリ
を用いてビデオ信号の情報量を圧縮する圧縮手段と、前
記メモリを用いてキャラクタ信号を生成する生成手段と
を備えて構成されている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は信号処理装置に関
し、特には、ビデオ信号に対するキャラクタ信号の多重
処理に関する。
【0002】
【従来の技術】従来より、カメラ一体型VTRにおいて
は、カメラにより撮影したビデオ信号や再生されたビデ
オ信号に対して、文字・記号等を示すキャラクタ信号を
多重してEVFに表示することが行われている。
【0003】図6はこの種のVTRにおいてこのような
重畳データをビデオ信号に対して多重する回路の構成を
示した図である。
【0004】図において、重畳データ生成回路403は
ビデオRAM409及びキャラクタジェネレータ411
を有し、これらを使ってビデオ信号に重畳するべきキャ
ラクタ信号を生成している。
【0005】ビデオRAM409の各記憶エリアは表示
画面に対応しており、例えば、表示エリアを水平方向1
2エリア、垂直方向8エリアに分割して用いる場合には
図7のようになる。マイクロコンピュータはビデオRA
M409の各エリア501に対してそれぞれ表示するべ
きキャラクタを示すコードデータを書き込む。そして、
重畳データ生成回路403は、端子405より入力され
た入力ビデオ信号の同期信号に従ってビデオRAM40
9よりコードデータを読み出してキャラクタジェネレー
タ411に出力する。キャラクタジェネレータ411は
ビデオRAM409より読み出された各コードデータに
従ってキャラクタ信号を生成し、A,B,C端子よりそ
れぞれ合成回路413、417、419に出力する。
【0006】合成回路419は端子407より入力され
たビデオ信号とキャラクタ信号とを合成し、この合成信
号423を記録用のビデオ信号423として不図示の記
録計処理回路へ出力する。また、合成回路417は合成
回路419の出力信号423と重畳データ生成回路40
3のC端子より出力されたキャラクタ信号とを合成し、
この合成信号425を外部機器へ出力する。
【0007】また、RGB変換回路415は合成回路4
19の出力信号423をRGB信号に変換して合成回路
413に出力する。合成回路413は、重畳データ生成
回路403のA端子より出力されたキャラクタ信号とR
GB変換回路415より出力された信号とを合成し、合
成信号421を不図示のEVFに出力する。
【0008】一般に、記録信号423に多重するデータ
は記録内容を示すタイトルや記録日時を示すデータであ
り、EVF用データや出力用データはバッテリ、動作モ
ード、撮影状態等を示すデータである。
【0009】
【発明が解決しようとする課題】前述の如く、従来の回
路では、ビデオRAMを画面に対応した複数のエリアに
分割し、キャラクタを表示したい位置に応じたビデオR
AM上のエリアにキャラクタを示すコードを書き込んで
いた。
【0010】従って、表示したいキャラクタの数を増や
そうとした場合には、ビデオRAMの記憶エリアを細分
化することで、表示位置を増加させることができる。
【0011】しかしながら、このようにビデオRAMを
細分化した場合、画面上で1つのキャラクタを表示可能
なエリアが小さくなってしまい、各キャラクタの質感が
下がってしまう。
【0012】一方、キャラクタの質感を上げるためにす
るべき各キャラクタの表示エリアを拡大するとそれに応
じてビデオRAMの記憶エリアも少なくなってしまい、
表示位置が少なくなってしまっていた。
【0013】また、前述のように、出力先に応じて多重
するべきキャラクタ及び表示位置が決まっているため、
ビデオRAMもビデオ信号の出力先に応じて記憶エリア
が決まってしまっていた。
【0014】即ち、例えば、ビデオRAMにおいてEV
F用のキャラクタコードを書き込むべきエリアには他の
出力用のキャラクタコードを書き込むことができなかっ
た。
【0015】そのため、各機種によってキャラクタの表
示位置を変えたい場合には重畳データ生成回路を設計し
直さなくてはならなかった。
【0016】また、この種の重畳データ生成回路は記録
再生回路とは別のメモリを用いて実現されるため、回路
規模の小型化の妨げとなっていた。
【0017】本発明は前述の如き問題点を解決すること
を目的とする。
【0018】本発明の他の目的は、回路規模を大型化す
ることなくキャラクタ信号を容易に生成可能とする処に
ある。
【0019】
【課題を解決するための手段】前記課題を解決し、目的
を達成するため、本発明は、メモリと、前記メモリを用
いてビデオ信号の情報量を圧縮する圧縮手段と、前記メ
モリを用いてキャラクタ信号を生成する生成手段とを備
えて構成されている。
【0020】
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を用いて詳細に説明する。
【0021】本形態では、本発明をデジタルVTRに対
して適用した場合について説明する。
【0022】図1は本発明の実施形態としてのデジタル
VTRの構成を示すブロック図である。
【0023】図1において、ビデオカメラ等により得ら
れたビデオ信号が端子101より入力し、入力処理回路
103に出力される。入力処理回路103は入力された
ビデオ信号をデジタル信号に変換すると共に、ゲイン調
整やフィルタ処理を施してメモリ125に書き込む。圧
縮・符号化回路105はメモリ125に書き込まれたビ
デオ信号を読み出し、DCT・可変長符号化等周知の技
術を用いてその情報量を圧縮すると共に符号化し、メモ
リ125に書き込む。
【0024】エラー訂正符号化回路107はメモリ12
5にアクセスして、圧縮・符号化回路105により符号
化されたビデオ信号に対してパリティデータを付加して
エラー訂正符号化する。記録処理回路109はエラー訂
正符号化されたビデオ信号に対してシンク、IDデータ
を付加し、更にデジタル変調処理を施して記録に適した
形態の信号に変換して記録再生回路111に出力する。
記録再生回路111は回転ヘッドを用いて磁気テープ上
にトラックを形成し、記録処理回路109より出力され
た信号を記録する。
【0025】また、再生時においては、記録再生回路1
11は磁気テープより前述の如く記録された信号を再生
し、再生処理回路113に出力する。再生処理回路11
3は再生された信号を復調すると共に元のデジタル信号
を検出する。更に、再生信号中からシンク、IDデータ
を検出してIDデータに基づき再生信号をメモリ125
に書き込む。エラー訂正復号回路115はメモリ125
にアクセスし、再生ビデオ信号に対してエラー訂正復号
処理を施し、再生信号中のエラーを訂正する。
【0026】伸長・復号回路117はメモリ125にア
クセスし、エラー訂正処理が施されたビデオ信号に対し
て記録時と逆の処理を施し、再生ビデオ信号を復号する
と共にその情報量を伸長してメモリ125に書き込む。
出力処理回路119は、伸長・復号回路117により復
号されたビデオ信号をメモリ125より読み出し、画素
補間処理等を施すと共にアナログ信号に変換し、端子1
21より外部モニタ等に出力する。
【0027】また、123は重畳データ生成回路であ
り、後述の如くメモリ125を利用して重畳データを生
成する。
【0028】ここで、メモリ125の記憶エリアの様子
を図2に示す。
【0029】図2において、125Aは入力処理回路1
03、圧縮・伸長回路105、伸長・復号回路117及
び出力処理回路119がアクセスし、圧縮・符号化され
ていないビデオ信号を記憶するエリアで、本形態ではビ
デオメモリと呼ぶ。また、125Bは圧縮・伸長回路1
05、エラー訂正処理回路107、記録処理回路10
9、再生処理回路113、エラー訂正復号回路115及
び伸長・復号回路117がアクセスし、圧縮・符号化さ
れた状態のビデオ信号を記憶するエリアであり、本形態
ではトラックメモリと呼ぶ。
【0030】そして、205は後述のように重畳データ
生成回路123が利用するエリアである。
【0031】図2に示したように、本形態のVTRで
は、入出力回路、圧縮・伸長回路、エラー訂正処理回路
及び記録再生処理回路の各回路系が共通にアクセスする
メモリ125を設けており、重畳データ生成回路123
はこのメモリ125における各回路系がアクセスするエ
リア以外のエリアを利用して重畳データを生成するもの
である。
【0032】次に、重畳データ生成回路123について
説明する。
【0033】図3は重畳データ生成回路123及びその
周囲の回路の構成を示す図であり、また、図4は本形態
におけるビデオRAM205の様子を示す図である。
【0034】本形態では、ビデオRAM205を表示画
面の位置に対応した水平方向180画素、垂直方向12
0ラインからなるエリア301に分割している。そし
て、マイクロコンピュータ(以下マイコン)201によ
りメモリコントローラ203を制御して、重畳データを
合成するべき位置に対応したビデオRAM205上の位
置に対してテーブルメモリ209にて用いるテーブル値
を書き込むことにより、重畳データをビデオ信号に合成
する。
【0035】ここで、本形態においてテーブルメモリ2
09にて使用されるテーブル値及びそのテーブル値が示
す内容について説明する。図5はテーブルメモリ209
が使用するテーブル値の内容を示す図である。
【0036】本形態では、テーブル値として4ビットの
データを使っている。そして、各テーブル値には16ビ
ットのデータが割り当てられている。各テーブル値の1
6ビットデータは、上位ビットから重畳データの属性
(4ビット)、及びY,Cr,Cbの値(各4ビット)
を示している。Y値は0〜15、また、Cr,Cb値は
それぞれ−8〜7の値を持つ。ここで、属性とは、ビデ
オ信号と重畳データとの置き換え、平均、合成中止等の
実際の合成動作を制御するためのデータである。また、
Y,Cr,Cbの値はその重畳データのキャラクタ信号
の色及び輝度の画素データそのものを示している。
【0037】このように、本形態では、表示したいキャ
ラクタを構成する各画素データそのものを示すデータ
を、テーブル値としてビデオRAM205上の対応する
位置に書き込むことにより、所望の表示位置に自由にキ
ャラクタを合成することが可能となる。
【0038】また、各テーブル値の示す内容はマイコン
201により適宜変更可能であり、表示したいキャラク
タの色や合成方法は自由に変更することができる。
【0039】さて、図3において、メモリコントローラ
203は端子207より入力される同期信号に同期し
て、このようにビデオRAM205に書き込まれた各テ
ーブル値はをセレクタ209を介してテーブルメモリ2
11に出力する。テーブルメモリ211は入力されたテ
ーブル値に従ってキャラクタ信号及び合成回路217、
219の動作制御信号を生成して出力する。
【0040】合成回路217は、テーブルメモリ211
より出力された動作制御信号信号に従って、端子213
より入力されたビデオ信号とテーブルメモリ217より
出力された表示用のキャラクタ信号とを合成し、RGB
変換回路221及びセレクタ225に出力する。
【0041】また、合成回路219は、テーブルメモリ
211より出力された動作制御信号に従って、端子21
3より出力されたビデオ信号とテーブルメモリ211よ
り出力された記録用のキャラクタ信号とを合成し、セレ
クタ223、225に出力する。
【0042】RGB変換回路221は合成回路217よ
り出力された合成ビデオ信号をRGB信号に変換し、E
VF301に出力する。
【0043】また、セレクタ223はマイコン201に
より制御され、端子213からのビデオ信号と合成回路
219からのビデオ信号とを選択的に出力し、記録用の
ビデオ信号227として図1の記録系回路に出力する。
【0044】また、セレクタ225はマイコン201に
より制御され、合成回路217からのビデオ信号と合成
回路219からのビデオ信号とを選択的に出力し、外部
出力用のビデオ信号として図1の出力処理回路に出力す
る。
【0045】また、端子215からは、端子213から
のビデオ信号に同期して不図示の外部回路より供給され
たテーブル値が入力される。この外部重畳データは、例
えば、図6に示した如き従来の重畳データ生成回路によ
って生成することが可能である。
【0046】このように、本形態では、信号処理用のメ
モリの空きエリアを用いてビデオRAMを構成し、この
ビデオRAM上の重畳データ表示位置に対応した位置に
重畳データの各画素信号及び合成方法を示すテーブル値
を書き込むことにより、メモリの剰余エリアを有効に活
用することができ、少ないメモリ容量で、所望の位置に
自由に、且つ、質感の高いキャラクタを合成・表示する
ことが可能となる。
【0047】更にその上、重畳データの生成に必要なメ
モリの容量を、信号処理用のメモリの剰余エリア、重畳
データの情報量、キャラクタの質感等に応じて適応的に
決定することが可能となる。
【0048】また、このとき、ビデオRAM上の各記憶
エリアはキャラクタ信号の出力先により決定されるもの
ではないので、出力先に応じて適宜ビデオRAMに書き
込むテーブル値を変えるだけで、例えば、キャラクタの
表示位置が異なる機種に対しても共通の重畳データ生成
回路として使用することが可能となる。
【0049】従って、図6の回路のように、キャラクタ
の表示位置が変わるたびに回路を設計し直す必要がな
い。
【0050】更に、テーブル値に各キャラクタの画素デ
ータの他、合成動作を制御するための属性データを与え
たので、マイコンによる制御の負担を少なくすることが
できる。
【0051】なお、前述の実施形態では、テーブル値を
4ビットのデータで表したが、より多いビット数で表す
ことも可能である。
【0052】
【発明の効果】以上説明したように、本発明では、圧縮
等、ビデオ信号を処理するために用いられるメモリを使
ってキャラクタ信号を生成しているので、メモリを有効
に利用でき、且つ、回路規模を大型化することなく容易
にキャラクタ信号を生成することが可能となる。
【図面の簡単な説明】
【図1】本発明の実施形態としてのデジタルVTRの構
成を示す図である。
【図2】図1のにおけるメモリの様子を示す図である。
【図3】図1の装置における重畳データ生成回路の構成
を示す図である。
【図4】図1の装置におけるビデオRAMの様子を示す
図である。
【図5】図3の回路におけるテーブルメモリを説明する
ための図である。
【図6】従来の重畳データ生成回路の構成を示す図であ
る。
【図7】図6の回路におけるビデオRAMの様子を示す
図である。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H04N 5/91

Claims (29)

    【特許請求の範囲】
  1. 【請求項1】 メモリと、 前記メモリを用いてビデオ信号の情報量を圧縮する圧縮
    手段と、 前記メモリを用いてキャラクタ信号を生成する生成手段
    とを備える信号処理装置。
  2. 【請求項2】 前記生成手段により生成されたキャラク
    タ信号と前記ビデオ信号とを合成する合成手段を備えた
    ことを特徴とする請求項1に記載の信号処理装置。
  3. 【請求項3】 前記圧縮手段は前記合成手段から出力さ
    れた合成ビデオ信号の情報量を圧縮することを特徴とす
    る請求項2に記載の信号処理装置。
  4. 【請求項4】 前記圧縮手段により圧縮された合成ビデ
    オ信号を記録媒体に記録する記録手段を備えたことを特
    徴とする請求項3に記載の信号処理装置。
  5. 【請求項5】 前記合成手段から出力された合成ビデオ
    信号に係る画像を表示する表示手段を備えたことを特徴
    とする請求項2に記載の信号処理装置。
  6. 【請求項6】 前記合成手段は撮像手段により得られた
    前記ビデオ信号と前記キャラクタ信号とを合成すること
    を特徴とする請求項2に記載の信号処理装置。
  7. 【請求項7】 前記メモリは、前記圧縮手段により圧縮
    される以前の前記ビデオ信号を記憶する第1のエリア
    と、前記圧縮手段により圧縮された前記ビデオ信号を記
    憶する第2のエリアと、前記第1のエリア及び第2のエ
    リアとは異なる第3のエリアとを有し、前記生成手段は
    前記第3のエリアを用いて前記キャラクタ信号を生成す
    ることを特徴とする請求項1に記載の信号処理装置。
  8. 【請求項8】 前記第2のエリアに記憶された前記圧縮
    されたビデオ信号を読み出して記録媒体上に記録する記
    録手段を備えたことを特徴とする請求項7に記載の信号
    処理装置。
  9. 【請求項9】 前記メモリは前記圧縮手段がアクセスす
    る第1のエリアと、前記ビデオ信号の画面に対応し、前
    記第1のエリアとは異なる第2のエリアとを有し、前記
    生成手段は前記第2のエリアに対して前記キャラクタ信
    号の画素データの値を示す複数のコードを書き込むメモ
    リ制御手段と、前記第2のエリアより読み出されたコー
    ドに従う画素データを出力するテーブルとを有すること
    を特徴とする請求項1に記載の信号処理装置。
  10. 【請求項10】 前記生成手段により生成されたキャラ
    クタ信号と前記ビデオ信号とを合成する合成手段を備
    え、前記各コードは前記合成手段の合成動作を制御する
    制御データも示していることを特徴とする請求項9に記
    載の信号処理装置。
  11. 【請求項11】 メモリと、 前記メモリを用いてビデオ信号の情報量を伸長する伸長
    手段と、 前記メモリを用いてキャラクタ信号を生成する生成手段
    とを備える信号処理装置。
  12. 【請求項12】 前記生成手段により生成されたキャラ
    クタ信号と前記ビデオ信号とを合成する合成手段を備え
    たことを特徴とする請求項11に記載の信号処理装置。
  13. 【請求項13】 前記合成手段は前記伸長手段により伸
    長されたビデオ信号と前記キャラクタ信号とを合成する
    ことを特徴とする請求項12記載の信号処理装置。
  14. 【請求項14】 前記合成手段から出力された合成ビデ
    オ信号に係る画像を表示する表示手段を備えたことを特
    徴とする請求項12に記載の信号処理装置。
  15. 【請求項15】 前記合成手段は前記伸長手段より出力
    されたビデオ信号と前記キャラクタ信号とを合成するこ
    とを特徴とする請求項12に記載の信号処理装置。
  16. 【請求項16】 前記ビデオ信号を再生する再生手段を
    備えたことを特徴とする請求項11に記載の信号処理装
    置。
  17. 【請求項17】 前記メモリは、前記伸長手段により伸
    長される以前の前記ビデオ信号を記憶する第1のエリア
    と、前記伸長手段により伸長された前記ビデオ信号を記
    憶する第2のエリアと、前記第1のエリア及び第2のエ
    リアとは異なる第3のエリアとを有し、前記生成手段は
    前記第3のエリアを用いて前記キャラクタ信号を生成す
    ることを特徴とする請求項11に記載の信号処理装置。
  18. 【請求項18】 ビデオ信号を再生して前記第1のエリ
    アに書き込む再生手段を備えたことを特徴とする請求項
    17に記載の信号処理装置。
  19. 【請求項19】 前記メモリは前記圧縮手段がアクセス
    する第1のエリアと、前記ビデオ信号の画面に対応し、
    前記第1のエリアとは異なる第2のエリアとを有し、前
    記生成手段は前記第2のエリアに対して前記キャラクタ
    信号の画素データの値を示す複数のコードを書き込むメ
    モリ制御手段と、前記第2のエリアより読み出されたコ
    ードに従う画素データを出力するテーブルとを有するこ
    とを特徴とする請求項11に記載の信号処理装置。
  20. 【請求項20】 前記生成手段により生成されたキャラ
    クタ信号と前記ビデオ信号とを合成する合成手段を備
    え、前記各コードは前記合成手段の合成動作を制御する
    制御データも示していることを特徴とする請求項19に
    記載の信号処理装置。
  21. 【請求項21】 メモリと、 前記メモリを用いてビデオ信号を処理する処理手段と、 前記メモリを用いてキャラクタ信号を生成する生成手段
    とを備える信号処理装置。
  22. 【請求項22】 前記処理手段は前記ビデオ信号を符号
    化する符号化手段を含むことを特徴とする請求項21に
    記載の信号処理装置。
  23. 【請求項23】 前記メモリは、前記符号化手段がアク
    セスする第1のエリアと、前記第1のエリア以外の第2
    のエリアとを有し、前記生成手段は前記第2のエリアを
    用いて前記キャラクタ信号を生成することを特徴とする
    請求項22に記載の信号処理装置。
  24. 【請求項24】 前記処理手段は更に、前記符号化され
    たビデオ信号をエラー訂正符号化するエラー訂正符号化
    手段を含むことを特徴とする請求項22に記載の信号処
    理装置。
  25. 【請求項25】 前記メモリは、前記符号化手段がアク
    セスする第1のエリアと、前記エラー訂正符号化手段が
    アクセスする第2のエリアと、前記第1及び第2のエリ
    アとは異なる第3のエリアとを有し、前記生成手段は前
    記第3のエリアを用いて前記キャラクタ信号を生成す
    る。
  26. 【請求項26】 前記処理手段は前記ビデオ信号を復号
    する復号手段を含むことを特徴とする請求項21に記載
    の信号処理装置。
  27. 【請求項27】 前記メモリは、前記復号手段がアクセ
    スする第1のエリアと、前記第1のエリア以外の第2の
    エリアとを有し、前記生成手段は前記第2のエリアを用
    いて前記キャラクタ信号を生成することを特徴とする請
    求項26に記載の信号処理装置。
  28. 【請求項28】 前記処理手段は更に、前記ビデオ信号
    中のエラーを訂正するエラー訂正復号手段を含むことを
    特徴とする請求項26に記載の信号処理装置。
  29. 【請求項29】 前記メモリは、前記復号手段がアクセ
    スする第1のエリアと、前記エラー訂正復号手段がアク
    セスする第2のエリアと、前記第1及び第2のエリアと
    は異なる第3のエリアとを有し、前記生成手段は前記第
    3のエリアを用いて前記キャラクタ信号を生成する。
JP22237597A 1997-08-19 1997-08-19 信号処理装置 Expired - Fee Related JP3902837B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP22237597A JP3902837B2 (ja) 1997-08-19 1997-08-19 信号処理装置
US09/128,251 US6876813B1 (en) 1997-08-19 1998-08-03 Signal processing device for processing video signal information by using memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22237597A JP3902837B2 (ja) 1997-08-19 1997-08-19 信号処理装置

Publications (2)

Publication Number Publication Date
JPH1169285A true JPH1169285A (ja) 1999-03-09
JP3902837B2 JP3902837B2 (ja) 2007-04-11

Family

ID=16781379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22237597A Expired - Fee Related JP3902837B2 (ja) 1997-08-19 1997-08-19 信号処理装置

Country Status (2)

Country Link
US (1) US6876813B1 (ja)
JP (1) JP3902837B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8873619B1 (en) * 2007-09-18 2014-10-28 Velvin R. Hogan Codec encoder and decoder for video information

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2590899B2 (ja) * 1987-07-24 1997-03-12 松下電器産業株式会社 文字図形情報表示装置
US5208706A (en) * 1988-10-24 1993-05-04 Lemelson Jerome H Magnetic reproduction apparatus and method
KR910006465B1 (ko) * 1988-12-31 1991-08-26 삼성전자 주식회사 영상신호와 보색관계를 가지는 문자를 영상신호에 삽입하는 문자 합성장치
JP3143110B2 (ja) * 1989-07-24 2001-03-07 株式会社リコー 画像入力装置
DE69129011T2 (de) * 1990-12-26 1998-07-23 Canon Kk Farbübertragungsgerät
DE69225097T2 (de) * 1991-06-18 1998-10-15 Canon Kk Kamera mit integriertem Video-Aufnahmegerät
US5806072A (en) * 1991-12-20 1998-09-08 Olympus Optical Co., Ltd. Electronic imaging apparatus having hierarchical image data storage structure for computer-compatible image data management
US5510840A (en) * 1991-12-27 1996-04-23 Sony Corporation Methods and devices for encoding and decoding frame signals and recording medium therefor
US5537141A (en) * 1994-04-15 1996-07-16 Actv, Inc. Distance learning system providing individual television participation, audio responses and memory for every student
JPH08331498A (ja) * 1995-06-01 1996-12-13 Asahi Optical Co Ltd 画像データ再圧縮装置
JP3326670B2 (ja) * 1995-08-02 2002-09-24 ソニー株式会社 データ符号化/復号化方法および装置、および符号化データ記録媒体
US5633678A (en) * 1995-12-20 1997-05-27 Eastman Kodak Company Electronic still camera for capturing and categorizing images
JP3037140B2 (ja) * 1996-06-13 2000-04-24 日本電気オフィスシステム株式会社 デジタルカメラ
KR100195106B1 (ko) * 1996-06-28 1999-06-15 윤종용 광 디스크 재생 제어 장치 및 그 방법
JPH10243325A (ja) * 1997-02-21 1998-09-11 Minolta Co Ltd 撮像装置
US6483540B1 (en) * 1997-06-16 2002-11-19 Casio Computer Co., Ltd. Image data processing apparatus method and program storage medium for processing image data

Also Published As

Publication number Publication date
JP3902837B2 (ja) 2007-04-11
US6876813B1 (en) 2005-04-05

Similar Documents

Publication Publication Date Title
US6937277B1 (en) Image input apparatus employing read region size determination
US6876385B1 (en) Image data processing method, image data processing apparatus and digital still camera
US5675696A (en) Digital video signal recording and reproducing apparatus
JP3604732B2 (ja) 映像システム
US6192190B1 (en) Digital image recording and/or reproducing apparatus using a plurality of compression methods
US6334023B1 (en) Method of and arrangement for recording and reproducing video images
JP3902837B2 (ja) 信号処理装置
JP2557624B2 (ja) デイジタルデ−タ記録再生装置
US6788877B1 (en) Recording and reproducing apparatus
JP3207739B2 (ja) 画像再生装置
JP2001054063A (ja) デジタル記録機器
JP3599369B2 (ja) 記録装置
JP3135237B2 (ja) デジタル信号記録装置
JPH06121263A (ja) 映像信号の記録方法
JP3004763B2 (ja) 映像信号多重復号化装置
JP4428801B2 (ja) 信号処理装置及びその方法
JP3441795B2 (ja) 再生装置
JPH0283578A (ja) 画像データ表示装置と画像データ表示方法
JPH03177177A (ja) ハイビジョン用vtrの映像信号処理装置
JP2001111948A (ja) 画像再生装置及び方法
JP2000316114A (ja) 撮像装置及びその制御方法並びに記憶媒体
JP2000050301A (ja) 動画静止画対応ディジタルカメラ、画像記録再生方法、及び信号処理プログラムを記憶した記憶媒体
JPH02190089A (ja) 画像変換装置及び画像再生装置
JP2001245260A (ja) 画像処理装置、画像処理システム、画像処理方法、及び記憶媒体
JP2000092447A (ja) 映像記録再生装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040225

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040225

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060713

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060725

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060922

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20061219

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070105

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110112

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120112

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130112

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140112

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees