JPH11202369A - 液晶表示装置およびその製造方法 - Google Patents

液晶表示装置およびその製造方法

Info

Publication number
JPH11202369A
JPH11202369A JP23817898A JP23817898A JPH11202369A JP H11202369 A JPH11202369 A JP H11202369A JP 23817898 A JP23817898 A JP 23817898A JP 23817898 A JP23817898 A JP 23817898A JP H11202369 A JPH11202369 A JP H11202369A
Authority
JP
Japan
Prior art keywords
pixel
liquid crystal
terminal
electrode
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23817898A
Other languages
English (en)
Other versions
JP4298819B2 (ja
Inventor
秉成 ▲ばえ▼
Heisei Bae
Chintai Ryu
鎭泰 柳
Heizen Ra
炳善 羅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019970080231A external-priority patent/KR100476597B1/ko
Priority claimed from KR1019980015092A external-priority patent/KR100552288B1/ko
Priority claimed from KR1019980017138A external-priority patent/KR100529572B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JPH11202369A publication Critical patent/JPH11202369A/ja
Application granted granted Critical
Publication of JP4298819B2 publication Critical patent/JP4298819B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)

Abstract

(57)【要約】 【課題】 開口率を高め、電極間における電流の漏洩を
防止する。 【解決手段】 複数のゲート線と、複数のデータ線と、
第1および第2端子を有する液晶蓄電器との前記ゲート
線に連結されている第1端子、前記データ線に連結され
ている第2端子および前記液晶蓄電器の第1端子に連結
されている第3端子を有するスイッチング素子とをそれ
ぞれ有し、行列形態に配列されている複数の画素と、第
1端子及び互いに異なる画素のスイッチング素子の第3
端子に連結されている第2端子をそれぞれ有する複数の
保持蓄電器とを含んでいる。前記液晶蓄電器の第2端子
は、基準電圧に連結されており、前記行列の同一行に属
する。互いに隣り合う液晶蓄電器の第1端子には、前記
基準電圧に対し極性が異なる画像信号が印加される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は液晶表示装置および
その製造方法に係り、特にスイッチング素子と保持蓄電
器を有している液晶表示装置に関する。
【0002】
【従来の技術】一般に、液晶表示装置は互いに向い合っ
ている二つの基板とその間の液晶層とからなる。二つの
基板のうち、一つまたは二つ種類の電極を有しており、
この電極は液晶層と共に液晶蓄電器をなす。現在、広く
用いられている能動行列型液晶表示装置(active matrix
liquid crystal display:AMLCD)用基板はその他
にも走査信号と画像信号を伝達するゲート線とデータ線
などの配線を有しており、また、走査信号に応答して画
像信号を制御して液晶蓄電器に伝達する薄膜トランジス
タなどのスイッチング素子を有している。さらに、この
基板は画素電圧、すなわち液晶蓄電器の電圧を保持する
に役に立つ保持蓄電器を有している。
【0003】保持蓄電器は大きく二つに分けられるが、
そのうち、一つは保持蓄電器の基準電極が隣接ゲート線
と連結されている前段ゲート方式であり、他の一つは独
立配線方式であって保持蓄電器の基準電極を別途の保持
電極線に連結することである。以下、添付図面を参照し
て従来の技術に従う薄膜トランジスタ液晶表示装置につ
いて説明する。
【0004】図1は従来の独立配線方式の薄膜トランジ
スタ液晶表示装置の単位画素の等価回路図である。図1
に示すように、走査信号を伝達するゲート線GLと画像
信号を伝達するデータ線DLとが互いに交差しており、
ゲート線GLとデータ線DLにより定義される画素は薄
膜トランジスタTFT、液晶蓄電器CLCおよび保持蓄
電器CSTを含んでいる。薄膜トランジスタTFTのゲ
ート電極はゲート線GLに連結されており、ソース電極
はデータ線DLにそれぞれ連結されており、薄膜トラン
ジスタTFTのドレイン電極は液晶蓄電器CLCと保持
蓄電器CSTの第1端子と連結されている。液晶蓄電器
CLCと保持蓄電器CSTは互いに並列に連結されてい
る。液晶蓄電器CLCの第2端子または基準端子には共
通電圧で表示される一定電圧Vcomが印加され、保持
蓄電器CSTの第2端子または基準端子にはゲート線G
Lと別途に形成されている保持電極線SLに連結されて
いる。しかしながら、かかる方法は別途の保持電極線を
形成するので、配線の数が増加し、開口率が減少すると
いう問題がある。
【0005】図2は従来の前段ゲート方式の薄膜トラン
ジスタ液晶表示装置の単位画素の等価回路図である。従
来の前段ゲート方式の液晶表示装置は図2からみるよう
に、保持線を有していない。その代わりに、1画素の前
端ゲート線GL、すなわちその画素に隣接しその画素の
薄膜トランジスタTFTに直接連結されていないゲート
線が保持蓄電器CSTの基準電極に連結されている。他
の構造は図1に示す独立配線方式の場合と同様である。
この方法は、ゲート線以外に別途の保持電極線を形成し
ないので、開口率を高めることができるという長所はあ
るが、ゲート線の寄生容量が増加するという問題があ
る。
【0006】また、従来の独立配線方式または前段ゲー
ト方式の薄膜トランジスタ液晶表示装置の保持蓄電器C
STの二つの端子に印加される電圧はほぼ6ボルトない
し12ボルト程度と高い。このとき、この電圧により保
持蓄電器CSTの両電極の間の絶縁膜を漏洩電流が流れ
ることになり、保持蓄電器CST自体に放電が起こるか
絶縁膜内に欠陥がある場合には絶縁破壊も起こる可能性
があり歩留りの減少が生じる。
【0007】
【発明の目的】本発明の目的は、薄膜トランジスタ液晶
表示装置において開口率の減少や配線の増加のない保持
蓄電器を形成することにある。さらに、本発明の目的
は、液晶表示装置の画質を向上させることにある。
【0008】
【課題を解決するための手段】前記目的を達成するた
め、本願第1発明においては、複数の画素と、第1端子
及び互いに異なる画素のスイッチング素子の第3端子に
連結されている第2端子をそれぞれ有する複数の保持蓄
電器とを含み、前記液晶蓄電器の第2端子は、基準電圧
に連結されており、前記行列の同一行に属し、互いに隣
り合う液晶蓄電器の第1端子には前記基準電圧に対し極
性が異なる画像信号が印加される液晶表示装置を提供す
る。
【0009】複数の画素は、外部からの走査信号を伝達
する複数のゲート線と、外部からの画像信号を伝達する
複数のデータ線と、第1および第2端子を有する液晶蓄
電器との前記ゲート線に連結されている第1端子、前記
データ線に連結されている第2端子および前記液晶蓄電
器の第1端子に連結されている第3端子を有するスイッ
チング素子とをそれぞれ有しており、行列形態に配列さ
れている。
【0010】本願第2発明は、前記保持蓄電器の第1お
よび第2端子が、それぞれ互いに隣り合う画素のスイッ
チング素子の第3端子に連結されている液晶表示装置を
提供する。本願第3発明は、基板と、前記基板上に形成
されており外部から走査信号を伝達するゲート線と、前
記ゲート線と連結されている複数のゲート電極と、前記
基板上に前記ゲート線およびゲート電極と分離形成され
ている複数の線形共通電極と、前記基板上に前記ゲート
線、前記ゲート電極および前記共通電極と分離形成され
ている複数の保持容量電極と、前記ゲート線、ゲート電
極、共通電極および保持容量電極を覆っており、前記保
持容量電極の一部を露出させる複数の接触口を有してい
るゲート絶縁膜と、前記ゲート電極上の前記ゲート絶縁
膜上に形成されているチャンネル層と、前記チャンネル
層上に形成されており、互いに分離した第1および第2
部分をそれぞれ有する複数の接触層と、前記接触層の第
1部分上にそれぞれ形成されている複数のソース電極
と、前記接触層の第2部分上に形成されている第1部分
と、前記ゲート絶縁膜上に前記第1部分と連結されるよ
うにそれぞれ形成されており、前記保持容量電極のうち
の一つとそれぞれ重畳されて保持蓄電器をなし、前記ゲ
ート絶縁膜に形成されている前記接触口のうちの一つを
通じて他の保持容量電極と連結されている第2部分をそ
れぞれ含む複数のドレイン電極と、前記ゲート絶縁膜上
に前記共通電極と平行に交互に形成されており、前記ド
レイン電極と連結されている複数の線形画素電極と、前
記ソース電極と連結されており、外部から画像信号を伝
達するデータ線とを含む液晶表示装置を提供する。
【0011】本願第4発明は、前記各ドレイン電極が二
つ以上の隣り合う保持容量電極と連結されている、液晶
表示装置を提供する。本願第5発明は、前記基板上に前
記共通電極と連結形成されており、外部からの共通信号
を伝達する共通信号線と、前記ゲート絶縁膜上に前記画
素電極と連結形成されており、前記ゲート絶縁膜を間に
もって前記共通電極線と重畳されている画素電極線とを
さらに含む、薄膜トランジスタ液晶表示装置を提供す
る。
【0012】本願第6発明は、下記A〜F段階を含む薄
膜トランジスタ液晶表示装置の製造方法を提供する。 A;基板上にゲート線と、前記ゲート線に連結されてい
るゲート電極と、前記ゲート線および前記ゲート電極と
分離されている複数の共通電極と、前記ゲート線、ゲー
ト電極および共通電極と分離されている保持容量電極と
を基板上に形成する段階、 B;前記ゲート線、ゲート電極、共通電極及び保持容量
電極上にゲート絶縁膜を形成する段階、 C;前記ゲート電極上の前記ゲート絶縁膜上に非晶質シ
リコン層を形成する段階、 D;前記非晶質シリコン層上にドーピングされた非晶質
シリコン層を形成する段階、 E;前記ゲート絶縁膜に前記保持容量電極の一部を露出
させる接触口を形成する段階、 F;データ線、前記データ線および前記ドーピングされ
た非晶質シリコン層に連結されているソース電極と、前
記ドーピングされた非晶質シリコン層に連結されている
ドレイン電極と、前記ドレイン電極と連結されており、
前記保持容量電極のうちの一つと重畳されており、前記
接触口を通じて他の保持容量電極と連結されている画素
電極とを形成する段階。
【0013】本願第7発明は、両端に位置する第1およ
び第2画素を含む画素群を含む液晶表示装置において、
各画素は液晶蓄電器と、スイッチング素子と、第1およ
び第2端子を有している保持蓄電器とを含み、各画素の
保持蓄電器の第1端子はその画素のスイッチング素子に
連結されており、前記第1画素を除いた各画素の保持蓄
電器の第2端子は他の画素のスイッチング素子に連結さ
れていて、前記第2画素を除いた各画素のスイッチング
素子は少なくとも二つの保持蓄電器と連結されており、
前記第1および第2画素のうち、少なくとも一つは画像
を表示するに用いない液晶表示装置を提供する。
【0014】本願第8発明は、隣り合う画素のスイッチ
ング素子が、前記保持蓄電器のうちの一つを通じて互い
に連結されている液晶表示装置を提供する。本願第9発
明は、前記第1画素の保持蓄電器の第2端子は孤立して
いる、液晶表示装置を提供する。本願第10発明は、第
1画素群と、第2画素と、第3画素とを含み、前記各第
1画素の第1保持蓄電器の第2端子は他の第1または第
3画素のスイッチング素子に連結されており、前記第2
保持蓄電器の第2端子は前記第1および第3画素のうち
の少なくとも一つに連結されており、前記第1画素のス
イッチング素子は第1および第2保持蓄電器のうち、少
なくとも一つと連結されており、前記第3画素のスイッ
チング素子は前記第1および第2保持蓄電器のうちの一
つにのみ連結されており、前記第3画素は画像を表示す
るに用いない液晶表示装置を提供する。
【0015】第1画素群は、液晶蓄電器、スイッチング
素子および前記スイッチング素子に連結されている第1
端子と第2端子とを含む第1保持蓄電器をそれぞれ有し
ている複数の第1画素を含む。第2画素は、前記第1画
素群の一端に位置し、液晶蓄電器、スイッチング素子及
び前記スイッチング素子に連結されている第1端子と第
2端子とを有している第2保持蓄電器を含む。第3画素
は、液晶蓄電器とスイッチング素子とを含み、前記第1
画素群の一端に位置する。
【0016】本願第11発明は、前記第1ないし第3画
素のうち互いに隣り合う二つのスイッチング素子が、前
記第1および第2保持蓄電器のうちの一つを通じて互い
に連結されている液晶表示装置を提供する。本願第12
発明は、前記第2画素のスイッチング素子に一端子が連
結されており、他の一端子は孤立している第3保持蓄電
器をさらに含む、液晶表示装置を提供する。
【0017】本願第13発明は、複数の画素と、複数の
ゲート線と、複数のデータ線と、複数の第1保持蓄電器
と、複数の第2保持蓄電器とを含み、前記第1列の各画
素のドレイン端子は、一つの第1保持蓄電器の第1およ
び第2端子のうち、いずれかの一つおよび一つの第2保
持蓄電器の第2端子と連結されており、前記第1列の反
対側端部に位置する第2列の画素のドレイン端子は、一
つの第1保持蓄電器の第1および第2端子のうちいずれ
かの一つにのみ連結されており、第1列および第2列を
除いた残りの列の画素のドレイン端子は、二つの第1保
持蓄電器と連結されており、前記第1列および第2列の
うち、一列の画素は画像表示に用いない液晶表示装置を
提供する。
【0018】複数の画素は、第1端子および第2端子を
有する液晶蓄電器と、ゲート端子、ソース端子及び前記
液晶蓄電器の第1端子に連結されているドレイン端子を
有する薄膜トランジスタとを含み、行列形態に配列され
ている。複数のゲート線は、一行に属する画素のゲート
端子にそれぞれ連結されている。複数のデータ線は、一
列に属する画素のソース端子にそれぞれ連結されてい
る。複数の第1保持蓄電器は、一行に属する画素のう
ち、隣り合う二つのドレイン端子にそれぞれ連結されて
いる第1および第2端子をそれぞれ有する。複数の第2
保持蓄電器は、第1端子と行列の第1端部に位置する第
1列に属する画素のうちの一つのドレインに連結されて
いる第2端子とを有する。
【0019】本願第14発明は、前記第2保持蓄電器の
第1端子は孤立している、液晶表示装置を提供する。本
願第15発明は、第1行の画素のドレインに連結されて
いる前記第2保持蓄電器の第1端子は、前記第1行に隣
り合う行の画素のゲート端子と連結されたゲート線と連
結されている液晶表示装置を提供する。
【0020】本願第16発明は、前記第1列および第2
列の画素はいずれも画像表示に用いない液晶表示装置を
提供する。本願第17発明は、前記第2保持蓄電器の第
1端子は孤立している液晶表示装置を提供する。本願第
18発明は、第1行の画素のドレインに連結されている
前記第2保持蓄電器の第1端子は、前記第1行に隣り合
う行の画素のゲート端子と連結されたゲート線と連結さ
れている液晶表示装置を提供する。
【0021】
【発明の実施の形態】以下、本発明の好ましい実施形態
例を添付図面に基づいて詳細に説明する。本明細書にお
いて本発明の好ましい実施形態例を記載し、特殊な用語
を用いているがこれに限定されるものではなく、むしろ
かかる実施例によって本明細書の開示内容が一層明らか
になり、本技術分野において本発明の範囲を十分に伝え
ることができるであろう。図面において、層および領域
の厚さはこれらを明確に区分することができるように拡
大図示している。
【0022】図3は本発明の実施例1に従う薄膜トラン
ジスタ液晶表示装置の等価回路図であり、図4は図3に
示す薄膜トランジスタ液晶表示装置のスイッチング素子
に欠陥があるときの修理方法を示すものである。図3に
示すように、横にゲート線GLが配列されており、縦に
データ線DLが配列されており、ゲート線GLとデータ
線DLは行列形態に配列されている画素を定義する。す
なわち、各画素は液晶蓄電器CLCおよび薄膜トランジ
スタQなどのスイッチング素子を有しており、薄膜トラ
ンジスタQのゲート端子はゲート線GLに、ソース端子
はデータ線DLに連結されており、ドレイン端子は液晶
蓄電器CLCの第1端子に連結されている。液晶蓄電器
の第2端子には共通電圧に表示される一定電圧Vcom
が印加される。
【0023】一行に属する隣接した二つの画素の薄膜ト
ランジスタQのドレイン端子にそれぞれ一端子ずつ連結
されている保持蓄電器CSTが形成されており、ここ
で、一行に属する画素とは、同一のゲート線に連結され
た画素を意味する。このとき、図中右側端に位置する画
素の薄膜トランジスタのドレイン端子には二つの保持蓄
電器CSTが連結されており、右側端に位置する画素に
は一つの保持蓄電器CSTにのみ連結されている。左側
端に位置する画素の薄膜トランジスタに連結されている
二つの保持蓄電器CSTのうち、一端子(CSTL)は
孤立している。結果的に、最右側の画素を除いた残りの
各画素は二つの保持蓄電器CSTを有することになり、
最右側の画素のみが一つの保持蓄電器を有することにな
る。
【0024】図3に示した液晶表示装置の修理方法につ
いて図4を参照して説明する。図4に示すように、一画
素の薄膜トランジスタQ0に欠陥があると、欠陥がある
薄膜トランジスタQ0のドレイン端子をレーザなどを用
いて切断しこの薄膜トランジスタQ0に連結されている
液晶蓄電器CLC0および保持蓄電器CST0、CST
1と分離する。そうすると、薄膜トランジスタQ0はデ
ータ信号を該当画素の液晶蓄電器CLC0に供給せず、
電荷保存法則によりその画素の液晶蓄電器CLC0の画
素電圧VPは、次の式により決められる。
【0025】Vp=(VL+VR+VcomClC/C
st)/(2+ClC/Cst) ここで、VLは保持蓄電器CST1に連結されている隣
り合う液晶蓄電器CLC1の画素電圧であり、VRは保
持蓄電器CST0に連結されている隣り合う液晶蓄電器
CLC2の画素電圧であり、Clcはこの画素の液晶蓄
電器CLC0の静電容量であり、Cstはこの画素の保
持蓄電器CST0の静電容量である。このとき、Clc
/Cstは1より小さい値でCstが大きいほどClc
/Cstは減少することになるが、このようになると、
画素電圧は隣り合う液晶蓄電器CLC1、CLC2の画
素電圧VL、VRの算術平均に接近する。従って、この
画素の明るさは左右の画素の中間明るさに近接するの
で、自動的に補償され得る。これは、欠陥により薄膜ト
ランジスタの端子が電気的に切断された場合にも同一で
ある。画面の明るさは画面上の物体の境界を除くと漸次
変化するため、かかる構造は特に単色液晶表示装置にお
いて非常に有利である。3色相のカラーフィルタからな
るカラーパネルの場合、このような自動補償の目的を達
成するためには、その傍の三番目の隣接した画素、すな
わち同一色を現す画素同士保持蓄電器CSTを連結する
ことが好ましい。しかしながら、このように自動補償を
目標にしない場合にはカラーパネルであってもその左右
の隣接した画素に連結してもよい。
【0026】図5は上下の画素、すなわち同一列の隣り
合う画素の薄膜トランジスタのドレイン端子が保持蓄電
器CSTの二つの端子にそれぞれ連結されるようにした
構造であって、本発明の実施例2に従う薄膜トランジス
タ液晶表示装置の等価回路図である。図5に示すよう
に、多数のゲート線GL、データ線DL、液晶蓄電器C
LCおよび薄膜トランジスタQが配列されている。
【0027】保持蓄電器CSTの二つの端子は1行に属
する隣り合う二つの画素の薄膜トランジスタQのドレイ
ン端子にそれぞれ連結されている。結局、1画素の薄膜
トランジスタのドレイン端子には二つの保持蓄電器が連
結されており、各画素は二つの保持蓄電器を有すること
になる。図5に示した液晶表示装置の修理方法について
図6を参照して説明する。
【0028】1画素の薄膜トランジスタQ0に欠陥が生
じると、図6に示すように、不良である薄膜トランジス
タQ0のドレイン端子を切断し不良である薄膜トランジ
スタQ0をこれと連結されている液晶蓄電器CLC0お
よび保持蓄電器CST0、CST1から分離する。そう
すると、実施例1でのように、不良薄膜トランジスタQ
0のある画素の明るさは上下の画素の明るさの算術平均
に近接した値に与えられるので、自動的に補償されるこ
とができる。この場合、白黒パネルばかりでなく、カラ
ーパネルにも上下の画素が同一色を表示すると適用可能
である。
【0029】隣接した二つの画素であればどちらでも保
持蓄電器CSTを通じて連結することができる。例え
ば、1画素はその画素の左右および上下の四方全てに連
結することができる。具体的には、保持蓄電器CSTの
一端子を、左側または右側および上方または下方の隣接
画素と保持蓄電器CSTを通じて連結することができ、
これを本発明の実施例3に従う液晶表示装置の等価回路
図である図7に示す。
【0030】図7に示すように、すべての二つの隣接画
素のドレイン電極は保持蓄電器CSTを通じて互いに連
結されており、これに従い各画素は四つの保持蓄電器C
STを有する。前述した方法で形成した保持蓄電器CS
Tを有する液晶表示装置の基板構造について詳細に説明
する。
【0031】図8は本発明の実施例4に従う薄膜トラン
ジスタ液晶表示装置の配置図であり、図9は図8のIX−
IX'線に沿い切断して示す断面図である。図8および図
9に示すように、透明な絶縁基板100上に横方向に走
査信号を伝達するゲート線10が形成されており、ゲー
ト線の分枝であるゲート電極11が形成されている。基
板100上にはさらに縦方向に保持容量電極21、22
がゲート線10と分離形成されており、横方向分枝21
1、221を有している。ゲート線10およびゲート電
極11を含むゲート配線と保持容量電極21、22とそ
の分枝211、221を含む保持配線は互いに分離され
ている。
【0032】ゲート配線10、11および保持配線2
1、22、211、221上が窒化シリコンなどの絶縁
体からなるゲート絶縁膜30で覆われている。ゲート電
極11上のゲート絶縁膜30上には非晶質シリコンなど
からなる薄膜トランジスタのチャンネル層40が形成さ
れており、その上にはドーピングされた非晶質シリコン
などからなる抵抗接触層51、52が形成されている。
抵抗接触層51、52は、ゲート電極11を中心にして
互いに反対側に位置する二つの部分51、52に分けら
れており、チャンネル層40とその上の配線との間の接
触抵抗を小さくすることができる物質であればよい。
【0033】画像信号を伝達する多数のデータ線60、
65がゲート絶縁層30上に縦方向に形成されており、
ゲート線10および保持容量電極21、22の分枝21
1、221と交差する。従って、各分枝211、221
の端部およびこれと連結された保持容量電極21、22
はデータ線60、65に対し互いに反対側に位置する。
【0034】ドーピングされた非晶質シリコン層51、
52上にはデータ線60、65と連結されたソース電極
61とドレイン電極62がそれぞれ形成されている。こ
こで、ゲート電極10、ゲート絶縁膜30、チャンネル
層40、抵抗性接触層51、52、ソースおよびドレイ
ン電極61、62は薄膜トランジスタをなす。
【0035】データ線60、65、ソース電極61およ
びドレイン電極62を含むデータ配線とチャンネル層4
0上には保護膜70が覆われており、保護膜70にはド
レイン電極62の一部を露出させる接触口71が形成さ
れており、保護膜70とゲート絶縁膜30には保持容量
電極21、22の分枝211、221の端部を露出させ
る接触口72、73が形成されている。保護膜70上の
ゲート線10とデータ線60とで取り囲まれた画素領域
には画素電極81、82、83が形成されている。画素
電極82は保護膜70に形成された接触口71を通じて
ドレイン電極62と連結されており、保持容量電極22
と重畳され保持蓄電器を形成し、隣接した画素領域の保
持容量電極21とは接触口72および分枝211を通じ
て連結されている。ここで、画素電極81、82、83
は反対側基板(図示省略)に形成されている基準電極
(図示省略)と共に液晶蓄電器をなす。
【0036】以下、このような薄膜トランジスタ液晶表
示装置の動作について説明する。まず、表示しようとす
る画素のゲート電極11にゲート線10を通じてゲート
オン電圧を印加し薄膜トランジスタを導通させた後、画
像信号を現すデータ電圧をデータ線60を通じてソース
電極61に印加しこのデータ電圧が薄膜トランジスタの
チャンネルを通じてドレイン電極62に伝達されるよう
にする。そうすると、ドレイン電極62に伝達された電
圧が画素電極82に伝達され、画素電極82と、反対側
基板に形成されている共通電極(図示省略)の電位差に
より二つの基板の間に電界が形成される。この電界の強
さはデータ電圧の大きさにより調節され、電界が形成さ
れると二つの基板の間の液晶分子が電界方向に沿い動く
ことになり、これによって基板に透過される光量が調節
される。
【0037】しかしながら、この場合、画素電極と反対
側基板の共通電極の間にある液晶物質に電界が続けて同
方向に印加されると液晶が劣化されるため、電界方向を
続けて変更しなければならない。すなわち、共通電極電
圧に対する画素電極電圧(データ電圧)値を陽、陰交互
にしなければならない。このような駆動方式を反転駆動
方式といい、反転駆動方式としてはフレーム反転、ライ
ン反転、ドット反転およびカラム反転駆動方式などがあ
る。
【0038】フレーム反転は共通電極電圧に対する画素
電極電圧の極性がフレーム単位に変わる方式であり、ラ
イン反転は一つの行を単位に共通電極電圧に対する画素
電極電圧の極性が変わる方式であり、ドット反転は一つ
の画素を単位に共通電極電圧に対する画素電極電圧の極
性が変わる方式である。一方、一つのゲート線が選択さ
れ、そのゲート線に走査信号が伝達されると、そのゲー
ト線に連結された行の画素などは印加されたデータ電圧
によりそれぞれ信号が伝達される。この画素電圧は次の
画像信号が入力されるまで液晶蓄電器CLCと保持蓄電
器CSTにより保持しなければならない。本発明の実施
例においては各画素の電圧は隣接した保持蓄電器CST
の基準電圧になる。
【0039】しかしながら、フレーム反転の場合、全体
的に白色または黒色を表示するときには隣接した画素は
すべて同電圧を有することになる。従って、保持蓄電器
CSTをなす二つの電極の間に電圧差が殆ど生じないこ
とになり、これによって保持蓄電器CSTの電極間の誘
電体を通じて非常に小さい漏洩電流のみが流れることに
なり、保持蓄電器CSTの間の誘電体の信頼度を向上さ
せるばかりでなく、液晶表示装置の寿命を延長させるこ
とができる。
【0040】本発明の実施例4に従う保持蓄電器を有す
る液晶表示装置に対し保持蓄電器CSTが画素の漏洩電
流に対応し保持できる電圧保持率をシミュレーションし
た結果を図10ないし図12に示す。3*9の画素配列
を有するセルについてシミュレーションし、液晶物質の
抵抗RLCは場合によって変化させた。共通電極に印加
される電圧は5Vに保持し、データ電圧は1Vと10V
に印加した。
【0041】図10は、ライン反転方式において、二番
目の行の五番目の列の画素に対しシミュレーションし
た、時間に対する画素の電圧変化を示す。ここで、すべ
てのデータ電圧は1行に対する書き込み時間の間に10
Vに保持し、液晶物質の抵抗RLCが1*1011Ωであ
る。図10において(a)と(c)は同一の曲線で示し
ており、それぞれ実施例4に従う液晶表示装置と保持畜
電器CSTのない従来の液晶表示装置の画素電圧を示
し、点線で示す曲線(b)は通常の独立配線方式の液晶
表示装置の画素電圧を示している。
【0042】図10に示すように、本発明および保持畜
電器CSTのない従来の液晶表示装置の画素電圧(a)
と(c)においては、漏洩電流が大きいため、従来の独
立配線方式の画素電圧(b)に比べて画素電極電圧が低
下する。本発明の実施例に従う液晶表示装置の場合、は
同一の程度の漏洩電流により隣接画素の電圧が同時に急
激に減少することによっても影響を受ける。
【0043】ある一つの画素の漏洩電流が他の画素に比
べて大きい場合には異なる結果が現われるが、この結果
を図11に示す。この場合、液晶物質の抵抗RLCは5
*1010Ωである。図11をみると、本発明の実施例に
従う液晶表示装置の画素電圧(a)が通常の独立配線方
式の液晶表示装置の場合(b)に比べて急激に減少する
が、保持蓄電器のない液晶表示装置の場合(c)に比べ
ては徐々に減少することがわかる。
【0044】図12はドット反転方式の場合である。こ
のシミュレーションにおいて奇数番目のデータ線の電圧
は10Vであり、偶数番目のデータ線の電圧は1Vであ
る。そして、液晶物質の抵抗RLCは1*1011Ωであ
る。図12に示すように、本発明の実施例に従う液晶表
示装置の画素電圧の変化(a)が、従来の独立配線方式
の液晶表示装置の場合(b)や保持蓄電器のない液晶表
示装置の場合(c)に比べて緩やかであることがわか
る。
【0045】図13はドット反転方式の場合、画素を充
電する間と充電直後の画素電圧の変化を示している。本
発明の実施例に従う液晶表示装置は、充電時間(a)は
従来の独立配線方式や保持容量のない液晶表示装置の場
合(b)または(c)に比べてもっと長い。これは保持
畜電器CSTの二つの端子間の電圧差が大きいためであ
る。
【0046】さらに、本発明に従う液晶表示装置は、キ
ックバック電圧Vkbは従来の独立配線方式の液晶表示
装置の場合に比べて大きく、保持容量電極のない場合と
同一である。キックバック電圧が大きくなるのは、ゲー
ト電圧が降下するときにカップリングによる隣接画素の
電圧降下が同時に起こるためである。図4に示す修理画
素の電圧は前述したように、隣接画素電極の電圧により
決まり、これを図14に示す。上側曲線が修理画素の左
右にある画素の画素電圧を示し、下側曲線が修理画素の
画素電圧を示す。すなわち、不良画素の電圧は左右の隣
接した画素の電圧により決められる。
【0047】本発明による液晶表示装置を中間調表示が
可能な5対8の大きさと234*400(*3)の解像度
を有するパネルに製作して実験した結果、クロストーク
とフリッカは発生せず、通常の液晶表示装置と同一の程
度の表示性能を示すことが確認された。図15は本発明
の実施例5に従う液晶表示装置の平面図であり、図16
は図15のXVI−XVI'線に沿い示す断面図である。
【0048】本発明の実施例5に従う液晶表示装置は互
いに平行し1つの基板にすべて形成されている線形画素
電極と線形共通電極とを有している。図15および図1
6に示すように、透明な絶縁基板100上に横方向に走
査信号を伝達するゲート線20が形成されており、ゲー
ト線20の一部はゲート電極になる。ゲート線20と平
行に外部からの共通信号を伝達する共通電極線90が基
板上に形成されており、共通電極線90は縦方向に平行
に距離をもって基板上に形成されている多数の線形共通
電極91と連結されている。基板100上にはさらにゲ
ート線20と平行に保持容量電極11、12がゲート線
20を含むゲート配線および共通電極線90および共通
電極91を含む共通信号配線と分離形成されている。
【0049】ゲート配線20、共通信号配線90、9
1、保持容量電極11、12上が窒化シリコンなどから
なるゲート絶縁膜30で覆われているが、ゲート絶縁膜
30には保持容量電極11、12の一部を露出させる接
触口31、32が形成されている。ゲート線20の一部
であるゲート電極上のゲート絶縁膜30上には非晶質シ
リコンなどからなる薄膜トランジスタのチャンネル層4
0が形成されており、その上にはドーピングされた非晶
質シリコンなどからなる抵抗接触層51、52がゲート
線20を中心にして両側に二つの部分に分離形成されて
いる。
【0050】画像信号を伝達する多数のデータ線60が
ゲート絶縁層30上に縦方向に形成されており、ゲート
線10および保持容量電極11、12と交差する。従っ
て、各保持容量電極11の両端はデータ線60に対し互
いに反対側に位置する。ドーピングされた非晶質シリコ
ン層51、52上にはデータ線60と連結されたソース
電極61とドレイン電極62がそれぞれ形成されてい
る。
【0051】ここで、ゲート電極10、ゲート絶縁膜3
0、チャンネル層40、抵抗性接触層51、52、ソー
スおよびドレイン電極61、62は薄膜トランジスタを
なす。ドレイン電極62は横方向に長く延長されゲート
絶縁膜30を間にもって保持容量電極11と重畳されて
おり、隣接した画素の保持容量電極12とゲート絶縁膜
30に形成されている接触口32を通じて連結されてい
る。すなわち、ドレイン電極62が保持蓄電器の一端子
になり、ドレイン電極62とゲート絶縁膜30とを間に
もって重畳されている保持容量電極11が保持蓄電器の
他端子になる。
【0052】一方、ドレイン電極62は縦方向に共通電
極91と交互に平行に形成されている画素電極63と連
結されている。ソース電極61、ドレイン電極62およ
び画素電極63上には窒化シリコンなどからなる保護膜
70が形成されている。本発明の実施例5においては保
護膜70が基板の全面を覆っているが、画素領域におい
て液晶物質を駆動するための十分な電気場を確保するな
どの他の必要に従っては一部を除去することもできる。
【0053】以下、本発明の実施例5に従う薄膜トラン
ジスタ液晶表示装置の基板を製造する方法について詳細
に説明する。図17ないし図20は本発明の実施例に従
う薄膜トランジスタ液晶表示装置の基板を製造する過程
を示す断面図である。このような薄膜トランジスタ液晶
表示装置の基板を製造するためには5枚のマスクを必要
とする。
【0054】まず、図17に示すように、基板上にアル
ミニウムなどの金属を蒸着し第1マスクを用いてパター
ニングしゲート線20、共通電極線90(図示せず)、
共通電極91(図示せず)および保持容量電極11、1
2を形成する。次に、図18に示すように、窒化シリコ
ンや有機絶縁膜などを蒸着してゲート絶縁膜30を形成
し、水素化非晶質シリコン層40とドーピングされた水
素化非晶質シリコン層50とを順に蒸着し、第2マスク
を用いて上記二つの層を島状にパターニングする。
【0055】図19に示すように、第3マスクを用いて
ゲート絶縁膜30をパターニングし、保持容量電極1
1、12の一部を露出させる接触口31、32を形成す
る。図20に示すように、クロムなどの金属を蒸着し、
第4マスクを用いてパターニングし、データ線60、ソ
ース電極61、ドレイン電極62および画素電極63な
どのデータ配線をする。ドーピングされた非晶質シリコ
ン層50をエッチングして抵抗接触層51、52を完成
し、抵抗接触層51、52の間の非晶質シリコン層50
を露出させる。
【0056】最終に、基板の全面に窒化シリコンや有機
絶縁膜などを蒸着し図15および図16に示すように、
保護膜70を形成する。本発明の実施例6においては十
分な保持容量を確保するために画素電極を連結する連結
部を形成し、この連結部が共通電極線と重畳されるよう
にする。図21は本発明の実施例6に従う薄膜トランジ
スタ液晶表示装置の配置図である。
【0057】図21に示すように、画素領域に縦方向に
形成されている画素電極63を互いに連結する画素電極
線64が形成されゲート絶縁膜30を間にもって共通電
極線90と重畳されている。このようになると、画素電
極線64と共通電極線90との間で保持容量が形成され
るので、本発明の実施例5に比べもっと大きい保持容量
を得ることができる。その他の構造は図15および図1
6に示す実施例5と同様である。
【0058】一方、前述したような隣接画素の画素電極
に一端子が連結される保持蓄電器を有する液晶表示装置
において各保持蓄電器CSTの基準電圧は隣接画素の電
圧になるが、図3に示す実施例からみられるように、最
初に始める画素の一方の保持蓄電器は基準電圧なしに切
られて孤立(floating)し、最終端の画素は該当画素のス
イッチング素子に二つずつの保持蓄電器が連結されてい
る他の画素とは異なり、一つの保持蓄電器のみが連結さ
れることになる。かかる問題点を解決するために図22
ないし図24を参照して本発明の実施例7ないし9につ
いて説明する。
【0059】図22ないし図24は実施例7ないし9に
従う薄膜トランジスタ液晶表示装置の等価回路図であ
る。図22に示すように、まず、画像を表示するに用い
られる画素P11、P12、P21、P22からなる画
素列の両端に1列ずつの画素P10、P20、P1f、
P2fをさらに形成する。すなわち、画素P11、P1
2、P21、P22には二つの保持蓄電器が連結されて
いるようにし、左側画素P10、P20に連結されてい
る二つの保持蓄電器のうち、一つの1電極は孤立してお
り、最右側の画素P1f、P2fには一つの保持蓄電器
のみが連結されており、この画素等P10、P20、P
1f、P2fは画像を表示するに用いない補助画素にな
るようにする。
【0060】他の方法としては、図23に示すように、
左側画素P11、P21の保持蓄電器の孤立した基準端
子を前段ゲート線と連結し、右側画素P12、P22の
右側にはスイッチング素子に保持蓄電器が一つだけ連結
されていない側には補助画素P1f、P2fを1列以上
置くことである。また、他の方法としては、図24から
みられるように、最初列および最終列の両側にそれぞれ
補助画素P10、P20、P1f、P2fを1列以上形
成し、最左側に形成されている補助画素P10、P20
の孤立した端子を前段ゲート線に連結することである。
【0061】図5には図示していないが、上記のような
問題点が実施例2においても発生し得るが、同様の方法
で解決することができる。すなわち、全画素の上下に孤
立した保持蓄電器や一つの保持蓄電器を有する補助画素
行を付加し、これらを画像を表示するに用いないことで
ある。 また、実施例3においては、補助画素列と行と
を画素列の上下左右に加えることができる。
【0062】
【発明の効果】本発明の実施例でのように、1画素の保
持蓄電器の一電極は該当画素のスイッチング素子に連結
し、他電極は隣接画素のスイッチング素子に連結して保
持蓄電器を形成することにより、寄生容量を減少するこ
とができ、スイッチング素子に不良があるときにも欠陥
を容易に修理することができる。
【図面の簡単な説明】
【図1】従来の独立配線方式の薄膜トランジスタ液晶表
示装置の単位画素の等価回路図である。
【図2】従来の前段ゲート方式の薄膜トランジスタ液晶
表示装置の単位画素の等価回路図である。
【図3】本発明の実施例1に従う薄膜トランジスタ液晶
表示装置の等価回路図である。
【図4】図3に示す液晶表示装置において不良画素の修
理方法を示す回路図である。
【図5】本発明の実施例2に従う薄膜トランジスタ液晶
表示装置の等価回路図である。
【図6】図5に示す液晶表示装置において不良画素の修
理方法を示す回路図である。
【図7】本発明の実施例3に従う薄膜トランジスタ液晶
表示装置の等価回路図である。
【図8】本発明の実施例4に従う薄膜トランジスタ液晶
表示装置の平面図である。
【図9】図8のIX−IX'線に沿い示す断面図である。
【図10】本発明の実施例4に従う液晶表示装置の電圧
保持率をシミュレーションしたグラフである。
【図11】本発明の実施例4に従う液晶表示装置の電圧
保持率をシミュレーションしたグラフである。
【図12】本発明の実施例4に従う液晶表示装置の電圧
保持率をシミュレーションしたグラフである。
【図13】本発明の実施例4に従う液晶表示装置のキッ
クバック電圧を示すグラフである。
【図14】本発明の実施例4に従う液晶表示装置におい
て不良画素の画素電極電圧を示すグラフである。
【図15】本発明の実施例5に従う薄膜トランジスタ液
晶表示装置の平面図である。
【図16】図15のXVI−XVI'線に沿い示す断面図であ
る。
【図17】本発明の実施例5に従う薄膜トランジスタ液
晶表示装置の製造過程を示す断面図である。
【図18】本発明の実施例5に従う薄膜トランジスタ液
晶表示装置の製造過程を示す断面図である。
【図19】本発明の実施例5に従う薄膜トランジスタ液
晶表示装置の製造過程を示す断面図である。
【図20】本発明の実施例5に従う薄膜トランジスタ液
晶表示装置の製造過程を示す断面図である。
【図21】本発明の実施例6に従う薄膜トランジスタ液
晶表示装置の平面図である。
【図22】それぞれ本発明の実施例7ないし9に従う薄
膜トランジスタ液晶表示装置の等価回路図である。
【図23】それぞれ本発明の実施例7ないし9に従う薄
膜トランジスタ液晶表示装置の等価回路図である。
【図24】それぞれ本発明の実施例7ないし9に従う薄
膜トランジスタ液晶表示装置の等価回路図である。
【符号の説明】
10 ゲート線 11 ゲート電極 20 ゲート線 21、22 保持容量電極 30 ゲート絶縁膜 40 チャンネル層 51、52 抵抗接触層 60、65 データ線 61 ソース電極 62 ドレイン電極 63 画素電極 64 画素電極線 70 保護膜 71、72、73 接触口 80 画素電極 81、82、83 画素電極 90 共通電極線 100 基板

Claims (18)

    【特許請求の範囲】
  1. 【請求項1】外部からの走査信号を伝達する複数のゲー
    ト線と、 外部からの画像信号を伝達する複数のデータ線と、 第1および第2端子を有する液晶蓄電器との前記ゲート
    線に連結されている第1端子、前記データ線に連結され
    ている第2端子および前記液晶蓄電器の第1端子に連結
    されている第3端子を有するスイッチング素子とをそれ
    ぞれ有しており、行列形態に配列されている複数の画素
    と、 第1端子及び互いに異なる画素のスイッチング素子の第
    3端子に連結されている第2端子をそれぞれ有する複数
    の保持蓄電器とを含み、 前記液晶蓄電器の第2端子は、基準電圧に連結されてお
    り、前記行列の同一行に属し、 互いに隣り合う液晶蓄電器の第1端子には前記基準電圧
    に対し極性が異なる画像信号が印加される液晶表示装
    置。
  2. 【請求項2】前記保持蓄電器の第1および第2端子は、
    それぞれ互いに隣り合う画素のスイッチング素子の第3
    端子に連結されている、請求項1に記載の液晶表示装
    置。
  3. 【請求項3】基板と、 前記基板上に形成されており外部から走査信号を伝達す
    るゲート線と、 前記ゲート線と連結されている複数のゲート電極と、 前記基板上に前記ゲート線およびゲート電極と分離形成
    されている複数の線形共通電極と、 前記基板上に前記ゲート線、前記ゲート電極および前記
    共通電極と分離形成されている複数の保持容量電極と、 前記ゲート線、ゲート電極、共通電極および保持容量電
    極を覆っており、前記保持容量電極の一部を露出させる
    複数の接触口を有しているゲート絶縁膜と、 前記ゲート電極上の前記ゲート絶縁膜上に形成されてい
    るチャンネル層と、 前記チャンネル層上に形成されており、互いに分離した
    第1および第2部分をそれぞれ有する複数の接触層と、 前記接触層の第1部分上にそれぞれ形成されている複数
    のソース電極と、 前記接触層の第2部分上に形成されている第1部分と、
    前記ゲート絶縁膜上に前記第1部分と連結されるように
    それぞれ形成されており、前記保持容量電極のうち、一
    つとそれぞれ重畳されて保持蓄電器をなし、前記ゲート
    絶縁膜に形成されている前記接触口のうちの一つを通じ
    て他の保持容量電極と連結されている第2部分をそれぞ
    れ含む複数のドレイン電極と、 前記ゲート絶縁膜上に前記共通電極と平行に交互に形成
    されており、前記ドレイン電極と連結されている複数の
    線形画素電極と、 前記ソース電極と連結されており、外部から画像信号を
    伝達するデータ線とを含む液晶表示装置。
  4. 【請求項4】前記各ドレイン電極は二つ以上の隣り合う
    保持容量電極と連結されている、請求項3に記載の液晶
    表示装置。
  5. 【請求項5】前記基板上に前記共通電極と連結形成され
    ており、外部からの共通信号を伝達する共通信号線と、 前記ゲート絶縁膜上に前記画素電極と連結形成されてお
    り、前記ゲート絶縁膜を間にもって前記共通電極線と重
    畳されている画素電極線とをさらに含む、請求項4に記
    載の薄膜トランジスタ液晶表示装置。
  6. 【請求項6】基板上にゲート線と、前記ゲート線に連結
    されているゲート電極と、前記ゲート線および前記ゲー
    ト電極と分離されている複数の共通電極と、前記ゲート
    線、ゲート電極および共通電極と分離されている保持容
    量電極とを基板上に形成する段階と、 前記ゲート線、ゲート電極、共通電極及び保持容量電極
    上にゲート絶縁膜を形成する段階と、 前記ゲート電極上の前記ゲート絶縁膜上に非晶質シリコ
    ン層を形成する段階と、 前記非晶質シリコン層上にドーピングされた非晶質シリ
    コン層を形成する段階と、 前記ゲート絶縁膜に前記保持容量電極の一部を露出させ
    る接触口を形成する段階と、 データ線、前記データ線および前記ドーピングされた非
    晶質シリコン層に連結されているソース電極と、前記ド
    ーピングされた非晶質シリコン層に連結されているドレ
    イン電極と、前記ドレイン電極と連結されており、前記
    保持容量電極のうちの一つと重畳されており、前記接触
    口を通じて他の保持容量電極と連結されている画素電極
    とを形成する段階とを含む薄膜トランジスタ液晶表示装
    置の製造方法。
  7. 【請求項7】両端に位置する第1および第2画素を含む
    画素群を含む液晶表示装置において、 各画素は液晶蓄電器と、スイッチング素子と、第1およ
    び第2端子を有している保持蓄電器とを含み、 各画素の保持蓄電器の第1端子はその画素のスイッチン
    グ素子に連結されており、前記第1画素を除いた各画素
    の保持蓄電器の第2端子は他の画素のスイッチング素子
    に連結されていて、前記第2画素を除いた各画素のスイ
    ッチング素子は少なくとも二つの保持蓄電器と連結され
    ており、 前記第1および第2画素のうち、少なくとも一つは画像
    を表示するに用いない液晶表示装置。
  8. 【請求項8】隣り合う画素のスイッチング素子は、前記
    保持蓄電器のうちの一つを通じて互いに連結されてい
    る、請求項7に記載の液晶表示装置。
  9. 【請求項9】前記第1画素の保持蓄電器の第2端子は孤
    立している、請求項8に記載の液晶表示装置。
  10. 【請求項10】液晶蓄電器、スイッチング素子および前
    記スイッチング素子に連結されている第1端子と第2端
    子とを含む第1保持蓄電器をそれぞれ有している複数の
    第1画素を含む第1画素群と、 前記第1画素群の一端に位置し、液晶蓄電器、スイッチ
    ング素子及び前記スイッチング素子に連結されている第
    1端子と第2端子とを有している第2保持蓄電器を含む
    第2画素と、 液晶蓄電器とスイッチング素子とを含
    み、前記第1画素群の一端に位置する第3画素とを含
    み、 前記各第1画素の第1保持蓄電器の第2端子は他の第1
    または第3画素のスイッチング素子に連結されており、
    前記第2保持蓄電器の第2端子は前記第1および第3画
    素のうちの少なくとも一つに連結されており、前記第1
    画素のスイッチング素子は第1および第2保持蓄電器の
    うち、少なくとも一つと連結されており、前記第3画素
    のスイッチング素子は前記第1および第2保持蓄電器の
    うちの一つにのみ連結されており、 前記第3画素は画像を表示するに用いない液晶表示装
    置。
  11. 【請求項11】前記第1ないし第3画素のうち互いに隣
    り合う二つのスイッチング素子は、前記第1および第2
    保持蓄電器のうちの一つを通じて互いに連結されてい
    る、請求項10に記載の液晶表示装置。
  12. 【請求項12】前記第2画素のスイッチング素子に一端
    子が連結されており、他の一端子は孤立している第3保
    持蓄電器をさらに含む、請求項11に記載の液晶表示装
    置。
  13. 【請求項13】第1端子および第2端子を有する液晶蓄
    電器と、ゲート端子、ソース端子及び前記液晶蓄電器の
    第1端子に連結されているドレイン端子を有する薄膜ト
    ランジスタとを含み、行列形態に配列されている複数の
    画素と、 一行に属する画素のゲート端子にそれぞれ連結されてい
    る複数のゲート線と、 一列に属する画素のソース端子にそれぞれ連結されてい
    る複数のデータ線と、 一行に属する画素のうち、隣り合う二つのドレイン端子
    にそれぞれ連結されている第1および第2端子をそれぞ
    れ有する複数の第1保持蓄電器と、 第1端子と行列の第1端部に位置する第1列に属する画
    素のうちの一つのドレインに連結されている第2端子と
    を有する複数の第2保持蓄電器とを含み、 前記第1列の各画素のドレイン端子は、一つの第1保持
    蓄電器の第1および第2端子のうち、いずれかの一つお
    よび一つの第2保持蓄電器の第2端子と連結されてお
    り、前記第1列の反対側端部に位置する第2列の画素の
    ドレイン端子は、一つの第1保持蓄電器の第1および第
    2端子のうちいずれかの一つにのみ連結されており、第
    1列および第2列を除いた残りの列の画素のドレイン端
    子は、二つの第1保持蓄電器と連結されており、前記第
    1列および第2列のうち、一列の画素は画像表示に用い
    ない液晶表示装置。
  14. 【請求項14】前記第2保持蓄電器の第1端子は孤立し
    ている、請求項13に記載の液晶表示装置。
  15. 【請求項15】第1行の画素のドレインに連結されてい
    る前記第2保持蓄電器の第1端子は、前記第1行に隣り
    合う行の画素のゲート端子と連結されたゲート線と連結
    されている、請求項13に記載の液晶表示装置。
  16. 【請求項16】前記第1列および第2列の画素はいずれ
    も画像表示に用いない、請求項13に記載の液晶表示装
    置。
  17. 【請求項17】前記第2保持蓄電器の第1端子は孤立し
    ている、請求項16に記載の液晶表示装置。
  18. 【請求項18】第1行の画素のドレインに連結されてい
    る前記第2保持蓄電器の第1端子は、前記第1行に隣り
    合う行の画素のゲート端子と連結されたゲート線と連結
    されている、請求項17に記載の液晶表示装置。
JP23817898A 1997-12-31 1998-08-25 液晶表示装置およびその製造方法 Expired - Fee Related JP4298819B2 (ja)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR1019970080231A KR100476597B1 (ko) 1997-12-31 1997-12-31 박막 트랜지스터 액정 표시 장치
KR1019980015092A KR100552288B1 (ko) 1998-04-28 1998-04-28 박막트랜지스터액정표시장치
KR1998P17138 1998-05-13
KR1997P80231 1998-05-13
KR1019980017138A KR100529572B1 (ko) 1998-05-13 1998-05-13 박막 트랜지스터 액정 표시 장치
KR1998P15092 1998-05-13

Publications (2)

Publication Number Publication Date
JPH11202369A true JPH11202369A (ja) 1999-07-30
JP4298819B2 JP4298819B2 (ja) 2009-07-22

Family

ID=27349665

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23817898A Expired - Fee Related JP4298819B2 (ja) 1997-12-31 1998-08-25 液晶表示装置およびその製造方法

Country Status (2)

Country Link
JP (1) JP4298819B2 (ja)
TW (1) TW384408B (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100531478B1 (ko) * 2002-08-16 2005-11-28 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 구동방법
CN1332250C (zh) * 2000-05-19 2007-08-15 精工爱普生株式会社 电光装置和投影仪
JP2010164939A (ja) * 2009-01-16 2010-07-29 Samsung Electronics Co Ltd アレイ基板及びその製造方法
WO2010089922A1 (ja) * 2009-02-03 2010-08-12 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
US8570453B2 (en) 2009-02-03 2013-10-29 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display unit, liquid crystal display device and television receiver

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1332250C (zh) * 2000-05-19 2007-08-15 精工爱普生株式会社 电光装置和投影仪
KR100531478B1 (ko) * 2002-08-16 2005-11-28 엘지.필립스 엘시디 주식회사 액정표시패널 및 그 구동방법
JP2010164939A (ja) * 2009-01-16 2010-07-29 Samsung Electronics Co Ltd アレイ基板及びその製造方法
WO2010089922A1 (ja) * 2009-02-03 2010-08-12 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
US8547492B2 (en) 2009-02-03 2013-10-01 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit and television receiver
US8570453B2 (en) 2009-02-03 2013-10-29 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display unit, liquid crystal display device and television receiver

Also Published As

Publication number Publication date
TW384408B (en) 2000-03-11
JP4298819B2 (ja) 2009-07-22

Similar Documents

Publication Publication Date Title
US6256076B1 (en) Liquid crystal displays having switching elements and storage capacitors and a manufacturing method thereof
US9905191B2 (en) Display device and driving method thereof
TWI403812B (zh) 薄膜電晶體陣列面板及包含該薄膜電晶體陣列面板之液晶顯示器
US8471974B2 (en) Array substrate, display panel having the same and method of manufacturing the same
JPH11142888A (ja) 液晶表示装置及びその検査方法
KR20100019601A (ko) 표시 장치
KR20080075687A (ko) 박막 트랜지스터 기판 및 이를 구비하는 액정 표시 장치
KR100286489B1 (ko) 액티브 매트릭스형 표시장치
KR101419226B1 (ko) 액정표시장치
JP4298819B2 (ja) 液晶表示装置およびその製造方法
KR101844907B1 (ko) 액정표시장치용 어레이기판 및 그 수리방법
KR100844804B1 (ko) 액정표시패널의 어레이기판
JPH02234127A (ja) 液晶表示装置
JPH02234122A (ja) 液晶表示装置
US7256861B2 (en) Liquid crystal display device
JPH0358027A (ja) 液晶表示装置
JP2796283B2 (ja) 液晶表示装置
KR100552288B1 (ko) 박막트랜지스터액정표시장치
JPH0356939A (ja) 液晶表示装置
JPH03269521A (ja) 液晶表示装置
JPH01217323A (ja) 液晶表示装置
JPH0359518A (ja) 表示装置
JPH03271718A (ja) 液晶表示装置
JPH0356931A (ja) カラー液晶表示装置
JPH0351819A (ja) 液晶表示装置

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20050401

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20050627

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050824

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081007

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081211

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090407

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090416

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120424

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130424

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130424

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130424

Year of fee payment: 4

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140424

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees