JPH11119738A - 表示データの記憶装置 - Google Patents

表示データの記憶装置

Info

Publication number
JPH11119738A
JPH11119738A JP9278673A JP27867397A JPH11119738A JP H11119738 A JPH11119738 A JP H11119738A JP 9278673 A JP9278673 A JP 9278673A JP 27867397 A JP27867397 A JP 27867397A JP H11119738 A JPH11119738 A JP H11119738A
Authority
JP
Japan
Prior art keywords
display
dot data
cpu
character
flash memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9278673A
Other languages
English (en)
Inventor
Hiroshi Osawa
博 大澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP9278673A priority Critical patent/JPH11119738A/ja
Publication of JPH11119738A publication Critical patent/JPH11119738A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】 表示パネルに表示される全てのキャラクタの
為のドットデータを格納するメモリの総記憶容量を削減
する。 【解決手段】 固定されたキャラクタの為のドットデー
タ、変更の可能性が低いキャラクタの為のドットデー
タ、及び変更の可能性が高いキャラクタの為のドットデ
ータ等、全てのキャラクタの為のドットデータをフラッ
シュメモリ7に書き込む様にした。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶等の表示駆動
回路を内蔵するマイクロコンピュータに用いて好適な表
示データの記憶装置に関する。
【0002】
【従来の技術】近年、液晶パネル付の電子機器の普及が
著しい。液晶パネルへのキャラクタ(文字、数字、絵
等)の表示は、液晶駆動回路を内蔵したマイクロコンピ
ュータを使用することによって実現される。液晶パネル
で確認できるキャラクタはドット単位の点灯及び消灯の
集合体である。液晶駆動回路は、キャラクタの為のドッ
トデータ(点灯の時は論理値「1」、消灯の時は論理値
「0」)が液晶パネルの表示位置と1対1に対応するア
ドレスに格納される表示RAMを有する。液晶パネルに
表示される全てのキャラクタの為のドットデータは、マ
スクROMにテーブルデータとして格納されている。そ
して、液晶パネル上のキャラクタの表示状態を変更する
時、ROMから読み出されたプログラムデータの解読結
果に従い、マスクROMからキャラクタの表示状態の変
更に対応するドットデータを読み出し、表示RAMの内
容を書き換えると言う動作を繰り返していた。尚、マス
クROMは、マイクロコンピュータに内蔵しても内蔵し
なくても何れでもよい。
【0003】
【発明が解決しようとする課題】ところで、マスクRO
Mは、集積回路の製造工程で複数のマスクを使用して論
理値「1」又は論理値「0」のデータを予め焼き付けて
しまう構造の為、一旦焼き付けたデータを書き換えるこ
とはできない。そこで、マスクROMには、液晶パネル
に表示される全てのキャラクタの為のドットデータが書
き込まれる。しかし、キャラクタの変化数が多いと、マ
スクROMの記憶容量がキャラクタの変化数に応答して
大きくなり、集積回路が大きくなってしまう問題があ
る。また、マスクROMのデータ変更には多額の開発費
及び長期の開発時間を要する為、複数機種の液晶パネル
付の電子機器の間で液晶表示の為のマスクROMを共用
できることが望ましい。しかし、マスクROMを共用す
ると、汎用性が得られる反面、或る機種の電子機器は、
他の機種の電子機器が必要とするキャラクタ表示の為の
ドットデータを不要であるにも関わらず共有しなければ
ならない弊害が生じる。
【0004】また、スタティックRAMはデータを書き
換えできる特性を有する為、マスクROMの代わりに使
用できるが、揮発性であるが故に実用的ではない。そこ
で、本発明は、キャラクタの変化数が多くなっても、チ
ップ面積が大きくなるのを防止できる表示データの記憶
装置を提供することを目的とする。
【0005】
【課題を解決するための手段】本発明は、前記問題点を
解決する為に成されたものであり、 CPUと、前記C
PUを動作制御する為のプログラムデータが格納された
ROMと、前記CPUからの指示に従い表示パネルにキ
ャラクタを表示する表示駆動回路と、前記CPUからの
指示に従い前記表示パネルに表示すべきキャラクタを構
成するドットデータが前記表示パネルの表示位置と1対
1に対応するアドレスに格納される表示RAMと、を有
するマイクロコンピュータにおいて、前記表示パネルに
表示される全てのキャラクタを構成するドットデータが
格納され、前記CPUからの指示に従い前記表示パネル
に表示すべきキャラクタを構成するドットデータが前記
表示RAMへの格納データとして読み出される、一括又
は部分的な電気消去且つ書き込み読み出しが可能な不揮
発性メモリと、を備えたことを特徴とする。
【0006】また、前記不揮発性メモリはフラッシュメ
モリであることを特徴とする。
【0007】
【発明の実施の形態】本発明の詳細を図面に従って具体
的に説明する。図1は本発明の表示データの記憶装置を
示すブロック図である。図1において、(1)はROM
であり、マイクロコンピュータの演算処理動作を制御す
る為のプログラムデータが格納されたものである。
(2)はCPUであり、ROM(1)から読み出された
プログラムデータの解読結果に従い、各種演算処理を実
行するものである。尚、CPU(2)は、プログラムカ
ウンタ、インストラクションレジスタ、インストラクシ
ョンデコーダ、アキュムレータ、演算論理ユニット等か
ら構成される。(3)は液晶パネルであり、複数のコモ
ン電極及び複数のセグメント電極がマトリクス配置され
たものである。尚、コモン電極及びセグメント電極の交
点がドットの点灯又は消灯の位置となる。(4)は液晶
駆動回路であり、表示RAM(5)から読み出されたド
ットデータに従い、液晶パネル(3)を構成する複数の
コモン電極の何れかを選択するコモン駆動信号と、液晶
パネル(3)を構成する複数のセグメント電極の何れか
を選択するセグメント駆動信号とを出力するものであ
る。尚、液晶パネル(3)の選択されたコモン電極及び
セグメント電極の交点が点灯する。(5)は表示RAM
であり、液晶パネル(3)にキャラクタ(文字、数字、
絵等)表示の為のドットデータ(ドット点灯の時は論理
値「1」、ドット消灯の時は論理値「0」)が書き込ま
れるものである。尚、表示RAM(5)のアドレスは液
晶パネル(3)の表示位置と1対1に対応しており、表
示RAM(5)の書き込み内容は液晶パネル(3)のキ
ャラクタの表示状態が変更される毎に書き換えられる。
(6)は液晶制御回路であり、液晶表示の為のクロック
周波数の設定、液晶表示の為のコントラストの調整、液
晶表示のオンオフの制御、液晶表示の水平方向及び垂直
方向のドット数の設定等を行うものである。尚、液晶制
御回路(6)の動作クロックとCPU(2)の動作クロ
ックとは独立したものであり、液晶制御回路(6)は表
示RAM(5)の読み出し動作に使用される。
【0008】(7)はフラッシュメモリであり、液晶パ
ネル(3)に表示される全てのキャラクタの為のドット
データ、即ち、固定されたキャラクタの為のドットデー
タ、変更の可能性が低いキャラクタの為のドットデー
タ、変更の可能性が高いキャラクタの為のドットデータ
等がテーブル参照データとして書き込まれるものであ
る。
【0009】さて、表示RAM(5)の内容を書き換え
る場合、ROM(1)から読み出れたプログラムデータ
の解読結果に従い、フラッシュメモリ(7)がCPU
(2)によってアドレス指定され、フラッシュメモリ
(7)から読み出されたドットデータはCPU(2)内
部のレジスタに保持される。その後、表示RAM(5)
がCPU(2)によってアドレス指定され、CPU
(2)に保持されたドットデータは表示RAM(5)に
書き込まれる。表示RAM(5)のドットデータの書き
換え動作は、液晶パネル(3)のキャラクタを変更する
タイミングに同期して事前に行われる。
【0010】本発明の実施の形態によれば、液晶パネル
(3)に表示される全てのキャラクタの為のドットデー
タをマスクROMに格納するのを止め、フラッシュメモ
リ(7)に書き込む様にした。これより、液晶表示の仕
様が異なる複数の電子機器を製造する場合、それぞれの
電子機器で使用するキャラクタの為のドットデータを電
子機器毎に設けたフラッシュメモリ(7)に書き込めば
よく、1つの電子機器が不要なキャラクタの為のドット
データを保有する不具合を解消でき、キャラクタの為の
ドットデータをテーブル参照データとして格納するフラ
ッシュメモリ(7)の総記憶容量を従来に比べて削減で
きる。
【0011】また、マスクROMとフラッシュメモリ
(7)とを併用し、固定されたキャラクタの為のドット
データ又は変更の可能性が低いキャラクタの為のドット
データをマスクROMに書き込み、且つ、変更の可能性
が高いキャラクタの為のドットデータをフラッシュメモ
リ(7)に書き込む方法も考えられが、マスクROM及
びフラッシュメモリ(7)はそれぞれ製造方法が異なる
が故に製造工程が増えてしまう問題がある。しかし、本
発明の実施の形態の様にフラッシュメモリ(7)のみを
使用すれば、製造工程数も削減できる。
【0012】
【発明の効果】本発明によれば、表示パネルに表示され
る全てのキャラクタの為のドットデータをマスクROM
だけに格納するのを止め、固定されたキャラクタの為の
ドットデータ又は変更の可能性が低いキャラクタの為の
ドットデータをマスクROMに書き込み、且つ、変更の
可能性が高いキャラクタの為のドットデータをフラッシ
ュメモリに書き込む様にした。これより、表示仕様が異
なる複数の電子機器を製造する場合、複数の電子機器の
間で異なるキャラクタの為のドットデータに関しては電
子機器毎に設けたフラッシュメモリに書き込めばよく、
1つの電子機器が不要なキャラクタの為のドットデータ
を保有する不具合を解消でき、キャラクタの為のドット
データをテーブル参照データとして格納するマスクRO
M及びフラッシュメモリの総記憶容量を従来に比べて削
減できる。
【0013】また、マスクROMとフラッシュメモリと
を併用し、固定されたキャラクタの為のドットデータ又
は変更の可能性が低いキャラクタの為のドットデータを
マスクROMに書き込み、且つ、変更の可能性が高いキ
ャラクタの為のドットデータをフラッシュメモリに書き
込む方法も考えられが、マスクROM及びフラッシュメ
モリはそれぞれ製造方法が異なるが故に製造工程が増え
てしまう問題がある。しかし、本発明の様にフラッシュ
メモリのみを使用すれば、製造工程数も削減できる。
【図面の簡単な説明】
【図1】本発明の表示データの記憶装置を示すブロック
図である。
【符号の説明】
(3) 液晶パネル (5) 表示RAM (7) フラッシュメモリ

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 CPUと、前記CPUを動作制御する為
    のプログラムデータが格納されたROMと、前記CPU
    からの指示に従い表示パネルにキャラクタを表示する表
    示駆動回路と、前記CPUからの指示に従い前記表示パ
    ネルに表示すべきキャラクタを構成するドットデータが
    前記表示パネルの表示位置と1対1に対応するアドレス
    に格納される表示RAMと、を有するマイクロコンピュ
    ータにおいて、 前記表示パネルに表示される全てのキャラクタを構成す
    るドットデータが格納され、前記CPUからの指示に従
    い前記表示パネルに表示すべきキャラクタを構成するド
    ットデータが前記表示RAMへの格納データとして読み
    出される、一括又は部分的な電気消去且つ書き込み読み
    出しが可能な不揮発性メモリと、 を備えたことを特徴とする表示データの記憶装置。
  2. 【請求項2】 前記不揮発性メモリはフラッシュメモリ
    であることを特徴とする請求項1記載の表示データの記
    憶装置。
JP9278673A 1997-10-13 1997-10-13 表示データの記憶装置 Pending JPH11119738A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9278673A JPH11119738A (ja) 1997-10-13 1997-10-13 表示データの記憶装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9278673A JPH11119738A (ja) 1997-10-13 1997-10-13 表示データの記憶装置

Publications (1)

Publication Number Publication Date
JPH11119738A true JPH11119738A (ja) 1999-04-30

Family

ID=17600578

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9278673A Pending JPH11119738A (ja) 1997-10-13 1997-10-13 表示データの記憶装置

Country Status (1)

Country Link
JP (1) JPH11119738A (ja)

Similar Documents

Publication Publication Date Title
CN110428767B (zh) 显示面板的驱动电路及显示装置
JP2004219585A (ja) 表示装置、検査装置、記録媒体
US20010035847A1 (en) Liquid-crystal display control apparatus
US20080238866A1 (en) Drawing circuit of electro-optical display device, drawing method of electro-optical display device, electro-optical display device, and electronic apparatus
US9542721B2 (en) Display control device and data processing system
JP4599049B2 (ja) 表示装置及びこれを用いた携帯機器
JP5736666B2 (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の制御回路、電子機器
JP2005140959A (ja) 表示装置及びこれを用いた携帯機器
US11074873B2 (en) Display device and display driving method
JPH10282938A (ja) 表示制御回路及び画像表示装置並びにそれを備えた電子機器
JPH06186942A (ja) 表示装置
JPH11119738A (ja) 表示データの記憶装置
JPH11119739A (ja) 表示データの記憶装置
JP2002311901A (ja) 表示装置
EP0957468A2 (en) Driving circuit for displaying characters on a display panel
JP3316434B2 (ja) 表示用マイクロコンピュータ
JPH06133241A (ja) 画面表示装置
JP4987230B2 (ja) 表示システムのための駆動方法、駆動回路、及び駆動装置
JP2003296095A (ja) 表示方法及び装置
JP2004348142A (ja) 部分表示モードモニタ装置用の動作装置および方法
JP3468652B2 (ja) 表示制御装置および表示装置
JPH10106254A (ja) 半導体集積回路並びにそれを用いた画像表示装置及び電子機器
JP2007071940A (ja) 表示用メモリ
JPH11327530A (ja) 表示駆動回路
JP3263645B2 (ja) 表示用マイクロコンピュータ