JPH10115819A - マトリクス型液晶表示装置およびその駆動方法 - Google Patents

マトリクス型液晶表示装置およびその駆動方法

Info

Publication number
JPH10115819A
JPH10115819A JP9164697A JP16469797A JPH10115819A JP H10115819 A JPH10115819 A JP H10115819A JP 9164697 A JP9164697 A JP 9164697A JP 16469797 A JP16469797 A JP 16469797A JP H10115819 A JPH10115819 A JP H10115819A
Authority
JP
Japan
Prior art keywords
pulse
blanking
state
liquid crystal
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9164697A
Other languages
English (en)
Inventor
Clifford Jones John
クリフォード ジョーンズ ジョン
Rennie Hughes Jonathan
レニー ヒューズ ジョナサン
Harper Anderson Marie
ハーパー アンダーソン マリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
UK Government
Sharp Corp
Original Assignee
UK Government
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by UK Government, Sharp Corp filed Critical UK Government
Publication of JPH10115819A publication Critical patent/JPH10115819A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

(57)【要約】 【課題】 ブランキングパルスからストローブパルスま
での遅延時間を短く保ちつつ高速スイッチングを可能に
する。 【解決手段】 マトリクス状の画素を備えたマトリクス
型液晶表示装置において、行電極線5…に付与されるデ
ータパルスと列電極線6…に付与されるストローブパル
スとによって画素をアドレスする。ストローブパルス
は、データパルスによって選択された画素を、両パルス
の差電圧の影響下において暗状態から明状態に切り替え
る。また、ストローブパルスの付与の前に画素を暗状態
にセットするためのブランキングパルスを行電極線5…
に与える。各ブランキングパルスは、画素を暗状態に十
分スイッチされた領域にスイッチするための1つの極性
のブランキング部と、暗状態の十分スイッチされた領域
から、明状態への高速スイッチを可能にする暗状態の緩
和された領域への画素の緩和を補助する逆極性の後続部
とを含んでいる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、強誘電性液晶表示
装置のような双安定性の画素を有するマトリクス型液晶
表示装置およびその駆動方法に関するものである。
【0002】
【従来の技術】強誘電性スメクティック液晶材料を備え
た強誘電性液晶素子(FLCD)は、その高速スイッチ
ング時間およびメモリ特性という利点によって表示装置
や光シャッタに特に好適に用いられる。従来のFLCD
は、2枚の平行なガラス基板と、これらの間に設けられ
る強誘電性スメクティック液晶材料からなる液晶層と、
通常マトリクスアレイ(画素アレイ)を形成するように
互いに交差する行電極線および列電極線としてガラス基
板の対向面に設けられる電極構造とを備えている。
【0003】良く知られるように、スイッチングパルス
は、異なる分子配向を有する2極状態の間で液晶材料内
の分子をスイッチする電界を発生するために行電極線お
よび列電極線に与えられる。2つの分子配向が異なる光
透過性を有する結果として、液晶材料が偏光軸の互いに
垂直な2枚の偏光子の間に配されるとき、表示エレメン
トまたは両電極線の交差する部分の画素は、液晶層の一
方側の行電極線に関連して付与されるパルスと液晶層の
他方側の列電極線に関連して付与されるパルスとの間の
差電圧に基づく電界によって予め画素の分子がスイッチ
ングされる状態に依存して暗くまたは明るくなる。
【0004】そのようなマトリクスアレイ型のFLCD
を制御する各種のアドレス法は知られており、例えば、
国際特許出願公開公報WO92/02925号にそのよ
うなアドレス法が開示されている。一般に、大画面の表
示装置において、画素は、データパルスおよびストロー
ブパルスによって線順次的にアドレスされる。データパ
ルスは、ONパルス(スイッチング波形)またはOFF
パルス(非スイッチング波形)のいずれか一方であり、
列電極線に並列に付与される。また、ストローブパルス
は、関連する電極線に付与されるデータパルスとストロ
ーブパルスとの電圧差によって発生する電界の影響下
で、各行に沿って選択された画素を一方の状態から他方
の状態にスイッチするように行電極線に連続的に付与さ
れる。
【0005】あるアドレス法において、ブランキングパ
ルスは、列電極線へのデータパルスの付与に関わらず、
各行に沿った全ての画素を1つの状態、一般には暗状態
にセットするような電圧および持続期間を以て行電極線
に順次与えられる。そして、それに続いてストローブパ
ルスおよびデータパルスが付与されることによって、残
りの画素が上記の1つの状態のままである間に、選択さ
れた画素が他の状態、一般には明状態にスイッチされ
る。
【0006】上記のブランキングパルスがストローブパ
ルスの前に線順次で与えられることによって、全表示画
面が一度に消去されるか、または複数のラインからなる
グループが同時に消去される。周知のブランキング法
は、電圧Vおよび持続期間2Tのブランキングパルス
と、上記の電圧Vおよび持続期間2Tの積2VTと同じ
積すなわちパルス面積を有するが逆極性で電圧2Vおよ
び持続期間Tのストローブパルスとを用いる。このよう
にすることは、ブランキングパルスおよびストローブパ
ルスがDCバランスを確保するために必要とされ、これ
によって表示品位の低下が回避される。
【0007】画素が線順次に基づいて選択的に明状態に
スイッチされる前に、1本のライン、複数のラインから
なるグループまたは全表示画面を暗状態にスイッチする
ためにブランキングパルスを用いる利点は、フレーム期
間の走査で2つのストローブパルスを用いてスイッチさ
せるよりもむしろ、フレーム期間の走査で1つのストロ
ーブパルスを用いてスイッチさせる表示を可能にする。
上記の2つのストローブパルスは、選択された画素を1
つの状態にスイッチするための1つのストローブパルス
および選択された画素を他の状態にスイッチするための
他のストローブパルスである。
【0008】しかしながら、ブランキングパルス法の欠
点は、ブランキングパルスの後に続くストローブパルス
が付与される間に他の状態にスイッチされることを要求
される画素が、十分スイッチされた状態から他の状態に
スイッチされるように、ブランキングパルスによって1
つの状態(暗状態)に十分スイッチされることである。
つまり、ブランキングパルスのなくなった後に適切な遅
延時間をおけば画素の状態が緩和している緩和状態が得
られ、この緩和状態から他の状態へのスイッチに要する
時間は短いが、上記の十分スイッチされた1つの状態か
ら他の状態への直接のスイッチにはそれよりも長い時間
を要する。
【0009】周知のように、印加電界の除去後には、画
素の分子の配向が緩和状態へと徐々に緩和する。この緩
和状態では、画素を暗状態のままにしておくような十分
スイッチされた分子の配向に近いが、他の状態にスイッ
チングするまでに分子のダイレクタの辿る回転軌跡に沿
った途中に分子が位置している。
【0010】したがって、その後に続く他の状態へのス
イッチングは、十分スイッチされた状態から起こるより
も上記の緩和状態から起こる方がより速くなる。しかし
ながら、ブランキングパルスとその後のストローブパル
スとの間に画素の分子を緩和状態へ緩和させるために
は、画素の分子に十分な時間が与えられる必要がある。
このため、ブランキングパルスによるラインの走査とス
トローブパルスによる同じラインの走査との間に大きい
遅延が生じ、その遅延が大きくなりすぎると、消去ライ
ンおよび複数ラインからなるグループが表示上に現れて
しまう。
【0011】従来のブランキング法では、例えば、図6
に示すように、ストローブパルス18に先行する電圧V
B および間隔2Tの負極ブランキングパルス17が用い
られている。ストローブパルス18は、持続期間Tのゼ
ロ電圧の部分と持続期間Tの電圧VS の部分とからなっ
ている。このようなパルス列においてDCバランスを維
持するためには、VS =2VB であることが必要であ
る。
【0012】ブランキングパルス17によって行に沿っ
た全ての画素がOFF状態すなわち暗状態に十分スイッ
チした後に、画素に対しその状態の緩和した領域を形成
するように緩和させるための十分な遅延時間tが与えら
れる。その後、ストローブパルス18は、2Tのライン
アドレス時間TLAに列電極に付与されるデータパルス
(図示せず)に応じて選択された画素をON状態にスイ
ッチする。そのスイッチング速度は、画素のOFF状態
があらかじめ緩和されていることによって高められる。
しかしながら、遅延時間tが長すぎる場合、上述のよう
に、消去ラインまたは複数ラインからなるグループが表
示画面上に現れてしまう。
【0013】さらに、明状態であろうとするそれらの画
素がアドレス周期の比(アドレス周期に対するラインア
ドレス時間TLAの比)に依存して暗状態になるので、遅
延時間tの増大が結果として輝度の低下を招く。同様
に、ブランキング法が画素を明状態にスイッチするよう
になっている場合は、暗状態であろうとするそれらの画
素がアドレス周期の比に依存して明状態になるので、遅
延時間tの増大が結果としてコントラストの低下を招
く。
【0014】ブランキング法を利用した技術を開示した
文献としては、例えば次の文献が挙げられる。
【0015】米国特許第5,283,564号には、消
去位相部(ブランキングパルス)の後に続くストローブ
パルスが制御位相部を有するようなアドレス法が開示さ
れている。この制御位相部は、逆極性の補償位相部が後
続し、かつ対応する情報信号(データパルス)に同期し
ている。
【0016】特開平2−230118号公報には、消去
パルス(ブランキングパルス)が、全ての画素を第1の
安定状態にリセットする部分(第1の消去パルス)と、
全ての画素を各画素内に部分的に第1の安定状態を残し
た不完全な第2の安定状態に遷移させる部分(第2の消
去パルス)とを含むような駆動法が開示されている。上
記の第2の安定状態では、中間調表示パルス(データパ
ルス)に同期したストローブパルスを付与することによ
って、アドレスされた画素に中間調を表示させるための
階調信号に応じて第1の安定状態に選択的にスイッチす
ることが可能になる。
【0017】
【発明が解決しようとする課題】ところが、米国特許第
5,283,564号に開示された補償位相部は、表示
装置が受け入れられる画像の表示についての温度マージ
ンを増大するために供されるものの、ブランキングパル
スとストローブパルスとの間の遅延の問題を解消するこ
とができない。
【0018】一方、特開平2−230118号公報に開
示された駆動法は、温度等による中間調レベルの変化を
減少させるように、均一な中間調レベルの表示を行うこ
とを目的としている。この目的を達成するために、各画
素を第1の安定状態から第2の安定状態に部分的にスイ
ッチさせ、それから第1の安定状態に戻すことによって
中間調表示がなされ、これらの2つのスイッチング動作
が温度変化による影響を補償して、その結果、温度に依
存した中間調レベルの変化を減少させている。しかしな
がら、このような駆動方法では、階調表示の温度依存性
を改善することができるものの、表示装置における高速
スイッチングを促進するようには考慮されていない。
【0019】本発明は、上記の事情に鑑みてなされたも
のであって、表示動作に悪影響を及ぼさないように、ブ
ランキングパルスとその後のストローブパルスとの間の
遅延を比較的短く保ちつつ高速スイッチングを可能にす
るマトリクス型液晶表示装置およびその駆動方法を提供
することを目的としている。
【0020】
【課題を解決するための手段】本発明の請求項1に記載
のマトリクス型液晶表示装置の駆動方法は、マトリクス
状に形成された画素の位置で互いに交差する複数の第1
電極および複数の第2電極によって上記画素がアドレス
されるマトリクス型液晶表示装置において、上記第1電
極にデータパルスを付与すると同時に、データパルスと
ストローブパルスとの差電圧の影響下でデータパルスに
よって画素を第1状態から第2状態にスイッチするよう
に上記第2電極にストローブパルスを付与し、ストロー
ブパルスを付与する前に画素を第1状態にセットするブ
ランキングパルスを上記第2電極に付与する駆動方法で
あって、上記の課題を解決するために、以下の手段を講
じていることを特徴としている。
【0021】すなわち、上記の駆動方法は、第1状態の
完全にスイッチされた領域に画素をスイッチするように
設けられる1つの極性のブランキング部と、ストローブ
パルスが付与されている間に第1状態に完全に切り替え
られた領域から、第2状態への速やかなスイッチを可能
にする第1状態の緩和された領域に至る画素の緩和を補
助するように設けられる逆極性の後続部とを含んでいる
ブランキングパルスを用いる。
【0022】また、本発明の請求項8に記載のマトリク
ス型液晶表示装置は、互いに交差する複数の第1電極お
よび複数の第2電極と、第1電極および第2電極の交差
する位置にマトリクス状に形成されて両電極によってア
ドレスされる画素と、上記第1電極にデータパルスを付
与するデータパルス付与手段と、データパルスの付与と
同期してデータパルスとストローブパルスとの差電圧の
影響下でデータパルスによって画素を第1状態から第2
状態にスイッチするように上記第2電極にストローブパ
ルスを付与するストローブパルス付与手段と、ストロー
ブパルスを付与する前に画素を第1状態にセットするブ
ランキングパルスを上記第2電極に付与するブランキン
グパルス付与手段とを備えたマトリクス型液晶表示装置
であって、上記の課題を解決するために、以下の手段を
講じていることを特徴としている。
【0023】すなわち、上記ブランキングパルス付与手
段は、第1状態の完全にスイッチされた領域に画素をス
イッチするように設けられる1つの極性のブランキング
部と、ストローブパルスが付与されている間に第1状態
に完全に切り替えられた領域から、第2状態への速やか
なスイッチを可能にする第1状態の緩和された領域に至
る画素の緩和を補助するように設けられる逆極性の後続
部とを含んでいるブランキングパルスを発生する。
【0024】上記の駆動方法および駆動構成は、特にマ
トリクス状の画素が液晶層に設けられるFLCDのよう
な液晶装置のアドレスに適用される。
【0025】このような駆動方法および駆動構成は、ブ
ランキングパルスが後続部を含むことによって、特開平
2−230118号公報の階調駆動の場合のように反対
の状態に部分的にスイッチングさせるよりもむしろ、完
全にスイッチされた領域から同じ状態の緩和された領域
へと画素の緩和が補助される。上記の後続部は、完全に
スイッチされた領域からブランキングパルスの後端で印
加された電界がなくなった後に第1状態の緩和された領
域に至る画素の緩和の速度を増加させるので、第1状態
の緩和された領域への画素の緩和がそのような後続部の
ない場合に比べてより速く起こる。これによって、スト
ローブパルスによる走査をブランキングパルスにより近
づけることができる(例えば、5ライン分のアドレス時
間)。その結果、後続部からその後のストローブパルス
の先頭部までの遅延時間を短縮することができる。ま
た、任意に一度に消去されるラインの割合が第2状態
(暗状態)へのブランキングによる表示装置の輝度の低
下率を決定するので、上記の遅延時間の短縮によって輝
度の低下を最小限にとどめることができる。
【0026】上記の駆動方法および駆動構成において
は、請求項2および9に記載のように、上記ブランキン
グ部、上記後続部および上記ストローブパルスのそれぞ
れの電圧および持続期間の積の和を実質的にゼロにする
ことが好ましい。このようにすれば、ブランキングパル
スをDCバランスさせることができる。
【0027】上記の駆動方法および駆動構成において
は、請求項3および10に記載のように、上記ブランキ
ング部を上記ストローブパルスより長い持続期間かつ低
い電圧のパルスにすることが好ましい。このようにすれ
ば、ブランキングパルスをいわゆるτ−Vmin モードに
適用することができる。
【0028】上記の駆動方法および駆動構成において
は、請求項4および11に記載のように、上記後続部を
上記ブランキング部より短い持続期間かつ低い電圧のパ
ルスにすることが好ましい。このようにすれば、画素を
第2状態にスイッチさせないようにする効果を高めるこ
とができる。
【0029】上記の駆動方法および駆動構成において
は、請求項5および12に記載のように、上記後続部を
上記ブランキング部のほぼ半分の持続期間のパルスにす
ることが好ましい。このようにすれば、一般に所定のタ
イムスロット(T)の整数倍に設定されるブランキング
パルスの持続期間を、例えばブランキング部の持続期間
を2Tにするとともに後続部の持続期間をTにして、タ
イムスロットによる制限があってもブランキング部に対
し最適な持続期間の後続部を設けることができる。
【0030】上記の駆動方法および駆動構成において
は、請求項6および13に記載のように、上記後続部を
上記ストローブパルスのほぼ半分の電圧のパルスにする
ことが好ましい。このようにすれば、ブランキングパル
スをいわゆるτ−Vmin モードに適用することができ
る。
【0031】上記の駆動方法および駆動構成において
は、請求項7および14に記載のように、上記ブランキ
ングパルスを上記ブランキング部に先行する先行部を有
するようにし、上記ブランキング部、上記先行部、上記
後続部および上記ストローブパルスのそれぞれの電圧お
よび持続期間の積の和を実質的にゼロにすることが好ま
しい。このようにすれば、最適のブランキングを得るた
めにブランキング部の電圧または持続期間を増大させる
か、あるいは、画素を第2状態にスイッチさせないよう
に後続部の電圧または持続期間を減少させる必要が生じ
ても、先行部を設けることによってブランキングパルス
のDCバランスが調整しやすくなる。
【0032】
【発明の実施の形態】本発明の実施の一形態について図
1ないし図5に基づいて説明すれば、以下の通りであ
る。
【0033】本実施の形態に係るFLCDは、図2に示
すように、互いに並行に配されたガラス基板2・3と、
その間に充填される強誘電性液晶材料からなる液晶層7
と、ガラス基板2・3の対向面にそれぞれ設けられる行
電極線5…(第2電極)および列電極線6…(第1電
極)と、偏光子8・9とを含む液晶セル1を備えてい
る。ガラス基板2・3は、0.5から50μmの間隔を
おいて配されており、その周囲がシール剤4によってシ
ールされている。行電極線5…および列電極線6…は、
互いに交差することによってマトリクスアレイ(画素ア
レイ)を形成するように、それぞれ行および列状に形成
されている。偏光子8・9は、ガラス基板2・3のそれ
ぞれ外側の表面に設けられている。
【0034】行および列の交点における液晶層7内の画
素は、行電極線5…と列電極線6…とにそれぞれストロ
ーブパルス22(図3参照)とデータパルスとを与える
ことによってアドレスされる。周知のように、上記の電
極構造は、本実施の形態に挙げた以外の形状であっても
よい。例えば、他の電極構造としては、r,θディスプ
レイにおける放射状かつ湾曲した形状、数字セグメント
の形状が挙げられる。
【0035】また、液晶セル1は、ポリマーからなる膜
状の配向層(図示せず)、例えば、ポリアミド配向層を
液晶層7の両面側に1層ずつ備えている。これらの配向
層は、それぞれ行電極線5…および列電極線6…を覆う
ようにしてガラス基板2・3上に形成されるとともに、
望ましい表面配向方向を液晶層7の分子に付与するため
に、製造工程において所定のラビング方向にラビングさ
れる。2つの配向層のラビング方向は、互いに平行(同
方向)または逆平行(逆方向)となるように設定されて
いる。
【0036】本FLCDは、図1に示すように、液晶セ
ル1における画素のスイッチングを制御するために、行
ドライバ10、列ドライバ11、ストローブパルス発生
器12、データパルス発生器13、制御部14およびブ
ランキングパルス発生器15を備えている。
【0037】列ドライバ11は、データパルスを並列的
に列電極線6…に与える回路である。データパルス付与
手段としてのデータパルス発生器13は、列ドライバ1
1がデータパルスを出力するための後述のOFFデータ
パルス23およびONデータパルス24(図3参照)を
発生する回路である。行ドライバ10は、ストローブパ
ルス22とこれに先行するブランキングパルス19(図
3参照)とをフレーム走査期間毎に線順次的に連続して
行電極線5…に与える回路である。
【0038】ストローブパルス付与手段としてのストロ
ーブパルス発生器12は、行ドライバ10がストローブ
パルス22を出力するための基本ストローブパルスを発
生する回路である。ブランキングパルス付与手段として
のブランキングパルス発生器15は、行ドライバ10が
ブランキングパルス19を出力するための基本ブランキ
ングパルスを発生する回路である。
【0039】制御部14は、論理回路によって構成され
ており、上記のように構成される駆動系の動作タイミン
グおよび液晶セル1の表示形式の制御全般を担ってい
る。ブランキングパルス19およびストローブパルス2
2を線順次的に連続して行電極線5…に与えることによ
って、表示画面において隣接する行電極線5…が交互に
アドレスされる必要はなく、行電極線5…が都合のよい
順にアドレスされる。
【0040】周知のように、行電極線5…にブランキン
グパルス19が付与されると、列電極線6…に付与され
るデータパルスおよび行に沿って選択された画素をON
状態すなわち明状態(第2状態)にスイッチングするた
めのストローブパルス22に関わりなく、行に沿った画
素の全てをOFF状態すなわち暗状態(第1状態)にセ
ットする。ここで、画素をON状態に制御する上記のデ
ータパルスは、列電極線6…に対応するONデータパル
ス24である。OFFデータパルス23が付与される列
電極線6…に対応するこれらの画素は、OFF状態のま
まである。それぞれの場合では、液晶層7の分子を他の
安定した状態にスイッチするかまたは分子を同じ状態に
維持するような方法において、ストローブパルス22と
データパルスとの差電圧によって、液晶層7に印加され
る電界が分子に作用するように発生する。
【0041】図3に示すブランキング法は、例えばイン
フォメーションディスプレイ,Vol.12, No. 2, pp. 12-
15 の“Exploiting the Minimum”(J.C.ジョーン
ズ)に記載されているアドレス法のτ−Vmin モードに
適用しうる。ブランキングパルス19は、電圧VB1およ
び持続期間2Tで負極のブランキング部20と、その直
後に電圧VB2および持続期間Tで正極の後続部21とを
有している。このようなパルス列においてDCバランス
を維持するためには、VS =2VB2およびVB1=1.5
B2であることが必要である。つまり、FLCDの特性
を損なわないために、ブランキングパルス19およびス
トローブパルス22を含む各期間内にこのパルス列が直
流的に均衡していなければならない。
【0042】ブランキングパルス19が後続部21を有
することによって、画素の状態を緩和させる速度を増す
ことができる。ブランキングパルス19のブランキング
部20によって画素が十分OFF状態(暗状態)にセッ
トされた後に、1つの画素もON状態にスイッチされな
いようにすることができる。この結果、画素の状態を緩
和させるために要求される遅延時間t(フレーム走査期
間より短い所定期間)を減少させることができるととも
に、ストローブパルス22をブランキングパルス19に
より近づけることができる。しかも、画素がストローブ
パルス22によってON状態にスイッチされるとき、画
素がOFF状態の緩和された領域からのみスイッチされ
ることによってそのスイッチングが速やかになされるこ
とは勿論である。
【0043】ここで、特定の列電極線6…と行電極線5
…とへそれぞれデータパルスとストローブパルスとを付
与することによって画素の状態を切り替えるこの方法に
ついて、本実施の形態に限定されない例として簡単に説
明する。
【0044】ストローブパルス22は、持続期間2Tと
なるラインアドレス期間TLAの間に、画素印加電圧(ス
トローブパルスとデータパルスとの差電圧)が画素の状
態すなわちOFF状態またはON状態のいずれかを決定
するように、OFFデータパルス23またはONデータ
パルス24のいずれかと同期して与えられる。OFFデ
ータパルス23は、前半部が電圧Vd のレベルを有し、
後半部が電圧−Vd のレベルを有しており、ONデータ
パルス24は、前半部と後半部とがOFFデータパルス
23と逆になるレベルを有している。
【0045】OFFデータパルス23が付与されている
とき、画素を同じ状態、すなわち画素が予めブランキン
グパルス19によって消去された状態のままに維持する
ように、差電圧25が画素に印加される。ONデータパ
ルス24が付与されているとき、画素を逆の状態にスイ
ッチするように、差電圧26が画素に印加される。特
に、ブランキングパルス19によって画素を暗状態にス
イッチする例においては、OFFデータパルス23が画
素を暗状態のままに維持する一方、ONデータパルス2
4が画素を明状態にスイッチする。また、上記の例とは
逆に、ブランキングパルス19が画素を明状態にスイッ
チするような方法も可能である。
【0046】ある状況において、最適のブランキングを
得るためにブランキングパルス19におけるブランキン
グ部20の電圧または持続期間を増大させるか、あるい
は、画素をON状態に切り替えさせないようにブランキ
ングパルス19における後続部21の電圧または持続期
間を減少させる必要がある。しかしながら、このような
パルス列では、DCバランスが維持されないという不都
合が生じやすい。
【0047】このため、本実施の形態の変形例に係るブ
ランキング法では、図4に示すように、ブランキングパ
ルス29において後続部32が直後に続くブランキング
部30の直前にDCバランスを維持する目的で正極の先
行部31が設けられている。ブランキング部30の電圧
と持続期間との積が、先行部31、後続部32およびス
トローブパルス(図4には図示せず)のそれぞれの電圧
と持続期間との積の和によって相殺される。
【0048】この例では、ブランキングパルス29にお
いて、ブランキング部30の直後に後続部32が続くよ
うになっているが、ブランキング部30と後続部32と
が実質的にゼロ電圧であるような期間をおいて離れてい
てもよい。さらに、先行部31とブランキング部30と
が実質的にゼロ電圧であるような期間をおいて離れてい
てもよい。
【0049】具体的には、本実施の形態の他の変形例に
係るブランキング法では、図5に示すように、ブランキ
ング部35の前後にゼロ電圧の期間が設けられたブラン
キングパルス34を用いる。このブランキングパルス3
4においては、上記の期間としての2つのゼロ電圧部3
8・39を異なる間隔に設けることができ、しかも、先
行部36および後続部37を異なる電圧および持続期間
に設けることができる。また、ブランキングパルス34
の持続期間およびストローブパルスの付与前の遅延時間
の長さは一般にタイムスロット(T)の整数倍である
が、必ずしも、整数倍でなくてもよい。
【0050】
【発明の効果】本発明の請求項1に係るマトリクス型液
晶表示装置の駆動方法は、マトリクス状の画素の位置で
互いに交差する複数の第1電極および複数の第2電極に
よって上記画素がアドレスされるマトリクス型液晶表示
装置において、上記第1電極にデータパルスを付与する
と同時に、両パルスの差電圧の影響下でデータパルスに
よって画素を第1状態から第2状態にスイッチするよう
に上記第2電極にストローブパルスを付与し、ストロー
ブパルスの付与前に画素を第1状態にセットするブラン
キングパルスであって、第1状態の完全にスイッチされ
た領域に画素をスイッチするように設けられる1つの極
性のブランキング部と、ストローブパルスが付与されて
いる間に第1状態に完全に切り替えられた領域から、第
2状態への速やかなスイッチを可能にする第1状態の緩
和された領域に至る画素の緩和を補助するように設けら
れる逆極性の後続部とを含んでいるブランキングパルス
を上記第2電極に付与する駆動方法である。
【0051】これにより、上記の後続部が第1状態の完
全にスイッチされた領域から同じ状態の緩和された領域
へ画素の緩和の速度を増加させるので、画素の緩和が後
続部のない場合に比べてより速く起こる。それゆえ、ス
トローブパルスによる走査をブランキングパルスにより
近づけることができ、後続部からストローブパルスまで
の遅延時間を短縮することができる。したがって、輝度
またはコントラストの低下を抑制して、良好な表示品位
のマトリクス型液晶表示装置を提供することができると
いう効果を奏する。
【0052】本発明の請求項2に係るマトリクス型液晶
表示装置の駆動方法は、請求項1の駆動方法において、
上記ブランキング部、上記後続部および上記ストローブ
パルスのそれぞれの電圧および持続期間の積の和を実質
的にゼロにするので、ブランキングパルスのDCバラン
スが確保される。したがって、液晶の特性を損なうこと
なく表示動作を安定させることができるという効果を奏
する。
【0053】本発明の請求項3に係るマトリクス型液晶
表示装置の駆動方法は、請求項1または2の駆動方法に
おいて、上記ブランキング部を上記ストローブパルスよ
り長い持続期間かつ低い電圧のパルスにするので、ブラ
ンキングパルスをいわゆるτ−Vmin モードに容易に適
用することができる。したがって、ブランキングパルス
をより有効に利用することができるという効果を奏す
る。
【0054】本発明の請求項4に係るマトリクス型液晶
表示装置の駆動方法は、請求項1ないし3のいずれかの
駆動方法において、上記後続部を上記ブランキング部よ
り短い持続期間かつ低い電圧のパルスにするので、画素
を第2状態にスイッチさせないようにする効果を高める
ことができる。
【0055】本発明の請求項5に係るマトリクス型液晶
表示装置の駆動方法は、請求項1ないし4のいずれかの
駆動方法において、上記後続部を上記ブランキング部の
ほぼ半分の持続期間のパルスにするので、所定間隔のタ
イムスロットによる制約を受けるブランキング法におい
ても遅延時間の短縮を容易に図ることができるという効
果を奏する。
【0056】本発明の請求項6に係るマトリクス型液晶
表示装置の駆動方法は、請求項1ないし5のいずれかの
駆動方法において、上記後続部を上記ストローブパルス
のほぼ半分の電圧のパルスにするので、ブランキングパ
ルスをいわゆるτ−Vmin モードに容易に適用すること
ができる。したがって、ブランキングパルスをより有効
に利用することができるという効果を奏する。
【0057】本発明の請求項7に係るマトリクス型液晶
表示装置の駆動方法は、請求項1ないし6のいずれかの
駆動方法において、上記ブランキングパルスを上記ブラ
ンキング部に先行する先行部を有するようにし、上記ブ
ランキング部、上記先行部、上記後続部および上記スト
ローブパルスのそれぞれの電圧および持続期間の積の和
を実質的にゼロにするので、最適のブランキングを得る
ためにブランキング部の電圧または持続期間を増大させ
るか、あるいは、画素を第2状態にスイッチさせないよ
うに後続部の電圧または持続期間を減少させる必要が生
じても、先行部によってブランキングパルスのDCバラ
ンスが調整しやすくなる。したがって、液晶の特性を損
なうことなく表示動作を安定させることができるという
効果を奏する。
【0058】本発明の請求項8に係るマトリクス型液晶
表示装置は、マトリクス状の画素の位置で互いに交差す
る複数の第1電極および複数の第2電極と、該両電極に
よってアドレスされる画素と、上記第1電極にデータパ
ルスを付与するデータパルス付与手段と、データパルス
の付与と同期してデータパルスとストローブパルスとの
差電圧の影響下でデータパルスによって画素を第1状態
から第2状態にスイッチするように上記第2電極にスト
ローブパルスを付与するストローブパルス付与手段と、
ストローブパルスを付与する前に画素を第1状態にセッ
トするブランキングパルスであって、第1状態の完全に
スイッチされた領域に画素をスイッチするように設けら
れる1つの極性のブランキング部と、ストローブパルス
が付与されている間に第1状態に完全に切り替えられた
領域から、第2状態への速やかなスイッチを可能にする
第1状態の緩和された領域に至る画素の緩和を補助する
ように設けられる逆極性の後続部とを含んでいるブラン
キングパルスを上記第2電極に付与するブランキングパ
ルス付与手段とを備えている構成である。
【0059】これにより、上記の後続部が第1状態の完
全にスイッチされた領域から同じ状態の緩和された領域
へ画素の緩和の速度を増加させるので、画素の緩和が後
続部のない場合に比べてより速く起こる。それゆえ、ス
トローブパルスによる走査がブランキングパルスの後に
より近づき、後続部からストローブパルスまでの遅延時
間を短縮することができる。したがって、請求項1の駆
動方法と同様、輝度またはコントラストの低下を抑制し
て、良好な表示品位のマトリクス型液晶表示装置を提供
することができるという効果を奏する。
【0060】本発明の請求項9に係るマトリクス型液晶
表示装置は、請求項8のマトリクス型液晶表示装置にお
ける上記ブランキングパルス付与手段が、上記ブランキ
ング部、上記後続部および上記ストローブパルスのそれ
ぞれの電圧および持続期間の積の和を実質的にゼロにす
る上記ブランキングパルスを発生するので、ブランキン
グパルスのDCバランスが確保される。したがって、請
求項2の駆動方法と同様、液晶の特性を損なうことなく
表示動作を安定させることができるという効果を奏す
る。
【0061】本発明の請求項10に係るマトリクス型液
晶表示装置は、請求項8または9のマトリクス型液晶表
示装置における上記ブランキングパルス付与手段が、上
記ストローブパルスより長い持続期間かつ低い電圧の上
記ブランキング部を含む上記ブランキングパルスを発生
するので、ブランキングパルスをいわゆるτ−Vmin
ードに容易に適用することができる。したがって、請求
項3の駆動方法と同様、ブランキングパルスをより有効
に利用することができるという効果を奏する。
【0062】本発明の請求項11に係るマトリクス型液
晶表示装置は、請求項8ないし10のいずれかのマトリ
クス型液晶表示装置における上記ブランキングパルス付
与手段が、上記ブランキング部より短い持続期間かつ低
い電圧の上記後続部を含む上記ブランキングパルスを発
生するので、請求項4の駆動方法と同様、画素を第2状
態にスイッチさせないようにする効果を高めることがで
きる。
【0063】本発明の請求項12に係るマトリクス型液
晶表示装置は、請求項8ないし11のいずれかのマトリ
クス型液晶表示装置における上記ブランキングパルス付
与手段が、上記ブランキング部のほぼ半分の持続期間の
上記後続部を含む上記ブランキングパルスを発生するの
で、請求項5の駆動方法と同様、所定間隔のタイムスロ
ットによる制約を受けるブランキング法においても遅延
時間の短縮を容易に図ることができるという効果を奏す
る。
【0064】本発明の請求項13に係るマトリクス型液
晶表示装置は、請求項8ないし12のいずれかのマトリ
クス型液晶表示装置における上記ブランキングパルス付
与手段が、上記ストローブパルスのほぼ半分の電圧の上
記後続部を含む上記ブランキングパルスを発生するの
で、ブランキングパルスをいわゆるτ−Vmin モードに
容易に適用することができる。したがって、請求項6の
駆動方法と同様、ブランキングパルスをより有効に利用
することができるという効果を奏する。
【0065】本発明の請求項14に係るマトリクス型液
晶表示装置は、請求項8ないし13のいずれかのマトリ
クス型液晶表示装置における上記ブランキングパルス付
与手段が、上記ブランキング部に先行する先行部を有す
る上記ブランキングパルスを含むとともに、上記ブラン
キング部、上記先行部、上記後続部および上記ストロー
ブパルスのそれぞれの電圧および持続期間の積の和を実
質的にゼロにする上記ブランキングパルスを発生するの
で、必要に応じてブランキング部の電圧または持続期間
を増大させるか、あるいは、後続部の電圧または持続期
間を減少させる必要が生じても、先行部によってブラン
キングパルスのDCバランスが調整しやすくなる。した
がって、請求項7の駆動方法と同様、液晶の特性を損な
うことなく表示動作を安定させることができるという効
果を奏する。
【図面の簡単な説明】
【図1】本発明の実施の一形態に係るFLCDの駆動系
の構成を示すブロック図である。
【図2】上記FLCDにおける液晶セルの構造を示す縦
断図である。
【図3】上記FLCDに用いられるブランキング法にお
けるブランキングパルスおよびそれに続くストローブパ
ルスならびにデータパルスおよび液晶に付与されるパル
スの波形を示す波形図である。
【図4】上記実施の一形態の変形例に係るブランキング
パルスを示す波形図である。
【図5】上記実施の一形態のさらに他の変形例に係るブ
ランキングパルスを示す波形図である。
【図6】従来のブランキング法におけるブランキングパ
ルスおよびそれに続くストローブパルスを示す波形図で
ある。
【符号の説明】
5 行電極線(第2電極) 6 列電極線(第1電極) 10 行ドライバ 11 列ドライバ 12 ストローブパルス発生器(ストロ
ーブパルス付与手段) 13 データパルス発生器(データパル
ス付与手段) 14 制御部 15 ブランキングパルス発生器(ブラ
ンキングパルス付与手段) 19・29・34 ブランキングパルス 20・30・35 ブランキング部 21・32・37 後続部 22 ストローブパルス 23 OFFデータパルス(データパル
ス) 24 ONデータパルス(データパル
ス) 31・36 先行部 38・39 ゼロ電圧部
───────────────────────────────────────────────────── フロントページの続き (71)出願人 390040604 イギリス国 THE SECRETARY OF ST ATE FOR DEFENCE IN HER BRITANNIC MAJES TY’S GOVERNMENT OF THE UNETED KINGDOM OF GREAT BRITAIN AN D NORTHERN IRELAND イギリス国 ハンプシャー ジーユー14 0エルエックス ファーンボロー アイヴ ェリー ロード(番地なし) ディフェン ス エヴァリュエイション アンド リサ ーチ エージェンシー (72)発明者 ジョン クリフォード ジョーンズ イギリス国,ウスターシャー ダブリュ・ アール・13 5・イー・ディー,モルヴァ ーン,レイ シントン,クロウクロフト, ザ・オールド グラナリー(番地なし) (72)発明者 ジョナサン レニー ヒューズ イギリス国,ウスターシャー ダブリュ・ アール・2 4・ジェイ・ダブリュ,ウー スター,セント ジョンズ,ハンブリー アベニュー4 (72)発明者 マリー ハーパー アンダーソン イギリス国,ウスターシャー ダブリュ・ アール・14 2・エス・エス,モルヴァー ン,ヘイスティングス ロード 8

Claims (14)

    【特許請求の範囲】
  1. 【請求項1】マトリクス状に形成された画素の位置で互
    いに交差する複数の第1電極および複数の第2電極によ
    って上記画素がアドレスされるマトリクス型液晶表示装
    置において、上記第1電極にデータパルスを付与すると
    同時に、データパルスとストローブパルスとの差電圧の
    影響下でデータパルスによって画素を第1状態から第2
    状態にスイッチするように上記第2電極にストローブパ
    ルスを付与し、ストローブパルスを付与する前に画素を
    第1状態にセットするブランキングパルスを上記第2電
    極に付与する駆動方法であって、 第1状態の完全にスイッチされた領域に画素をスイッチ
    するように設けられる1つの極性のブランキング部と、
    ストローブパルスが付与されている間に第1状態に完全
    に切り替えられた領域から、第2状態への速やかなスイ
    ッチを可能にする第1状態の緩和された領域に至る画素
    の緩和を補助するように設けられる逆極性の後続部とを
    含んでいるブランキングパルスを用いることを特徴とす
    るマトリクス型液晶表示装置の駆動方法。
  2. 【請求項2】上記ブランキング部、上記後続部および上
    記ストローブパルスのそれぞれの電圧および持続期間の
    積の和を実質的にゼロにすることを特徴とする請求項1
    に記載のマトリクス型液晶表示装置の駆動方法。
  3. 【請求項3】上記ブランキング部を上記ストローブパル
    スより長い持続期間かつ低い電圧のパルスにすることを
    特徴とする請求項1または2に記載のマトリクス型液晶
    表示装置の駆動方法。
  4. 【請求項4】上記後続部を上記ブランキング部より短い
    持続期間かつ低い電圧のパルスにすることを特徴とする
    請求項1ないし3のいずれかに記載のマトリクス型液晶
    表示装置の駆動方法。
  5. 【請求項5】上記後続部を上記ブランキング部のほぼ半
    分の持続期間のパルスにすることを特徴とする請求項1
    ないし4のいずれかに記載のマトリクス型液晶表示装置
    の駆動方法。
  6. 【請求項6】上記後続部を上記ストローブパルスのほぼ
    半分の電圧のパルスにすることを特徴とする請求項1な
    いし5のいずれかに記載のマトリクス型液晶表示装置の
    駆動方法。
  7. 【請求項7】上記ブランキングパルスを上記ブランキン
    グ部に先行する先行部を有するようにし、上記ブランキ
    ング部、上記先行部、上記後続部および上記ストローブ
    パルスのそれぞれの電圧および持続期間の積の和を実質
    的にゼロにすることを特徴とする請求項1ないし6のい
    ずれかに記載のマトリクス型液晶表示装置の駆動方法。
  8. 【請求項8】互いに交差する複数の第1電極および複数
    の第2電極と、第1電極および第2電極の交差する位置
    にマトリクス状に形成されて両電極によってアドレスさ
    れる画素と、上記第1電極にデータパルスを付与するデ
    ータパルス付与手段と、データパルスの付与と同期して
    データパルスとストローブパルスとの差電圧の影響下で
    データパルスによって画素を第1状態から第2状態にス
    イッチするように上記第2電極にストローブパルスを付
    与するストローブパルス付与手段と、ストローブパルス
    を付与する前に画素を第1状態にセットするブランキン
    グパルスを上記第2電極に付与するブランキングパルス
    付与手段とを備えたマトリクス型液晶表示装置であっ
    て、 上記ブランキングパルス付与手段は、第1状態の完全に
    スイッチされた領域に画素をスイッチするように設けら
    れる1つの極性のブランキング部と、ストローブパルス
    が付与されている間に第1状態に完全に切り替えられた
    領域から、第2状態への速やかなスイッチを可能にする
    第1状態の緩和された領域に至る画素の緩和を補助する
    ように設けられる逆極性の後続部とを含んでいるブラン
    キングパルスを発生することを特徴とするマトリクス型
    液晶表示装置。
  9. 【請求項9】上記ブランキングパルス付与手段は、上記
    ブランキング部、上記後続部および上記ストローブパル
    スのそれぞれの電圧および持続期間の積の和を実質的に
    ゼロにする上記ブランキングパルスを発生することを特
    徴とする請求項8に記載のマトリクス型液晶表示装置。
  10. 【請求項10】上記ブランキングパルス付与手段は、上
    記ストローブパルスより長い持続期間かつ低い電圧の上
    記ブランキング部を含む上記ブランキングパルスを発生
    することを特徴とする請求項8または9に記載のマトリ
    クス型液晶表示装置。
  11. 【請求項11】上記ブランキングパルス付与手段は、上
    記ブランキング部より短い持続期間かつ低い電圧の上記
    後続部を含む上記ブランキングパルスを発生することを
    特徴とする請求項8ないし10のいずれかに記載のマト
    リクス型液晶表示装置。
  12. 【請求項12】上記ブランキングパルス付与手段は、上
    記ブランキング部のほぼ半分の持続期間の上記後続部を
    含む上記ブランキングパルスを発生することを特徴とす
    る請求項8ないし11のいずれかに記載のマトリクス型
    液晶表示装置。
  13. 【請求項13】上記ブランキングパルス付与手段は、上
    記ストローブパルスのほぼ半分の電圧の上記後続部を含
    む上記ブランキングパルスを発生することを特徴とする
    請求項8ないし12のいずれかに記載のマトリクス型液
    晶表示装置。
  14. 【請求項14】上記ブランキングパルス付与手段は、上
    記ブランキング部に先行する先行部を有する上記ブラン
    キングパルスを含むとともに、上記ブランキング部、上
    記先行部、上記後続部および上記ストローブパルスのそ
    れぞれの電圧および持続期間の積の和を実質的にゼロに
    する上記ブランキングパルスを発生することを特徴とす
    る請求項8ないし13のいずれかに記載のマトリクス型
    液晶表示装置。
JP9164697A 1996-06-20 1997-06-20 マトリクス型液晶表示装置およびその駆動方法 Pending JPH10115819A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GBGB9612958.0A GB9612958D0 (en) 1996-06-20 1996-06-20 Matrix array bistable device addressing
GB9612958.0 1996-06-20

Publications (1)

Publication Number Publication Date
JPH10115819A true JPH10115819A (ja) 1998-05-06

Family

ID=10795630

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9164697A Pending JPH10115819A (ja) 1996-06-20 1997-06-20 マトリクス型液晶表示装置およびその駆動方法

Country Status (3)

Country Link
US (1) US6054973A (ja)
JP (1) JPH10115819A (ja)
GB (2) GB9612958D0 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1316441C (zh) * 2003-03-12 2007-05-16 先锋株式会社 显示设备及显示板驱动方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2334128B (en) * 1998-02-09 2002-07-03 Sharp Kk Liquid crystal device and method of addressing liquid crystal device
US6924781B1 (en) 1998-09-11 2005-08-02 Visible Tech-Knowledgy, Inc. Smart electronic label employing electronic ink
US20020167500A1 (en) * 1998-09-11 2002-11-14 Visible Techknowledgy, Llc Smart electronic label employing electronic ink
GB0022055D0 (en) 2000-09-07 2000-10-25 Secr Defence Addressing multistable nematic liquid crystal devices
FR2832537B1 (fr) * 2001-11-16 2003-12-19 Commissariat Energie Atomique Procede et dispositif de commande en tension d'une source d'electrons a structure matricielle, avec regulation de la charge emise
WO2005024595A2 (en) * 2003-09-03 2005-03-17 Visible Tech-Knowledgy, Inc. Electronically updateable label and display
EP1671307A1 (en) * 2003-09-29 2006-06-21 Koninklijke Philips Electronics N.V. A bi-stable display with accurate greyscale and natural image update
US8830072B2 (en) * 2006-06-12 2014-09-09 Intelleflex Corporation RF systems and methods for providing visual, tactile, and electronic indicators of an alarm condition
US7796038B2 (en) * 2006-06-12 2010-09-14 Intelleflex Corporation RFID sensor tag with manual modes and functions
US8457013B2 (en) 2009-01-13 2013-06-04 Metrologic Instruments, Inc. Wireless dual-function network device dynamically switching and reconfiguring from a wireless network router state of operation into a wireless network coordinator state of operation in a wireless communication network
US8234507B2 (en) 2009-01-13 2012-07-31 Metrologic Instruments, Inc. Electronic-ink display device employing a power switching mechanism automatically responsive to predefined states of device configuration

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4574282A (en) * 1983-03-18 1986-03-04 International Standard Electric Corporation Coherent light image generation
GB2146473B (en) * 1983-09-10 1987-03-11 Standard Telephones Cables Ltd Addressing liquid crystal displays
GB2173337B (en) * 1985-04-03 1989-01-11 Stc Plc Addressing liquid crystal cells
GB8726996D0 (en) * 1987-11-18 1987-12-23 Secr Defence Multiplex addressing of ferro-electric liquid crystal displays
NL8703040A (nl) * 1987-12-16 1989-07-17 Philips Nv Werkwijze voor het besturen van een passieve ferro-elektrisch vloeibaar kristal weergeefinrichting.
GB8808812D0 (en) * 1988-04-14 1988-05-18 Emi Plc Thorn Display device
JP2826744B2 (ja) * 1989-03-02 1998-11-18 キヤノン株式会社 液晶表示装置
GB9017316D0 (en) * 1990-08-07 1990-09-19 Secr Defence Multiplex addressing of ferro-electric liquid crystal displays
JP3183537B2 (ja) * 1990-09-06 2001-07-09 セイコーエプソン株式会社 液晶電気光学素子の駆動方法
US5283564A (en) * 1990-12-26 1994-02-01 Canon Kabushiki Kaisha Liquid crystal apparatus with temperature-dependent pulse manipulation
US5650797A (en) * 1991-11-11 1997-07-22 Canon Kabushiki Kaisha Liquid crystal display
US5404237A (en) * 1992-04-28 1995-04-04 Katsuse; Hirofumi Ferroelectric liquid crystal display having c2u alignment and the rewriting voltage<non-rewriting voltage
GB2271211A (en) * 1992-10-03 1994-04-06 Central Research Lab Ltd Addressing a ferroelectric liquid crystal display.
GB9404356D0 (en) * 1994-03-07 1994-04-20 Secr Defence Temperature compensation of ferroelectric liquid crystal displays

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1316441C (zh) * 2003-03-12 2007-05-16 先锋株式会社 显示设备及显示板驱动方法

Also Published As

Publication number Publication date
GB2314446B (en) 2000-05-10
US6054973A (en) 2000-04-25
GB9612958D0 (en) 1996-08-21
GB2314446A (en) 1997-12-24
GB9713109D0 (en) 1997-08-27

Similar Documents

Publication Publication Date Title
US5136282A (en) Ferroelectric liquid crystal apparatus having separate display areas and driving method therefor
JP3240367B2 (ja) アクティブマトリクス型液晶画像表示装置
JPH09130708A (ja) 液晶画像表示装置
JPH01134346A (ja) 強誘電性液晶表示装置及びその駆動方法並びに駆動波形発生方法
JP3603904B2 (ja) 反強誘電性液晶表示素子の駆動方法及び装置
JPH10115819A (ja) マトリクス型液晶表示装置およびその駆動方法
JPH1172764A (ja) 液晶表示装置
JP2002175057A (ja) 液晶表示装置および液晶表示装置の駆動方法
JPH10325946A (ja) 光変調装置
US20060267890A1 (en) Display device, display method, liquid crytal drive circuit, and liquid crystal drive method
JPH11133382A (ja) 液晶装置のアドレス方法および装置ならびに液晶装置
US6847345B2 (en) Liquid crystal optical device
JPH10268265A (ja) 液晶表示装置
JP2002014320A (ja) 液晶表示装置の駆動方法
JPH09503069A (ja) 強誘電性液晶表示装置のアドレス方法
JPH0438331B2 (ja)
JP3327802B2 (ja) 液晶画像表示装置およびマルチプレキシング駆動法
JP2002132227A (ja) 表示装置およびその駆動方法
JPH0749480A (ja) 平面型表示デバイスのマトリックス駆動方法
JPH11505935A (ja) 液晶表示装置のアドレス指定に関する改良
JP3557488B2 (ja) 液晶表示素子の駆動方法
JPH11212062A (ja) 反強誘電性液晶表示装置およびその駆動方法
JP3205766B2 (ja) 強誘電性液晶素子の駆動方法
JP2717014B2 (ja) 表示装置の駆動方法
JP2628157B2 (ja) 強誘電性液晶電気光学装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050803

A131 Notification of reasons for refusal

Effective date: 20050809

Free format text: JAPANESE INTERMEDIATE CODE: A131

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20060104

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Effective date: 20060106

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 4

Free format text: PAYMENT UNTIL: 20100120

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100120

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110120

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20120120

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120120

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130120

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140120

Year of fee payment: 8