JPH09312654A - Atmセル伝送装置 - Google Patents

Atmセル伝送装置

Info

Publication number
JPH09312654A
JPH09312654A JP14855396A JP14855396A JPH09312654A JP H09312654 A JPH09312654 A JP H09312654A JP 14855396 A JP14855396 A JP 14855396A JP 14855396 A JP14855396 A JP 14855396A JP H09312654 A JPH09312654 A JP H09312654A
Authority
JP
Japan
Prior art keywords
master station
valid
cell
atm cell
time stamp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP14855396A
Other languages
English (en)
Other versions
JP3511276B2 (ja
Inventor
Yuichi Sagawa
雄一 佐川
Takatoshi Sugiyama
隆利 杉山
Masahiro Umehira
正弘 梅比良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP14855396A priority Critical patent/JP3511276B2/ja
Publication of JPH09312654A publication Critical patent/JPH09312654A/ja
Application granted granted Critical
Publication of JP3511276B2 publication Critical patent/JP3511276B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【課題】 ATMセルストリームの有効セルをパケット
状に伝送し、タイムスタンプ処理を用いてATMセルス
トリームのセル順序を正しく再生するATMセル伝送装
置を提供する。 【解決手段】 子局は、入力したATMセルストリーム
から有効セルを抽出する手段と、前記親局から定期的に
受信される基準時間を抽出する手段と、この基準時間に
同期したタイマーのタイムスタンプ値を該有効セルに添
付する手段と、この有効セルをパケット状に送出する手
段とを備え、親局は、前記子局からパケット状に送出さ
れた前記有効セルを受信する手段と、この有効セルから
タイムスタンプ値を検出する手段と、前記基準時間を生
成し定期的に子局へ送信する手段と、この基準時間に同
期したタイマーのタイムスタンプ値に従って該有効セル
を元のATMセルストリームに再生する手段とを備え
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ATMセルストリ
ームから抽出した有効セルのみをパケット状に伝送する
ATMセル伝送システムに適する。
【0002】
【従来の技術】ATMセルストリームの有効セルのみを
パケット状に伝送するATMセル伝送システムのセル遅
延揺らぎを回避する手段にタイムスタンプ処理がある。
【0003】図3に従来のタイムスタンプ処理を用いて
ATMセルストリームを再生する場合のブロック図を示
す。ここでは子局から親局へのATMセル伝送を示して
いるが、親局から子局へのATMセル伝送も同様の手順
で行われる。
【0004】図において、子局2では、入力端子1に入
力したATMセルストリームは、有効セル抽出回路21
において有効セルのみが抽出される。基準時間生成回路
22において生成される基準時間に同期したタイマーA
でカウントされたタイムスタンプ値を添付するタイムス
タンプ値添付回路23において、有効セルにタイムスタ
ンプ値が添付される。タイムスタンプ値が添付された有
効セルは、パケット送出回路24によりパケット状に伝
送路3を介して親局4へ送信される。親局4では、子局
2からパケット状に送信される有効セルをパケット受信
回路41において受信し、タイムスタンプ値検出回路4
2において添付されているタイムスタンプ値を検出す
る。セルストリーム再生回路44は、基準時間生成回路
43において生成される基準時間に同期したタイマーB
でカウントされたタイムスタンプ値が、タイムスタンプ
値検出回路42において検出された有効セルのタイムス
タンプ値と等しいか大きい場合に出力端子5へ有効セル
を出力し、ATMセルストリームを再生する。
【0005】以上説明したように、従来の子局及び親局
は独自の基準時間を生成し、この基準時間に同期したタ
イマーAおよびタイマーBに従ってタイムスタンプ処理
を行っている。
【0006】
【発明が解決しようとする課題】図4に従来のタイムス
タンプ処理を用いてATMセルストリームを再生する場
合のフロー図を示す。前述したように、子局2では、有
効セル抽出回路21において有効セルのみを抽出し、基
準時間生成回路22において生成した基準時間に同期し
たタイマーAに従ってタイムスタンプ値添付回路23に
おいて有効セルにタイムスタンプ値を添付し、パケット
送出回路24において有効セルをパケット状に伝送路3
を介して受信装置4へ送信する。一方、親局4では、パ
ケット受信回路41においてパケット状に受信された有
効セルからタイムスタンプ値検出回路42においてタイ
ムスタンプ値を検出し、基準時間生成回路43において
生成した基準時間に同期したタイマーBに従ってセルス
トリーム再生回路44が出力端子5にATMセルストリ
ームを再生する。
【0007】しかし、子局および親局はタイマーAおよ
びタイマーBという独自の基準時間でタイムスタンプ処
理を行っているため、図に示すように正しいATMセル
ストリームを再生できなくなる可能性がある。また、複
数の子局から入力するATMセルストリームを多重する
場合には、親局において各子局に対してタイマーを設け
る必要があり、ハードウェアの規模が増加する可能性が
ある。
【0008】本発明は、ATMセルストリームの有効セ
ルをパケット状に伝送し、タイムスタンプ処理を用いて
ATMセルストリームのセル順序を正しく再生するAT
Mセル伝送装置を提供することを目的とする。本発明
は、複数の子局から入力するATMセルストリームを多
重する場合にハードウェア規模を削減するATMセル伝
送装置を提供することを目的とする。
【0009】
【課題を解決するための手段】本発明は、子局と、この
子局と伝送路を介して接続される親局とを備え、前記子
局は、入力したATMセルストリームから有効セルを抽
出する手段と、前記親局から定期的に受信される基準時
間を抽出する手段と、この基準時間に同期したタイマー
のタイムスタンプ値を有効セルに添付する手段と、この
有効セルをパケット状に送出する手段とを備え、前記親
局は、前記子局からパケット状に送出された有効セルを
受信する手段と、この有効セルからタイムスタンプ値を
検出する手段と、前記基準時間を生成し定期的に子局へ
送信する手段と、この基準時間に同期したタイマーのタ
イムスタンプ値に従って有効セルを元のATMセルスト
リームに再生する手段とを備えたことを特徴としてお
り、従来技術とは、親局において生成する基準時間に同
期したタイマーに従って子局および親局がタイムスタン
プ処理を行うことが異なる。
【0010】すなわち、本発明は子局が親局において生
成される基準時間を抽出することにより子局および親局
が同一の基準時間に同期したタイマーに従ってタイムス
タンプ処理を行うことができるためATMセルストリー
ムのセル順序を正しく再生することを可能とする。さら
に、本発明は親局において生成される基準時間を複数の
子局が抽出することにより複数の子局および親局が同一
の基準時間に同期したタイマーに従ってタイムスタンプ
処理を行うことができるため親局において一つのタイマ
ーで複数の子局から入力するATMセルストリームを多
重することを可能とする。
【0011】また、本発明は、前記親局は、入力したA
TMセルストリームから有効セルを抽出する手段と、基
準時間を生成し定期的に子局へ送信する手段と、この基
準時間に同期したタイマーのタイムスタンプ値を有効セ
ルに添付する手段と、この有効セルをパケット状に送出
する手段とを備え、前記子局は、前記親局からパケット
状に送出された有効セルを受信する手段と、この有効セ
ルからタイムスタンプ値を検出する手段と、前記親局か
ら定期的に受信される前記基準時間に同期したタイマー
のタイムスタンプ値に従って有効セルを元のATMセル
ストリームに再生する手段とを備えたことを特徴として
おり、親局において生成される基準時間を複数の子局が
抽出することにより複数の子局および親局が同一の基準
時間に同期したタイマーに従ってタイムスタンプ処理を
行うことができるため親局において一つのタイマーで複
数の子局へのATMセルストリームを伝送することを可
能とする。
【0012】
【実施例】本発明の実施例の動作を説明する。図1は本
発明実施例のタイムスタンプ処理を用いて双方向のAT
Mセル伝送を行う場合のブロック図である。図2は本発
明実施例のタイムスタンプ処理を用いて子局から親局へ
ATMセル伝送を行う場合のフロー図である。
【0013】本発明の特徴とするところは、親局4Aの
基準時間生成回路43Aにおいて生成された基準時間を
子局2Aへと送信し、子局2Aにおいてこの基準時間を
基準時間抽出回路28Aにより抽出することにより、子
局2Aおよび親局4Aは同一の基準時間に同期したタイ
マーに従ってタイムスタンプ処理を行うことである。
【0014】図1および図2において、子局2Aでは、
入力端子1Aに入力したATMセルストリームは、有効
セル抽出回路21Aにおいて送信すべき有効セルのみが
抽出される。親局4Aから定期的に受信される基準時間
は基準時間抽出回路28Aにおいて抽出され、この基準
時間に同期したタイマーAでカウントされたタイムスタ
ンプ値を添付するタイムスタンプ値添付回路23Aにお
いて、有効セルにタイムスタンプ値が添付される。タイ
ムスタンプ値が添付された有効セルは、パケット送出回
路24Aによりパケット状に伝送路3Aを介して親局4
Aへ送信される。親局4Aでは、子局2Aからパケット
状に送信される有効セルをパケット受信回路41Aにお
いて受信し、タイムスタンプ値検出回路42Aにおいて
添付されているタイムスタンプ値を検出する。セルスト
リーム再生回路44Aは、基準時間生成回路43Aにお
いて生成される基準時間に同期したタイマーAでカウン
トされたタイムスタンプ値が、タイムスタンプ値検出回
路42Aにおいて検出された有効セルのタイムスタンプ
値と等しいか大きい場合に出力端子5Aへ有効セルを出
力し、ATMセルストリームを再生する。また、基準時
間生成回路43Aは生成した基準時間を子局2Aへ送信
する。
【0015】一方、図1において親局4Aから子局2A
へのATMセル伝送を行う場合には、親局4Aでは、有
効セル抽出回路45Aにおいて有効セルのみを抽出し、
基準時間生成回路43Aにおいて生成した基準時間に同
期したタイマーAに従ってタイムスタンプ値添付回路4
6Aにおいて有効セルにタイムスタンプ値を添付し、パ
ケット送出回路47Aにおいて有効セルをパケット状に
伝送路3Aを介して子局2Aへ送信する。子局2Aで
は、パケット受信回路25Aにおいてパケット状に受信
された有効セルからタイムスタンプ値検出回路26Aに
おいてタイムスタンプ値を検出し、基準時間抽出回路2
8Aにおいて抽出した基準時間に同期したタイマーAに
従ってセルストリーム再生回路27Aが出力端子7Aに
ATMセルストリームを再生する。
【0016】以上説明したように、子局および親局は同
一の基準時間に同期したタイマーAに従ってタイムスタ
ンプ処理を行うことにより、異なる基準時間によりタイ
ムスタンプ処理を行う場合に生じるセル順序の逆転を回
避することが可能となり、常に正しいセルストリームが
再生される。また、送信伝送速度が各子局で異なる場合
やVBRのようなセル間隔が一定ではないサービスに対
して、従来のタイムスタンプ処理を用いて複数の子局か
ら入力するATMストリームを多重する場合には、親局
において伝送速度毎にタイマーを有する必要があるが、
本発明では同一のタイマーでタイムスタンプ処理が可能
で、基準時間生成回路1個で実現できハードウェアを削
減できることから、ATMセル伝送に実施してその効果
は大きい。
【0017】
【発明の効果】以上説明したように、本発明によれば、
ATMセルストリームの有効セルをパケット状に伝送
し、タイムスタンプ処理を用いてATMセルストリーム
のセル順序を正しく再生することができる。また、これ
により複数の子局から入力するATMセルストリームを
多重する場合にハードウェア規模を削減することができ
る。
【図面の簡単な説明】
【図1】本発明実施例のタイムスタンプ処理を用いて双
方向のATMセル伝送を行う場合のブロック図である。
【図2】本発明実施例のタイムスタンプ処理を用いて子
局から親局へATMセル伝送を行う場合のフロー図であ
る。
【図3】従来のタイムスタンプ処理を用いてATMセル
ストリームを再生する場合のブロック図である。
【図4】従来のタイムスタンプ処理を用いてATMセル
ストリームを再生する場合のフロー図である。
【符号の説明】
1、1A、6A ATMセルストリームの入力端子 2、2A 子局 3、3A 伝送路 4、4A 親局 5、5A、7A 再生ATMセルストリームの出力端子 21、21A、45A 有効セル抽出回路 22、43、43A 基準時間生成回路 23、23A、46A タイムスタンプ値添付回路 24、24A、47A パケット送出回路 41、41A、25A パケット受信回路 42、42A、26A タイムスタンプ値検出回路 44、44A、27A セルストリーム再生回路 28A 基準時間抽出回路

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 子局と、この子局と伝送路を介して接続
    される親局とを備え、子局に入力されるATMセルスト
    リームから抽出した有効セルをパケット状に親局に伝送
    するATMセル伝送装置において、 前記子局は、入力したATMセルストリームから有効セ
    ルを抽出する手段と、前記親局から定期的に受信される
    基準時間を抽出する手段と、この基準時間に同期したタ
    イマーのタイムスタンプ値を該有効セルに添付する手段
    と、この有効セルをパッケット状に送出する手段とを備
    え、 前記親局は、前記子局からパケット状に送出された前記
    有効セルを受信する手段と、この有効セルからタイムス
    タンプ値を検出する手段と、前記基準時間を生成し定期
    的に子局へ送信する手段と、この基準時間に同期したタ
    イマーのタイムスタンプ値に従って該有効セルを元のA
    TMセルストリームに再生する手段とを備えたことを特
    徴とするATMセル伝送装置。
  2. 【請求項2】 親局と、この親局と伝送路を介して接続
    される少なくともひとつの子局とを備え、親局に入力さ
    れるATMセルストリームから抽出した有効セルをパケ
    ット状に子局に伝送するATMセル伝送装置において、 前記親局は、親局に入力したATMセルストリームから
    有効セルを抽出する手段と、基準時間を生成し定期的に
    子局へ送信する手段と、この基準時間に同期したタイマ
    ーのタイムスタンプ値を該有効セルに添付する手段と、
    この有効セルをパケット状に送出する手段とを備え、 前記子局は、前記親局からパケット状に送出された前記
    有効セルを受信する手段と、この有効セルからタイムス
    タンプ値を検出する手段と、前記親局から定期的に受信
    される前記基準時間に同期したタイマーのタイムスタン
    プ値に従って該有効セルを元のATMセルストリームに
    再生する手段とを備えたことを特徴とするATMセル伝
    送装置。
  3. 【請求項3】 親局と、この親局と伝送路を介して接続
    される少なくともひとつの子局とを備え、親局に入力さ
    れるATMセルストリームから抽出した有効セルはパケ
    ット状に子局に伝送し、子局に入力されるATMセルス
    トリームから抽出した有効セルはパケット状に親局に伝
    送するATMセル伝送装置において、 前記親局は、親局に入力したATMセルストリームから
    有効セルを抽出する手段と、基準時間を生成し定期的に
    子局へ送信する手段と、この基準時間に同期したタイマ
    ーのタイムスタンプ値を該有効セルに添付する手段と、
    この有効セルをパケット状に送出する手段と、 前記子局からパケット状に送出された前記有効セルを受
    信する手段と、この有効セルからタイムスタンプ値を検
    出する手段と、前記基準時間に同期したタイマーのタイ
    ムスタンプ値に従って子局から受信した有効セルを元の
    ATMセルストリームに再生する手段とを備え、 前記子局は、入力したATMセルストリームから有効セ
    ルを抽出する手段と、前記親局から定期的に受信される
    基準時間を抽出する手段と、この基準時間に同期したタ
    イマーのタイムスタンプ値を該有効セルに添付する手段
    と、この有効セルをパケット状に親局に送出する手段
    と、 前記親局からパケット状に送出された前記有効セルを受
    信する手段と、この有効セルからタイムスタンプ値を検
    出する手段と、前記親局から定期的に受信される前記基
    準時間に同期したタイマーのタイムスタンプ値に従って
    該有効セルを元のATMセルストリームに再生する手段
    とを備えたことを特徴とするATMセル伝送装置。
JP14855396A 1996-05-21 1996-05-21 Atmセル伝送装置 Expired - Fee Related JP3511276B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14855396A JP3511276B2 (ja) 1996-05-21 1996-05-21 Atmセル伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14855396A JP3511276B2 (ja) 1996-05-21 1996-05-21 Atmセル伝送装置

Publications (2)

Publication Number Publication Date
JPH09312654A true JPH09312654A (ja) 1997-12-02
JP3511276B2 JP3511276B2 (ja) 2004-03-29

Family

ID=15455341

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14855396A Expired - Fee Related JP3511276B2 (ja) 1996-05-21 1996-05-21 Atmセル伝送装置

Country Status (1)

Country Link
JP (1) JP3511276B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004012402A1 (ja) * 2002-07-30 2004-02-05 Sony Corporation 情報処理装置および方法、記録媒体、並びにプログラム
JP2008182711A (ja) * 2008-01-24 2008-08-07 Fujitsu Ltd Atm装置間通信支援システム、データ送信支援装置、データ送信方法、およびコンピュータプログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004012402A1 (ja) * 2002-07-30 2004-02-05 Sony Corporation 情報処理装置および方法、記録媒体、並びにプログラム
JP2008182711A (ja) * 2008-01-24 2008-08-07 Fujitsu Ltd Atm装置間通信支援システム、データ送信支援装置、データ送信方法、およびコンピュータプログラム

Also Published As

Publication number Publication date
JP3511276B2 (ja) 2004-03-29

Similar Documents

Publication Publication Date Title
CA2750834C (en) Synchronization of a plurality of data streams
JPS6124338A (ja) 多方向多重通信方式
CA2184517A1 (en) Clock recovery for video communication over atm network
JP5051665B2 (ja) Geponシステム、局側装置及び端末側装置
JPH0851451A (ja) 同期方法および同期装置、端末、交換装置
JPH09312654A (ja) Atmセル伝送装置
JPH0514399A (ja) 画像パケツト通信システム
JP3230666B2 (ja) 同期システムおよび同期方法、並びに記録媒体
JP2504028B2 (ja) 中継装置
JP3429325B2 (ja) データ送受信装置のチャネル間同期装置
JP2669844B2 (ja) 多重アクセス制御方式
JPS6035849A (ja) クロツク切換制御方式
JP2005184520A (ja) 同期信号中継装置
JPH0514763A (ja) 画像パケツト通信システム
JPH11177687A (ja) 網同期装置
JPS59178034A (ja) デ−タ伝送方式
JPH0879252A (ja) 通信システム及び受信装置
JPH04312037A (ja) 障害通知方式
JP2871904B2 (ja) オクテット多重化装置
JPH0456545A (ja) 時刻同期制御方式
JPH09130351A (ja) アナログ時分割多重伝送装置
JPS62220034A (ja) 時分割多重通信同期化方式
JP2002208929A (ja) 通信中継装置
JPS59169234A (ja) マルチネツトワ−クtdma通信方式
JPS5990437A (ja) 多方向多重通信方式用子局位置合せ方式

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20031209

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20031222

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090116

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090116

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100116

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees