JPH08250679A - 電子素子又は電子装置。 - Google Patents

電子素子又は電子装置。

Info

Publication number
JPH08250679A
JPH08250679A JP8024536A JP2453696A JPH08250679A JP H08250679 A JPH08250679 A JP H08250679A JP 8024536 A JP8024536 A JP 8024536A JP 2453696 A JP2453696 A JP 2453696A JP H08250679 A JPH08250679 A JP H08250679A
Authority
JP
Japan
Prior art keywords
memory cell
transistor
capacitor
bit
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8024536A
Other languages
English (en)
Other versions
JP3252272B2 (ja
Inventor
Tadamichi Masamoto
忠道 政本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to JP02453696A priority Critical patent/JP3252272B2/ja
Publication of JPH08250679A publication Critical patent/JPH08250679A/ja
Application granted granted Critical
Publication of JP3252272B2 publication Critical patent/JP3252272B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Semiconductor Memories (AREA)

Abstract

(57)【要約】 【目的】 高速アクセスと高密度化のための1トランジ
スタ1キャパシタ型RAMを含む、電子素子又は電子装
置の新規なデバイス構造。 【構成】 平面形状が正六角形の単位メモリセルが基板
に密に配置される。各単位メモリセルは、基板表面の正
六角形の中心にビット拡散領域を、外周に沿って基板に
形成された「浅い溝」の側面にトランジスタを、その
「浅い溝」の底部から幅を狭めて形成された「深い溝」
の側面にキャパシタを、「深い溝」の底面或いはその近
傍にセル間絶縁部領域を、それぞれ順次連続して有す
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、1トランジスタ1キャ
パシタ型(以下1Tr1C型と略記)の素子を含むメモ
リセルを有する電子素子又は電子装置に関し、特には高
速・高密度ダイナミック・ランダム・アクセス・メモリ
(以下DRAMと略記)のデバイス構造に関する。
【0002】
【従来の技術】従来より、1Tr1C型のメモリセルを
有する高密度DRAMは構成要素が少なくセル面積の微
小化が容易であるため広く使用されている。近年、DR
AMに於いては高密度化及び高速化が追求され素子の微
細化に加えてレイアウトの最適化が要求されている。し
かるに、1Tr1C型メモリセルに於いては、記憶情報
の破壊防止、或いは情報判定の容易さ維持のために、メ
モリセルのキャパシタンスの減少は極力避けなければな
らない。さらにメモリアクセスの高速化のために、ビッ
トラインに付随するキャパシタンスを極力小さくしなけ
ればならない。このため関連の技術として、多数のメモ
リセルを正六角形の平面形状に配置することを特徴と
し、その単位メモリセルの平面形状を正六角形とし、そ
の正六角形の中心にビット拡散領域を設け、このビット
拡散領域に連続して外周部側に順次、トランジスタ、キ
ャパシタ、セル間絶縁部領域、をそれぞれ構成したこと
を特徴としていた。さらに、その平面形状を正六角形と
した単位メモリセルの外周に沿って一定の間隔で基板を
掘り溝を形成し、溝の側面部と底面部に、キャパシタと
セル間絶縁部領域をそれぞれ形成していた。このような
構成によって、メモリセル面積の微小化とメモリアクセ
スの高速化を同時に図っていた。例えば第4図及び第5
図に示す構成ではp型半導体基板51に、平面形状を正
六角形とした単位メモリセルの外周に沿って、溝57’
を掘りキャパシタ・プレート電極57を埋め込み、溝側
面にキャパシタを溝底面にはチャネルストップ53又は
51’によるセル間絶縁部領域を形成していた。ここ
で、52、52’はそれぞれn.n+拡散層、54はゲ
ート絶縁膜、55はコンタクト窓、56はワード線或い
はゲート電極、58はビット線、59はキャパシタ絶縁
膜、50、50’は層間絶縁膜である。 以
上は、本願発明者政本により、日本国特許出願番号2−
25196に述べられている。
【0003】
【発明が解決しようとする問題点】前記関連技術の構成
で、高速アクセスと高密度化を同時に達成できたが、さ
らなる高密度化のためにゲート電極の平面面積をさらに
微小化し、且つメモリアクセスのさらなる高速化のため
に、ビット線に付随するキャパシタンスをさらに小さく
することが要求された。本発明はこれらの要求に基づい
て為されたもので、前記関連技術の構成と比較して高速
化及び高密度化を一層推し進める新規なデバイス構造を
提供するためのものである。
【0004】
【問題を解決するための手段】本発明の1トランジスタ
1キャパシタ型のRAMは平面形状が正六角形の単位メ
モリセルが基板上に密に配置されることを特徴とし、且
つその各単位メモリセルは、基板表面の正六角形の中心
にビット拡散領域を、外周に沿って基板に形成された
「浅い溝」の側面にトランジスタを、該「浅い溝」の底
面に形成された該トランジスタのソース又はドレイン
を、該「浅い溝」の底部に幅を狭めて形成された「深い
溝」の側面にキャパシタを、該「深い溝」の底面、或い
は底面近傍にセル間絶縁部領域を、それぞれ順次連続し
て有することを第一の特徴としている。さらに、多数の
メモリセルを集積したメモリセル・ブロックの外周部に
ワード線及びキャパシタ・プレート電極の配線接続部を
設ける。 ここで、キャパシタ・プレート電極の配線接
続部は、メモリセル・ブロック内の最外周で「深い溝」
の幅がメモリセル・アレイ内のその幅よりもおおきく、
該「深い溝」の側面上のキャパシタ絶縁膜上に埋
め込まれたキャパシタ・プレート電極が、その上部の一
部から、該「浅い溝」の側面の絶縁膜上を経て、基板表
面の絶縁膜上にまで、延在して形成され、該ランダム・
アクセス・メモリの周辺回路からの配線が基板表面の該
絶縁膜上で該キャパシタ・プレート電極と接続してい
る。一方、単位メモリセルに於いて、該「浅い溝」の側
面に形成したトランジスタのゲート電極を、絶縁物によ
り溝の中に埋め込んで、平坦化した溝の上に、該ビット
拡散領域の上面より低い位置で、ビット線を配線して成
ることを第二の特徴としている。又、単位メモリセル内
のビット線コンタクト(ビット線とビット拡散領域との
境界面)がビット拡散領域の上端面から「浅い溝」の側
面の一部にまで延在して形成されていることを第三の特
徴としている。次ぎに、多数のメモリセルを集積したメ
モリセルアレイ内のビット線の配線方法に於いて、最短
距離の隣接単位メモリセル間を接続して成ることを第四
の特徴としている。
【0005】
【作 用】本発明は前記の構成により、関連技術と比較
してメモリセルの平面面積を大幅に縮小すると共に、ビ
ット線に付随するキャパシタンスを最小化することによ
りメモリアクセスの高速化を可能にした。則ち関連技術
に於いてはトランジスタは通常のプレーナ型であったた
めに,平面面積の微小化に製造上の制限があった。これ
に対して、本発明はメモリセルの構成を平面的には関連
技術を踏襲しつつ、トランジスタを縦型に形成したこと
により、トランジスタの平面面積を著しく縮小しただけ
でなく、メモリセル構成要素が同心状に配置されている
ため、特に、セル間絶縁部領域の平面面積を半減させ
た。これらは例えばその一実施例として第2図に示され
ている。さらに、トランジスタのゲート電極或いはワー
ド線を、絶縁物により前記「浅い溝」の中に埋め込ん
で、平坦化した溝の上にビット線を配線してビット線の
凹凸を極力小さくしたために、ビット拡散領城を正六角
形の中心に配置したことと相乗して、ビット線に付随す
るキャパシタンスを最小化した。これを実現するための
一例として、第3図にその概略的な断面図を示してい
る。則ち、多数のメモリセルを集積したメモリセル・ブ
ロックの外周部に、ワード線及びキャパシタ・プレート
電極の配線接続部を設けている。これによって、メモリ
セル・アレイ内のゲート電極及びワード線とキャパシタ
・プレート電極は「それぞれの溝」の中に、絶縁物によ
って埋め込まれており、基板表面にのみ配線されたビッ
ト線からは、遠く隔てられる。このためビット線と他の
配線との結合容量を小さくすると共に、ビット線間の浮
遊容量(クロストーク)を同時に小さくしている。さら
に、ビット線の配線方法に於いて、最短距離に位置する
単位メモリセル間を、接続することにより、ビット線コ
ンタクト間の配線長を最短にし且つビット線間の距離を
倍増するので、ビット線間のクロス・トークを極限まで
減少させることができる。この一実施例が第1図に示さ
れたものである。又、トランジスタを縦型に形成したこ
とによりビット拡散領域の空之層に付随するキャパシタ
ンスを半減しただけでなく、ビット拡散領域とビット線
とのコンタクト面積に関する制限を取り除くことができ
た。 則ち、第1図(b)、第2図(b)に示されてい
るように、ビット拡散領域2’とビット線8とのコンタ
クト面積は基板の最上部表面と溝の側面にも若干形成さ
れる。この後者のコンタクト面積は前記「浅い溝」の深
さを増やすことによって、その平面面積を増やすことな
く、増大することが可能である。これは256Mbit
以上の大容量メモリを達成する上で極めて重要である。
何故なら、このコンタクト面積はビットラインのコンタ
クト抵抗を低くするのに充分の大きさにできるからであ
る。
【0006】逆に、ビット拡散領域の平面面積を縮小で
きるので「浅い溝」の幅を広げることができる。又、
「浅い溝」の底面にトランジスタのソース又はドレイン
の拡散層を形成しているので「深い溝」の溝幅を狭くし
てその差を大きくすることができる。従って、より広い
「浅い溝」によってゲート電極に付随するキャパシタン
スを低減できるので高速化に、より狭い「深い溝」によ
ってセル間絶縁部領域の平面面積を縮小できるので高密
度化及びメモリセルキャパシタンスの低減防止など電気
的特性の向上に、それぞれ貢献すると言うこともでき
る。 以上述べてきたように、本発明により、メモリア
クセスの高速化とメモリの高密度化従って大容量化が実
現可能となる。
【0007】
【実施例】本発明の実施例を示す概略図を第1図、第2
図、第3図にそれぞれ示す。第1図(a)は本発明の一
実施例をメモリセルアレイの平面構成により概略的に示
した図である。第1図(b)は第1図(a)のA−A’
線断面図の一部を、第1図(c)は第1図(a)のB−
B’線断面図の一部を、それぞれ概略的に示した図であ
る。第2図は本発明の他の実施例を第1図に対比して示
した図であり、第1図の実施例とはビット線の配線方法
が異なるだけである。従ってビット線の配線を変えるだ
けでオープンビット線方式にもフォールデッドビット線
方式にも容易に対応できる。又ビット線の配線以外は共
通に使用できるのでデバイス設計・開発の時間を短縮す
ることができデバイス製造の習熟度を上げる事ができ
る。第3図は本発明の一実施例のメモリセル・ブロック
周辺の配線接続部とメモリセル・アレイの一部とをその
概略的な断面図により示した図である。説明を容易にす
るために、各図の同一構成要素は共通の番号で示されて
いる。ここで、1はp型の半導体基板、2はn形不純物
拡散層(トランジスタのソース、ドレイン及びキャパシ
タの電荷蓄積電極)、2’はn+形不純物拡散層(ビッ
ト拡散領域)、3はp+形不純物拡散層(溝底面部のチ
ャネルストップ)、4はゲート絶縁膜、6はゲート電極
或いはワード線、7はDoped−poly−Si或い
はPolicide等の低抵抗材料(「深い溝」の側面
キャパシタのプレート電極及び底面セル間絶縁部のフィ
ールド・プレート)、 7’、5’はそれぞれ基板を掘
って形成した「深い溝」と「浅い溝」である。 8
はA1等で形成されるビット線で前記2’のビット拡散
領域と電気的に接続される。11はワード線の配線接続
部のコンタクト、12はキャバシタ・プレート電極の配
線接続部のコンタクト、13は絶縁物で形成された表面
保護膜或いは層間絶縁膜である。
【0008】ここで、本実施例の製造方法について簡単
に説明する。p型基板1にRIE等により「浅い溝」を
掘り、この溝の表面にCVD或いは熱酸化等により適当
な膜厚(例えば0.4F程度、F;デザイン最小寸法)
の酸化膜を形成し、引き続きRIEにより「浅い溝」底
面の酸化膜及び基板を異方的にエッチングして、自己整
合的に「浅い溝」5’よりも幅を一定間隔だけ狭めた
「深い溝」7’を所定の位置に形成する。次に「深い
溝」の側面にn形不純物層2を斜めイオン注入等により
形成した後、 「深い溝」の底面部にn形不純物層が形
成されないように、「深い溝」の底面部を選択的にRI
E等によりエッチングする。そして「深い溝」の側面部
にはキャパシタ絶縁膜9を「深い溝」の底面には素子分
離用の絶縁膜を形成した後に、溝底面部だけにイオン注
入することにより3のp+形拡散層を形成する。次に溝
全体をDoped−poly−Si或いはPolici
de等の低抵抗材料で埋め込み適度にエッチバックして
平坦化した後、さらにエッチバックしてキャパシタ・プ
レート7を形成する。この際、第3図に示したキャパシ
タ・プレート電極の配線接続部の引きだし部分に対して
マスクが必要となる。
【0009】次にn+形拡散層或いはビット拡散領域
2’を形成するために全面イオン注入し、前記「浅い
溝」の側面に形成した酸化膜を緩衝弗酸等により除去し
た後、「浅い溝」の底面部に選択的にイオン注入してn
形拡散層或いはトランジスタのソース/ドレイン領域2
を形成する。しかる後、「浅い溝」の側面にゲート酸化
膜4を、「浅い溝」の底面部と埋め込み電極7の上部表
面に層間絶縁膜10を、通常の工程により形成してゲー
ト電極材料を全面に堆積した後、ゲート電極のマスク材
料を溝の中に埋め込み平坦化して、これを適当な深さま
でエッチバックする。 この際、第3図に示したワード
線の配線接続部に対してマスクが必要となる。 次に、
ゲート電極材料の表面が露出した部分を適当な厚さだけ
エッチングし、ワード線の所定の位置をマスクして前記
ゲート電極のマスク材料とゲート電極材料をエッチング
して、所望のゲート電極及びワード線6を形成する。引
き続き、斜めイオン注入等によりゲート電極をマスクと
してn形拡散層或いはトランジスタのソース/ドレイン
領域2を形成した後、 層間絶縁膜10をCVD等で堆
積し、溝の中のゲート電極を埋め込んで平坦化した後エ
ッチバックして、ビット拡散領域及びワード線とキャパ
シタプレート電極の配線接続部のコンタクト部分11、
12を露出させる。この際、第3図に示したキャパシタ
プレート電極の配線接続部のコンタクト部分に対してマ
スクが必要となる。 最後にビット線8をA1等の低抵
抗材料にて通常の工程により形成した後、表面保護膜或
いは層間絶縁膜13を形成する。以下、通常の工程と同
じであり説明は省くものとする。
【0010】以上、本実施例の説明では前記「浅い溝」
と「深い溝」との形成法に於いて、「浅い溝」を先に形
成した後に、それよりも幅を一定間隔だけ狭めた「深い
溝」を形成している。それとは逆に、「深い溝」を先に
形成した後に、それよりも幅を一定間隔だけ広めた「浅
い溝」を形成しても、関連する工程を適当に変更して所
望の構造を得ることができるが、詳しい説明は省略す
る。又、前記P+形拡散層のチャネルストップ3とその
工程を省くために「深い溝」7’の底面部の深さの位置
にP+形拡散層を基板全面に形成したり、関連技術の説
明で示された第5図(b)のようにエピタキシャル基板
を使用しても当然、所望の構造を得ることができる。同
様に、本実施例ではp型基板を用いて説明したが、n型
基板を使用しても説明の全領域の不純物の型を逆転して
所望の結果が得られる。
【0011】
【発明の効果】以上述べてきた本発明の一実施例の結果
を関連技術と比較して表1、表2に示す。表1は同一デ
ザインルールの単位メモリセルに関する平面占有面積を
示したもので、この表から、トランジスタを縦型に形成
したことによるゲート電極の平面面積の著しい減少が明
らかであり、次にセル間絶縁部領域の平面面積に於い
て、その減少が顕著である。単位メモリセル全体では、
約3.5倍の高密度化が達成されている。 表2は512セルのビット線キャパシタンスの一実施例
を示している。この表から、ビット拡散領域の空乏層キ
ャパシタンス(ビット拡散容量)に於いても、ビット線
の配線に伴うキャパシタンス(ビット配線容量)に於い
ても、本発明により関連技術と比較して半減しており、
ビット線キャパシタンス全体で約2.3倍の改善が達成
されている。
【0012】このように、ビット線キャパシタンスの最
小化が達成されたことによりメモリセルからビット線へ
の信号伝達を大きく且つ、センスアンプによるそのセン
ス時間を小さくすることが可能となる。又、ビット線の
長さをより長くレイアウトでき、逆に、ワード線の長さ
をその分だけ短くできるので、その効果は大である。何
故ならメモリアクセス時間の主たる因子の一つであるワ
ード線のRC遅延時間はワード線の長さの2乗に比例し
て大きくなるからである。従って、トランジスタのゲー
ト容量とゲート電極及びワード線の抵抗とによる遅延時
間を適正化(例えばゲート電極材料としてMo、W、T
i、Ta等の耐熱性金属、或いはそれらのシリサイド等
の低抵抗材料を使用する、将来的には超伝導材料を使用
して抵抗をゼロとしても良い)して、既に前述したよう
に高密度又は大容量のみならずメモリアクセスの高速な
RAMの実現が可能となる。
【0013】以上、述べてきた発明の効果はトランジス
タを関連技術のプレーナ型から縦型に形成したことに依
るところが大きい。しかし、本発明は只単純にトランジ
スタを縦型にしただけではない。トランジスタを縦型に
形成する際に、溝幅の異なる「浅い溝」と「深い溝」を
形成し、しかも、そのデバイス構造を特許請求の範囲の
項に記述した如く、新規な構造にしたために、(1)ゲ
ート配線間容量の著しい増加を抑制し、ワード線遅延時
間を小さく維持して、(2)「深い溝」に形成したメモ
リセルキャパシタンスの著しい減少も可能な限り抑制し
て、前記(3)メモリセル面積の大幅な縮小(約1/
3.5)と、(4)ビット線キャパシタンスの(1/2
以下の)減少とを、達成することができたところに本発
明の重要なポイントがある。則ち、溝幅の広い「浅い
溝」はゲート配線間の容量の増加を抑制し、ワード線に
伴う直列抵抗をより低い値に維持し、従ってワード線の
遅延時間を小さく維持する、ために極めて重要である。
又、溝幅のより狭い「深い溝」はメモリセルキャパシタ
ンスの減少を可能な限り抑制し、従ってその溝の深さを
できるだけ小さくすることができただけでなく、セル間
絶縁部の平面面積を最小化することにも貢献した。この
ように、本発明の新規なる構造による効果は極めて大き
いと言える。
【0014】以上のように、本発明の説明はRAMに限
定して為されているが1Tr1C型のメモリセルを有す
る凡ての電子素子或いは電子装置に適用可能であること
は言を待たない。又、本発明の方法と装置の実施例が特
定の半導体メモリの構造に関連して開示されているが、
本発明の精神から逸脱することなく技術的選択の結果と
して詳細の多くの変更が可能であることが理解されるべ
きである。
【図面の簡単な説明】
【第1図】(a)は本発明の一実施例のメモリセルアレ
イの概略を示した平面図、(b)は第1図(a)のA−
A’線の概略断面図、(c)は第1図(a)のB−B’
線の概略断面図である。
【第2図】(a)は本発明の他の実施例のメモリセルア
レイの概略を示す平面図、(b)は第2図(a)のA−
A’線の概略断面図、(c)は第2図(a)のB−B’
線の概略断面図である。
【第3図】本発明の一実施例のメモリセル・ブロック周
辺の配線接続部と、メモリセルアレイの一部とを示した
概略断面図であり、図中の領域Iはメモリセルアレイの
一部、領域IIはワード線の配線接続部、領城IIIは
キャパシタプレート電極の配線接続部、をそれぞれ示し
ている。
【第4図】関連技術の一実施例であり、メモリセルアレ
イの概略を示す平面図である。
【第5図】(a)は一実施例を示す第4図A−A’線の
概略断面図、(b)は他の実施例を示す第4図A−A’
線の概略断面図である。
【0016】
【符号の説明】
1・・・・半導体基板 2・・・・n形不純物層(ソース/ドレイン、キャパシ
タ蓄積電極) 2’・・・n+形不純物層(ビット拡散領域) 3・・・・p+形不純物層 4・・・・ゲート絶縁膜 5’・・・「浅い溝」 6・・・・ゲート電極又はワード線 7・・・・キャパシタプレート電極 7’・・・「深い溝」 8・・・・ビット線 9・・・・キャパシタ絶縁膜 10・・・・層間絶縁膜 11・・・・コンタクト(ワード線配線接続部) 12・・・・コンタクト(キャパシタ・プレート電極配
線接続部) 13・・・・表面保護膜、又は層間絶縁膜

Claims (13)

    【特許請求の範囲】
  1. 【請求項1】 平面形状が正六角形の単位メモリセルが
    基板上又は基板中に密に配置されることを特徴とし、且
    つその各単位メモリセルは、基板表面の正六角形の中心
    にビット拡散領域を、外周に沿って基板に形成された
    「浅い溝」の側面にトランジスタを、該「浅い溝」の底
    部に幅を狭めて形成された「深い溝」の側面にキャパシ
    タを、該「深い溝」の底面、或いは底面近傍にセル間絶
    縁部領域を、それぞれ順次連続して有する、ことを特徴
    とする1トランジスタ1キャパシタ型のランダム・アク
    セス・メモリ。
  2. 【請求項2】 該ビット拡散領域は該基板表面と該「浅
    い溝」の側面を有し、該ビット拡散領域の該表面から該
    側面の一部にまで延在して形成されたビット線コンタク
    ト(ビット線と該ビット拡散領城との境界面)を有し、
    且つ、多数の該メモリセルを集積したメモリセル・ブロ
    ックの外周部に、ワード線及びキャパシタ・プレート電
    極の配線接続部を設ける。一方、該単位メモリセルに於
    いて、側面にゲート電極がゲート絶縁膜を介して形成さ
    れた該「浅い溝」の中を絶縁物により埋め込んで、該ビ
    ット拡散領域の上面より低い位置で該絶縁物が平坦化さ
    れた該「浅い溝」の上で、該ビット線を配線して成るこ
    とを特徴とする請求項1に記載のランダム・アクセス・
    メモリ。
  3. 【請求項3】 平面形状が正六角形の単位メモリセルが
    基板上又は基板中にに密に配置されていることを特徴と
    し、且つ、多数の該単位メモリセルが集積されたメモリ
    セル・アレイ内の、ビット線の配線方法に於いて、最短
    距離の隣接単位メモリセル間を最短経路で接続して成る
    ことを特徴とする該メモリセル・アレイを有する電子素
    子或いは電子装置。
  4. 【請求項4】 多数の該メモリセルを集積したメモリセ
    ルブロック内の最外周で該「深い溝」の幅がメモリセル
    ・アレイ内のその幅よりも大きく、該「深い溝」の側面
    上のキャパシタ絶縁膜上に埋め込まれたキャパシタ・プ
    レート電極が、その上部の一部から、該「浅い溝」の側
    面の絶縁膜上を経て、基板表面の絶縁膜上にまで、延在
    して形成され、該ランダム・アクセス・メモリの周辺回
    路からの配線が基板表面の該絶縁膜上で該キャパシタ・
    プレート電極と接続していることを特徴とする請求項1
    に記載のランダム・アクセス・メモリ。
  5. 【請求項5】 該ビット線の配線が折れ線で成されてい
    ることを特徴とする請求項3に記載の電子素子或いは電
    子装置。
  6. 【請求項6】 1トランジスタ1キャパシタ型の素子を
    少なくとも含む該単位メモリセルを有することを特徴と
    する請求項3又は請求項5に記載の電子素子或いは電子
    装置。
  7. 【請求項7】 1トランジスタ1キャパシタ型のランダ
    ム・アクセス・メモリであることを特徴とする請求項3
    又は請求項5又は請求項6に記載の電子素子或いは電子
    装置。
  8. 【請求項8】 多数の該ビット線が行方向に該多数の単
    位メモリセルを配線し、多数のワード線が列方向に絶縁
    膜を介して該ビット線に交差して該多数の単位メモリセ
    ルを配線している請求項3に記載の電子素子或いは電子
    装置。
  9. 【請求項9】 該各単位メモリセルが、さらに、該「浅
    い溝」の底面に形成された該トランジスタのソース又は
    ドレインを該トランジスタと該キャパシタの間にそれぞ
    れに連続して有することを特徴とする請求項1に記載の
    1トランジスタ1キャパシタ型のランダム・アクセス・
    メモリ。
  10. 【請求項10】 該「浅い溝」と該「深い溝」の幅が実
    質的に同じであるような請求項1に記載の1トランジス
    タ1キャパシタ型のランダム・アクセス・メモリ。
  11. 【請求項11】 該「浅い溝」と該「深い溝」の深さが
    実質的に同じであるような請求項1に記載の1トランジ
    スタ1キャパシタ型のランダム・アクセス・メモリ。
  12. 【請求項12】 該ビット拡散領域は該基板表面と該
    「浅い溝」の側面を有し、該ビット拡散領城の該表面か
    ら該側面の一部にまで延在して接触し、且つそれらに沿
    って形成されたビット線を有することを特徴とする請求
    項1に記載の1トランジスタ1キャパシタ型のランダム
    ・アクセス・メモリ。
  13. 【請求項13】 該正六角形が六角形であることを特徴
    とする前各請求項に記載の1トランジスタ1キャパシタ
    型のランダム・アクセス・メモリ又は電子素子或いは電
    子装置。
JP02453696A 1996-01-04 1996-01-04 電子素子又は電子装置或いはランダム・アクセス・メモリ、及びその製造方法。 Expired - Fee Related JP3252272B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02453696A JP3252272B2 (ja) 1996-01-04 1996-01-04 電子素子又は電子装置或いはランダム・アクセス・メモリ、及びその製造方法。

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02453696A JP3252272B2 (ja) 1996-01-04 1996-01-04 電子素子又は電子装置或いはランダム・アクセス・メモリ、及びその製造方法。

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2417749A Division JP2906089B2 (ja) 1990-12-17 1990-12-17 ランダム・アクセス・メモリ。

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2001191982A Division JP3902731B2 (ja) 2001-05-23 2001-05-23 電子素子又は電子装置。

Publications (2)

Publication Number Publication Date
JPH08250679A true JPH08250679A (ja) 1996-09-27
JP3252272B2 JP3252272B2 (ja) 2002-02-04

Family

ID=12140884

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02453696A Expired - Fee Related JP3252272B2 (ja) 1996-01-04 1996-01-04 電子素子又は電子装置或いはランダム・アクセス・メモリ、及びその製造方法。

Country Status (1)

Country Link
JP (1) JP3252272B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003031685A (ja) * 2001-07-16 2003-01-31 Sony Corp 半導体記憶装置およびその製造方法
WO2010010865A1 (ja) * 2008-07-22 2010-01-28 日本電気株式会社 半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003031685A (ja) * 2001-07-16 2003-01-31 Sony Corp 半導体記憶装置およびその製造方法
WO2010010865A1 (ja) * 2008-07-22 2010-01-28 日本電気株式会社 半導体装置
JP5477291B2 (ja) * 2008-07-22 2014-04-23 日本電気株式会社 半導体装置

Also Published As

Publication number Publication date
JP3252272B2 (ja) 2002-02-04

Similar Documents

Publication Publication Date Title
US4751557A (en) Dram with FET stacked over capacitor
US5432365A (en) Semiconductor memory device
KR900001225B1 (ko) 반도체기억장치와 그 제조방법
US4922313A (en) Process for manufacturing semiconductor memory device and product formed thereby
KR100403066B1 (ko) 반도체 메모리 셀 어레이 구조물 형성 방법
US5398205A (en) Semiconductor memory device having trench in which word line is buried
US20020076880A1 (en) Semiconductor device and method of fabricating the same
JP3400143B2 (ja) 半導体記憶装置
JPH01227468A (ja) 半導体記憶装置
US5523542A (en) Method for making dynamic random access memory cell capacitor
KR920001635B1 (ko) 반도체기억장치 및 그 제조방법
US5821579A (en) Semiconductor memory device and method of manufacturing the same
US4921815A (en) Method of producing a semiconductor memory device having trench capacitors
JPS6155258B2 (ja)
JPH0612805B2 (ja) 半導体記憶装置の製造方法
US7135735B2 (en) Semiconductor device
JP2906089B2 (ja) ランダム・アクセス・メモリ。
JP2518147B2 (ja) 半導体メモリ装置とその製造方法
JP3252272B2 (ja) 電子素子又は電子装置或いはランダム・アクセス・メモリ、及びその製造方法。
JP3902731B2 (ja) 電子素子又は電子装置。
JP2739965B2 (ja) 半導体記憶装置およびその製造方法
JP3288371B2 (ja) ランダム・アクセス・メモリまたは電子装置及び、その製造方法
JP3177038B2 (ja) 半導体記憶装置及びその製造方法
JP2583123B2 (ja) メモリセルの形成方法
JP3079545B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
A921 Administrative appeal

Free format text: JAPANESE INTERMEDIATE CODE: A921

Effective date: 20040705

LAPS Cancellation because of no payment of annual fees
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees