JPH08237270A - 同報セル処理装置およびatmスイッチ装置 - Google Patents

同報セル処理装置およびatmスイッチ装置

Info

Publication number
JPH08237270A
JPH08237270A JP7040691A JP4069195A JPH08237270A JP H08237270 A JPH08237270 A JP H08237270A JP 7040691 A JP7040691 A JP 7040691A JP 4069195 A JP4069195 A JP 4069195A JP H08237270 A JPH08237270 A JP H08237270A
Authority
JP
Japan
Prior art keywords
cell
broadcast
output
output line
atm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7040691A
Other languages
English (en)
Inventor
Kenji Yamada
健治 山田
Tatsuo Nakagawa
達夫 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7040691A priority Critical patent/JPH08237270A/ja
Priority to CA002170448A priority patent/CA2170448A1/en
Priority to AU45793/96A priority patent/AU688195B2/en
Publication of JPH08237270A publication Critical patent/JPH08237270A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【目的】 ATM入力セルハイウェイと、複数のATM
出力セルハイウェイとを有する装置での同報セル処理
を、同報対象の出力回線に対して回線対応にバッファを
設置することなく、同報セルを処理できるようにする。 【構成】 ATMセルをコピーする際の一時蓄積を行う
メモリ部と、ATMセルのコピー制御およびコピー出力
回線の指示ならびにセル入力禁止制御を行うコピー制御
回路と、コピー出力回線の選択を行う出力回線選択回路
と、同報セルの出力回線への振り分けを行うセル分配部
とを備える。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ATMクロスコネクト
装置、ATM交換機、ATM加入者線多重分離装置等で
利用される。本発明は、ATMセルスイッチあるいはセ
ル多重分離部(DMUX)におけるセルの同報処理に関
する。
【0002】
【従来の技術】ATM(非同期転送)方式では、複数の
箇所に同一の情報を分配する同報サービスがあり、この
ような場合、ATM通信方式の交換機、クロスコネクト
装置、加入者線多重分離装置等では、セルをコピーし
て、複数の宛先に出力する必要がある。
【0003】この種の同報処理の実現方式として、従来
は、出力バッファ型ATMスイッチ方式やバススイッチ
方式に代表されるように、物理的に分離した同報対象の
回線に対して、コピーしたセルを同時に出力する方式が
あった。
【0004】
【発明が解決しようとする課題】このような、従来方式
では、同報対象の出力回線に対して、ATMセル入力ハ
イウェイからの連続トラヒックを出力すると、ATMセ
ル入力ハイウェイと出力回線速度との速度差を整合する
ためのセルバッファが回線対応に必要になり、装置全体
としてセルバッファ量が多くなってしまう問題があっ
た。
【0005】また、同報セルのコピー方式として、特開
平5−276189、特開平5−136814等に共通
バッファを用いる提案もある。しかし、これらの技術
は、同報セルについてのコピー処理については開示され
ているが、同報セルの処理中の通常セルの入力をどのよ
うに処理するか、あるいはコピーしたセルをどのように
その出力回線に分配するかの制御については詳しい提案
はない。
【0006】本発明の目的は、同報セルが入力された場
合に、ATMのコピーを簡潔に行うことができ、またハ
ードウエアが簡潔な構成になる同報セル処理方式を提供
することにある。
【0007】
【課題を解決するための手段】本発明の第一の観点は、
ATMセルの同報処理に係り、ATMセルが伝送される
ATM入力セルハイウェイと、出力される複数のATM
セルを伝送するATM出力セルハイウェイとが接続さ
れ、入力されたATMセルから同一内容の同報ATMセ
ルを作成してそれぞれのATM出力セルハイウェイに出
力するATM同報セル処理装置において、入力されたA
TMセルを一時蓄積し、ATMセル内に登録された同報
セルである旨の同報識別子ならびに同報の出力先を参照
するためのビットマップアドレスとを出力する一時蓄積
メモリと、出力された前記ビットマップアドレスにより
ビットマップテーブルを参照して出力すべき同報出力回
線番号を指示するコピー制御回路と、前記同報識別子に
より出力回線番号ならびにコピー出力回線の選択を行う
出力回線選択回路と、この出力回線選択回路が選択出力
する出力回線番号に基づいて前記一時蓄積メモリから同
報セルを読み出して出力回線に振り分けを行うセル分配
手段とを備えたことを特徴とする。
【0008】なお、コピー制御回路は、同報対象回線数
分の同報処理が終了するまでセルの入力を禁止する手段
を備えることが好ましい。
【0009】また、コピー制御回路は、同報セルが入力
されると、抽出されたビットマップアドレスに基づい
て、同報対象の出力回線番号を出力する手段を備え、出
力回線選択回路は、抽出した同報識別子により、コピー
制御回路の出力する出力回線番号を選択して出力する手
段を備えることが好ましい。
【0010】本発明の第二の観点は、ATM同報処理装
置を備えたATMスイッチ装置に係り、N個の入力ポー
トおよびN個の出力ポートを備えたN×NATMスイッ
チの出力ポートにそれぞれ第一の観点の同報セル処理装
置が接続されたことを特徴とする。
【0011】
【作用】同報セルが入力されると、一時蓄積メモリに格
納され、一時蓄積メモリで、同報セルである旨の同報識
別子情報、同報宛先を指示するビットマップアドレスが
抽出される。抽出されたビットマップアドレスに基づい
てコピー制御回路は、ビットマップメモリから同報対象
の回線情報を得て、これを出力回線選択回路に出力す
る。またコピー制御回路は、同時に、同報対象回線数分
だけセル入力禁止信号を上流側に送出して新しいセルの
到着を待ち合わせる。出力回線選択回路は、同報識別子
情報に基づいてコピー制御回路の出力する同報出力回線
番号を選択して、セル分配手段に出力する。セル分配手
段はこの同報出力回線番号の出力回線分、一時蓄積メモ
リに格納された同報セルを繰り返して読み出してそれぞ
れの同報出力回線に出力する。コピー制御回路は、同報
対象回線数分の同報処理が終了するとセル入力禁止信号
を解除する。
【0012】通常セルの場合は、出力回線選択回路は、
一時蓄積メモリから抽出された出力回線番号情報をセル
分配手段に出力するので、セル分配手段は、当該出力回
線番号の出力回線に一時蓄積メモリのセルを出力する。
【0013】
【実施例】以下、図面を参照して本発明の実施例を説明
する。
【0014】図1は、本発明の一実施例の同報セル処理
装置の構成を示す図である。
【0015】ATMセルが伝送されるセル入力ハイウェ
イ10は、一時蓄積メモリ100に接続される。一時蓄
積メモリ100は、セル出力ハイウェイ30を介して出
力回線ごとにセルを分配するセル分配回路(セルDMU
X回路)500に接続される。また、一時蓄積メモリ1
00は、同報識別子信号線40および出力回線番号信号
線41とを介して出力回線選択回路400に接続され、
格納したATMセルから同報識別子情報および出力回線
番号情報を抽出して出力する。また一時蓄積メモリ10
0は、ビットマップアドレス信号線42を介してビット
マップテーブルが格納されたビットマップメモリ300
に接続され、格納した同報セルからビットマップアドレ
スを抽出して出力する。コピー制御回路200は、本実
施例での同報セルのコピー制御を行うもので、ビットマ
ップメモリ300からのビットマップデータ線51が入
力され、セル入力禁止信号線50により上流側のATM
装置に対してセル入力禁止信号を出力する。またコピー
制御回路200は、出力回線選択回路400に同報出力
回線番号信号線52により同報出力回線番号を出力す
る。出力回線選択回路400は、出力回線選択制御線7
0を介してセル分配回路500に接続されている。セル
分配回路500の出力側には、それぞれN個の出力回線
(#1〜#1N)21〜2Nが接続される。
【0016】次に、本発明実施例の動作を説明する。
【0017】まず、通常セルの処理を説明する。セル入
力ハイウェイ10より通常セルが入力された場合、一時
蓄積メモリ100で抽出された同報識別子情報と出力回
線番号情報は、同報識別子信号線40および出力回線番
号信号線41を介して出力回線選択回路400に入力さ
れる。出力回線選択回路400は、出力回線選択制御線
70に出力回線番号情報を出力するので、セル分配回路
500は、一時蓄積メモリ100から読み出されたセル
を、この出力回線番号の出力回線に出力する。
【0018】次に、同報セルの処理を説明する。
【0019】セル入力ハイウェイ10より同報セルが入
力された場合、一時蓄積メモリ100で同報識別子情報
と同時にビットマップアドレスが抽出される。抽出され
たビットマップアドレスによりビットマップメモリ30
0を読み出すことにより、コピー制御回路200は同報
対象回線情報を得る。コピー制御回路200は、同報対
象回線情報で示す同報対象回線数の回線分、セル入力禁
止信号をセル入力禁止信号線50で上流側に送出し、そ
の間、新しいセルの到着を待ち合わせる。またコピー制
御回路200は、得られた同報対象回線情報を、同報出
力回線番号信号線52で出力回線選択回路400に出力
する。
【0020】出力回線選択回路400は、同報識別子情
報によってコピー制御回路200からの同報出力回線番
号を選択し、その情報を出力回線選択制御線70を介し
てセル分配回路500に出力する。セル分配回路500
は、同報対象回線数分、一時蓄積メモリ100から同報
用のセルを繰り返し読み出して出力回線21〜2Nの対
応出力回線に出力して同報処理を行う。同報対象回線数
の回線分の同報処理が終了した時点で、コピー制御回路
200は、セル入力禁止信号を解除して、新しいセルの
到着を許可する。
【0021】図2は、本発明の同報セル処理装置(セル
DMUX部)をATMスイッチ装置に適用した場合の構
成例を示すものである。
【0022】入力回線(#11)111から入力回線
(#1M)11Mは、セルMUX部101に接続され、
入力回線(#N1)1N1から入力回線(#NM)1N
Mは、セルMUX部10Nに接続されている。これらセ
ルMUX部101〜10Nは、入力ポート(#1〜#
N)611〜61Nを介してATMスイッチ600に接
続される。セルDMUX部201〜20Nは、出力ポー
ト(#1〜#N)621〜62NおよびRNR(#1〜
#N)631〜63Nを介して、ATMスイッチ600
に接続されている。出力回線(#11〜#1M)はセル
DMUX部201に接続され、順次、出力回線は順次セ
ルDMUX部に接続され、出力回線(#N1〜#NM)
2N1〜2NMはセルDMUX部201に接続される。
RNRは図1のセル入力禁止信号に相当する。
【0023】この図2に示すATMスイッチ装置では、
複数のセルDMUX部201〜201NとATMスイッ
チ600を組み合わせた構成であり、各セルDMUX部
201〜20Nが同報セルを出力ポート#1〜#Nから
受信した場合に、RNR#1〜#Nを送出し、ATMス
イッチ600からのセル入力を待ち合わせて同報セル処
理を行う。
【0024】
【発明の効果】以上説明したように、本発明は、同報対
象の出力回線に対して回線対応のバッファを設けること
なく同報セル処理ができる効果がある。
【0025】また、本発明では、同報セル処理中は、セ
ルの入力を禁止しておくので、セルを記憶するメモリの
容量を大きくする必要はない。
【図面の簡単な説明】
【図1】本発明の一実施例を説明するブロック構成図。
【図2】本発明を使用したATMスイッチ装置の構成
図。
【符号の説明】 100 一時蓄積メモリ 200 コピー制御回路 300 ビットマップメモリ 400 出力回線選択回路 500 セル分配回路(セルDMUX) 600 ATMスイッチ 10 セル入力ハイウェイ 21〜2N 出力回線 30 出力セルハイウェイ 40 同報識別子信号線 41 出力回線番号信号線 42 ビットマップアドレス信号線 50 セル入力禁止信号線 51 ビットマップデータ線 52 同報出力回線番号信号線 70 出力回線選択制御線 111〜1NM 入力回線 101〜10N セルMUX部 201〜20N セルDMUX部 211〜2NM 出力回線 611〜61N 入力ポート 621〜62N 出力ポート 631〜63N RNR

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 ATMセルが伝送されるATM入力セル
    ハイウェイと、出力される複数のATMセルを伝送する
    ATM出力セルハイウェイとが接続され、 入力されたATMセルから同一内容の同報ATMセルを
    作成してそれぞれのATM出力セルハイウェイに出力す
    るATM同報セル処理装置において、 入力されたATMセルを一時蓄積し、ATMセル内に登
    録された同報セルである旨の同報識別子ならびに同報の
    出力先を参照するためのビットマップアドレスとを出力
    する一時蓄積メモリと、 出力された前記ビットマップアドレスによりビットマッ
    プテーブルを参照して出力すべき同報出力回線番号を指
    示するコピー制御回路と、 前記同報識別子により出力回線番号ならびにコピー出力
    回線の選択を行う出力回線選択回路と、 この出力回線選択回路が選択出力する出力回線番号に基
    づいて前記一時蓄積メモリから同報セルを読み出して出
    力回線に振り分けを行うセル分配手段とを備えたことを
    特徴とする同報セル処理装置。
  2. 【請求項2】 コピー制御回路は、同報対象回線数分の
    同報処理が終了するまでセルの入力を禁止する手段を備
    える請求項1記載の同報セル処理装置。
  3. 【請求項3】 前記コピー制御回路は、同報セルが入力
    されると、抽出されたビットマップアドレスに基づい
    て、同報対象の出力回線番号を出力する手段を備え、 前記出力回線選択回路は、抽出した同報識別子により、
    前記コピー制御回路の出力する出力回線番号を選択して
    出力する手段を備える請求項1または2記載の同報セル
    処理装置。
  4. 【請求項4】 N個の入力ポートおよびN個の出力ポー
    トを備えたN×NATMスイッチの出力ポートにそれぞ
    れ請求項2または3記載の同報セル処理装置が接続され
    たATMスイッチ装置。
JP7040691A 1995-02-28 1995-02-28 同報セル処理装置およびatmスイッチ装置 Pending JPH08237270A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP7040691A JPH08237270A (ja) 1995-02-28 1995-02-28 同報セル処理装置およびatmスイッチ装置
CA002170448A CA2170448A1 (en) 1995-02-28 1996-02-27 Multicasting apparatus for packet switch
AU45793/96A AU688195B2 (en) 1995-02-28 1996-02-28 Multicasting apparatus for packet switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7040691A JPH08237270A (ja) 1995-02-28 1995-02-28 同報セル処理装置およびatmスイッチ装置

Publications (1)

Publication Number Publication Date
JPH08237270A true JPH08237270A (ja) 1996-09-13

Family

ID=12587587

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7040691A Pending JPH08237270A (ja) 1995-02-28 1995-02-28 同報セル処理装置およびatmスイッチ装置

Country Status (3)

Country Link
JP (1) JPH08237270A (ja)
AU (1) AU688195B2 (ja)
CA (1) CA2170448A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1104126C (zh) * 1996-12-21 2003-03-26 三星电子株式会社 在atm交换系统中处理atm信元的装置和方法
CN100401718C (zh) * 2005-02-04 2008-07-09 华为技术有限公司 一种数据帧组播复制的方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6224748A (ja) * 1985-07-25 1987-02-02 Nec Corp 同報通信方式
JPS62159550A (ja) * 1986-01-07 1987-07-15 Hitachi Ltd パケツト蓄積交換ノ−ドの同報通信処理方式
JPH0234060A (ja) * 1988-07-25 1990-02-05 Fujitsu Ltd 非同期転送モード交換分配接続方式

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6224748A (ja) * 1985-07-25 1987-02-02 Nec Corp 同報通信方式
JPS62159550A (ja) * 1986-01-07 1987-07-15 Hitachi Ltd パケツト蓄積交換ノ−ドの同報通信処理方式
JPH0234060A (ja) * 1988-07-25 1990-02-05 Fujitsu Ltd 非同期転送モード交換分配接続方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1104126C (zh) * 1996-12-21 2003-03-26 三星电子株式会社 在atm交换系统中处理atm信元的装置和方法
CN100401718C (zh) * 2005-02-04 2008-07-09 华为技术有限公司 一种数据帧组播复制的方法及系统

Also Published As

Publication number Publication date
CA2170448A1 (en) 1996-08-29
AU688195B2 (en) 1998-03-05
AU4579396A (en) 1996-09-05

Similar Documents

Publication Publication Date Title
US5410540A (en) Shared-buffer-type ATM switch having copy function and copy method thereof
US5402415A (en) Multicast virtual circuit switch using cell recycling
US5875189A (en) Method and apparatus for multicast of ATM cells
US5577037A (en) Method of processing inclusively STM signals and ATM signals and switching system employing the same
KR920002902B1 (ko) 비블로킹 광대역폭 시스템
EP0406842A2 (en) Packet switch network for communication using packet having virtual connection identifier VCI
JPH07321815A (ja) 共有バッファ型atmスイッチおよびその同報制御方法
JPH03149936A (ja) 通信切替素子
JPS61214694A (ja) データ伝送のスイッチング装置
JPH03268532A (ja) Atmセルのブロードキャスト方式
US7369553B2 (en) Unicast/multicast system
CA2151180C (en) Method and apparatus for multicast of atm cells
EP0948169A2 (en) Method and apparatus for multicasting in common memory switches
JPH08237270A (ja) 同報セル処理装置およびatmスイッチ装置
US6680939B1 (en) Expandable router
JP3204996B2 (ja) 非同期時分割多重伝送装置およびスイッチ素子
JP3451424B2 (ja) 共通バッファメモリ制御装置
JPH077520A (ja) ローカルネットワークおよびブリッジ素子
JPH0234060A (ja) 非同期転送モード交換分配接続方式
EP0710047B1 (en) Method and apparatus for multicast of ATM cells
JP2545962B2 (ja) Atmスイッチ方式
JP3549224B2 (ja) Atmスイッチ装置
JPH0276436A (ja) 同報パケットスイッチ
JPH1041957A (ja) Atmセルの同報制御方式
KR100211029B1 (ko) 퍼펙트 셔플 방식을 이용한 확장 다중-채널 교환망

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees