JPH08125066A - 樹脂封止型半導体装置とそれに用いられるリードフレーム、及び樹脂封止型半導体装置の製造方法 - Google Patents

樹脂封止型半導体装置とそれに用いられるリードフレーム、及び樹脂封止型半導体装置の製造方法

Info

Publication number
JPH08125066A
JPH08125066A JP28453694A JP28453694A JPH08125066A JP H08125066 A JPH08125066 A JP H08125066A JP 28453694 A JP28453694 A JP 28453694A JP 28453694 A JP28453694 A JP 28453694A JP H08125066 A JPH08125066 A JP H08125066A
Authority
JP
Japan
Prior art keywords
terminal portion
semiconductor element
external
lead
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP28453694A
Other languages
English (en)
Other versions
JP3475306B2 (ja
Inventor
Yutaka Yagi
裕 八木
Michihiko Morita
道彦 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dai Nippon Printing Co Ltd
Original Assignee
Dai Nippon Printing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dai Nippon Printing Co Ltd filed Critical Dai Nippon Printing Co Ltd
Priority to JP28453694A priority Critical patent/JP3475306B2/ja
Publication of JPH08125066A publication Critical patent/JPH08125066A/ja
Application granted granted Critical
Publication of JP3475306B2 publication Critical patent/JP3475306B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors

Abstract

(57)【要約】 【目的】 更なる樹脂封止型半導体装置の高集積化、高
機能化が求められている中、半導体装置パッケージサイ
ズにおけるチップの占有率を上げ、半導体装置の小型化
に対応させ、同時に従来のTSOP等の小型パッケージ
に困難であった更なる多ピン化を実現した樹脂封止型半
導体装置を提供する。 【構成】 半導体素子の端子側の面に、半導体素子の端
子と電気的に結線するための内部端子部と、半導体素子
の端子側の面へ直交して外部へと向く外部回路への接続
のための外部端子部と、前記内部端子部と外部端子部と
を連結する接続リード部とを一体とした複数のリード部
とを、絶縁接着材層を介して、固着して設けており、且
つ、回路基板等への実装のための半田からなる外部電極
を前記複数の各リードの外部端子部に連結させ、少なく
とも前記半田からなる外部電極の一部は樹脂部より外部
に露出させて設けている。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は,半導体素子を搭載する
樹脂封止型の半導体装置(プラスチックパッケージ)に
関し、特に、実装密度を向上させ、且つ、多ピン化に対
応できる半導体装置とその製造方法に関する。
【0002】
【従来の技術】近年、半導体装置は、高集積化、小型化
技術の進歩と電子機器の高性能化と軽薄短小化の傾向
(時流)から、LSIのASICに代表されるように、
ますます高集積化、高機能化になってきている。これに
伴い、リードフレームを用いた封止型の半導体装置プラ
スチックパッケージにおいても、その開発のトレンド
が、SOJ(Small OutlineJ−Lead
ed Package)やQFP(Quad Flat
Package)のような表面実装型のパッケージを
経て、TSOP(Tin Small Outline
Package)の開発による薄型化を主軸としたパ
ッケージの小型化へ、さらにはパッケージ内部の3次元
化によるチップ収納効率向上を目的としたLOC(Le
ad On Chip)の構造へと進展してきた。しか
し、樹脂封止型半導体装置パッケージには、高集積化、
高機能化とともに、更に一層の多ピン化、薄型化、小型
化が求めらており、上記従来のパッケージにおいてもチ
ップ外周部分のリードの引き回しがあるため、パッケー
ジの小型化に限界が見えてきた。また、TSOP等の小
型パッケージにおいては、リードの引き回し、ピンピッ
チから多ピン化に対しても限界が見えてきた。
【0003】
【発明が解決しようとする課題】上記のように、更なる
樹脂封止型半導体装置の高集積化、高機能化が求められ
ており、樹脂封止型半導体装置パッケージの一層の多ピ
ン化、薄型化、小型化が求められている。本発明は、こ
のような状況のもと、半導体装置パッケージサイズにお
けるチップの占有率を上げ、半導体装置の小型化に対応
させ、回路基板への実装面積を低減できる、即ち、回路
基板への実装密度を向上させることができる樹脂封止型
半導体装置を提供しようとするものである。また、同時
に従来のTSOP等の小型パッケージに困難であった更
なる多ピン化を実現しようとするものである。
【0004】
【課題を解決するための手段】本発明の樹脂封止型半導
体装置は、半導体素子の端子側の面に、半導体素子の端
子と電気的に結線するための内部端子部と、半導体素子
の端子側の面へ直交して外部へと向く外部回路への接続
のための外部端子部と、前記内部端子部と外部端子部と
を連結する接続リード部とを一体とした複数のリード部
とを、絶縁接着材層を介して、固着して設けており、且
つ、回路基板等への実装のための半田からなる外部電極
を前記複数の各リードの外部端子部に連結させ、少なく
とも前記半田からなる外部電極の一部は樹脂部より外部
に露出させて設けていることを特徴とするものである。
尚、上記において、内部端子部と外部端子部とを一体と
した複数のリード部の配列を半導体素子の端子側面上に
二次元的に配列し、外部電極部を半田ボールにて形成す
ることによりBGA(Ball Grid Arra
y)タイプの樹脂封止型半導体装置とすることもでき
る。
【0005】そして、上記において、半導体素子の端子
は半導体素子の端子面の一対の辺の略中心部線上にそっ
て配置されており、リード部は複数の端子を挾むように
対向し前記一対の辺に沿い設けられていることを特徴と
するものである。また、本発明のリードフレームは、樹
脂封止型半導体装置用のリードフレームであって、半導
体素子の端子と電気的に結線するための内部端子部と、
外部回路と接続するための外部端子部と、前記内部端子
部と外部端子部とを連結する接続リード部とを一体と
し、該外部端子部を、接続リード部を介して、リードフ
レーム面から直交する一方向側に突出させ、対向し先端
部同士で連結部を介して接続する一対の内部端子部を複
数設けており、且つ、各外部端子部の外側で、接続リー
ド部と連結し、一体として全体を保持する外枠部を設け
ていることを特徴とするものである。尚、上記リードフ
レームにおいて、内部端子部と外部端子部とそれを連結
する接続リード部とを一体とした組みを複数リードフレ
ーム面に二次元的に配列するして形成することによりB
GA(Ball Grid Array)タイプの樹脂
封止型半導体装置用のリードフレームとすることもでき
る。
【0006】本発明の樹脂封止型半導体装置の製造方法
は、半導体素子の端子側の面に、半導体素子の端子と電
気的に結線するための内部端子部と、半導体素子の端子
側の面へ直交して外部へと向く外部回路への接続のため
の外部端子部と、前記内部端子部と外部端子部とを連結
する接続リード部とを一体とした複数のリード部とを、
絶縁接着材層を介して、固着して設けており、且つ、回
路基板等への実装のための半田からなる外部電極を前記
複数の各リードの外部端子部に連結させ、少なくとも前
記半田からなる外部電極の一部は樹脂部より外部に露出
させて設けている樹脂封止型半導体装置の製造方法であ
って、少なくとも、(A)エッチング加工にて、半導体
素子の端子と電気的に結線するための内部端子部と、外
部回路と接続するための外部端子部と、前記内部端子部
と外部端子部とを連結する接続リード部とを一体とし、
該外部端子部を、接続リード部を介して、リードフレー
ム面から直交する一方向側に突出させ、対向し先端部同
士で連結部を介して接続する一対の内部端子部を複数設
けており、且つ、各外部端子部の外側で、接続リード部
と連結し、一体として全体を保持する外枠部を設けてい
るリードフレームを作製する工程、(B)前記リードフ
レームの外部端子部側でない面(裏面)に絶縁材を設
け、打ち抜き金型により、対向する内部端子部同士を接
続する連結部と該連結部に対応する位置に設けられた絶
縁材とを打ち抜き、リードフレームの打ち抜かれた部分
が半導体素子の端子部にくるようにして、前記接着材を
介して、リードフレーム全体を半導体素子へ搭載する工
程、(C)リードフレームの外枠部を含む不要の部分を
打ち抜き金型により切断除去する工程、(D)半導体素
子の端子部と、切断されて、半導体素子へ搭載された内
部端子部の先端部とをワイヤボンデイングした後に、樹
脂により外部端子部面のみを外部に露出させて全体を封
止する工程、(E)前記外部に露出した外部端子部面に
半田からなる外部電極を作製する工程、とを含むことを
特徴とするものである。
【0007】
【作用】本発明の樹脂封止型半導体装置は、上記のよう
な構成にすることにより、半導体装置パッケージサイズ
におけるチップの占有率を上げ、半導体装置の小型化に
対応できるものとしている。即ち、半導体装置の回路基
板への実装面積を低減し、回路基板への実装密度の向上
を可能としている。詳しくは、内部端子部、外部端子部
とを一体とした複数のリード部を半導体素子面に絶縁接
着材層を介して固定し、前記外部端子部に半田からなる
外部電極部を連結させていることより、装置の小型化を
達成している。そして、上記半田からなる外部電極部
を、半導体素子面に略平行な面で二次元的に配列するこ
とにより、半導体装置の多ピン化を可能としている。半
田からなる外部電極部を半田ボールとし、二次元的に該
外部電極部を配列した場合にはBGAタイプとなり、半
導体装置の多ピン化にも対応できる。また、上記におい
て、半導体素子の端子が半導体素子の端子面の一対の辺
の略中心部線上にそって配置され、リード部は複数の端
子を挾むように対向し前記一対の辺に沿い設けられてお
り、簡単な構造とし、量産性に適した構造としている。
本発明のリードフレームは、上記のような構成にするこ
とにより、上記樹脂封止型半導体装置の製造を可能とす
るものであるが、通常のリードフレームと同様のエッチ
ング工程の中で、ハーフエッチングを用いて作製するこ
とができる。本発明の樹脂封止型半導体装置の製造方法
は、上記リードフレームを用いて、リードフレームの外
部端子部側でない面(裏面)に絶縁材を設け、打ち抜き
金型により、対向する内部端子部同士を接続する連結部
と該連結部に対応する位置に設けられた絶縁材とを打ち
抜き、リードフレームの打ち抜かれた部分が半導体素子
の端子部にくるようにして、前記接着材を介して、リー
ドフレーム全体を半導体素子へ搭載し、リードフレーム
の外枠部を含む不要の部分を打ち抜き金型により切断除
去することにより、内部端子と外部端子を一体とした組
みを多数半導体装置上に搭載した、本発明の、半導体装
置の小型化が可能な、且つ、多ピン化が可能な樹脂封止
型半導体装置の作製を可能としている。
【0008】
【実施例】本発明の樹脂封止型半導体装置の実施例を以
下、図にそって説明する。図1(a)は本実施例樹脂封
止型半導体装置の断面概略図であり、図1(b)は要部
の斜視図である。図1中、100は樹脂封止型半導体装
置、101は半導体素子、102はリード部、102A
は内部端子部、102Bは外部端子部、102Cは接続
リード部、101Aは端子部(パッド部)、103はワ
イヤ、104は絶縁接着材、105は樹脂部、106は
半田(ペースト)からなる外部電極である。本実施例樹
脂封止型半導体装置は、後述するリードフレームを用い
たもので、内部端子部102A、外部端子部102Bを
一体としたL字型のリード部102を多数半導体素子1
01上に絶縁接着材104を介して搭載し、且つ、外部
端子部102B先に半田からなる外部電極を樹脂部10
5より外部へ突出させて設けた、パッケージ面積が略半
導体装置の面積に相当する樹脂封止型半導体装置であ
り、回路基板へ搭載される際には、半田(ペースト)を
溶解、固化して、外部端子部102Bが外部回路と電気
的に接続される。本実施例樹脂封止型半導体装置は、図
1(b)に示すように、半導体素子101の端子部(パ
ッド部)101Aは半導体素子の中心線Lはさみ対向し
て2個づつ、中心線Lに沿って配置されており、リード
部102も、内部端子部102Aが前記端子部(パッド
部)に沿った位置に半導体素子101の面の外側に中心
線を挾み対向するように配置されている。外部端子部1
02Bは内部端子部102Aから接続リード部102C
を介して離れて位置し、ほぼ半導体素子の側面までに達
した位置で半導体素子面に直交する方向に、接続リード
102CがL字に曲がり、外部端子部102Bはその先
端に位置し、半導体素子の面に平行な面方向で一次元的
な配列をしている。即ち、中心線Lを挾み2列の外部端
子部102Bの配列を設けている。そして、各外部端子
部に連結させ、半田(ペースト)からなる外部電極10
6を樹脂部105より外部に露出させて設けている。
尚、絶縁接着材104としては、100μm厚のポリイ
ミド系の熱可塑性接着剤HM122C(日立化成株式会
社製)を用いたが、他には、シリコン変成ポリイミドI
TA1715(住友ベークライト株式会社)や熱硬化型
接着剤HG5200(巴川製紙株式会社株製)等がが挙
げられる。上記実施例では、半田ペーストからなる外部
電極であるが、この部分は半田ボールに代えても良い。
尚、本実施例樹脂封止型半導体装置は、上記のように、
パッケージ面積が略半導体装置の面積に相当する、面積
的に小型化されたパッケージであるが、厚み方向につい
ても、略1.0mm厚以下にすることができ、薄型も同
時に達成できるものである。本実施例においては外部電
極部を、半導体素子の端子部(パッド部)に沿い2列に
配列したが、半導体素子の端子の位置を二次元的に配置
し、内部端子部と外部端子部との一体となった組みを複
数、半導体素子の端子面側に二次元的に配列して搭載す
ることにより、半導体素子の、一層の多ピン化に十分対
応できる。
【0009】次いで、本発明のリードフレームの実施例
を挙げ、図にもとづいて説明する。本実施例リードフレ
ームは、上記実施例半導体装置に用いられたものであ
る。図2は実施例リードフレームの平面図を示すもの
で、図2中、200はリードフレーム、201は内部端
子部、202は外部端子部、203は接続リード部、2
04は連結部、205は外枠部である。リードフレーム
は42合金(Ni42%のFe合金)からなり、リード
フレームの厚さは、内部端子部のある薄肉部で0.05
mm、外部端子部のある厚肉部で0.2mmである。内
部端子部の対向する先端部同士を連結する連結部205
も薄肉(0.05mm厚)に形成されており、後述する
半導体装置を作製する際の打ち抜き金型にて打ち抜きし
易い構造となっている。本実施例では外部端子部202
は丸状であるが、これに限定はされない。また、リード
フレーム素材として42合金を用いたがこれに限定され
ない。銅系合金でも良い。
【0010】次に、上記実施例リードフレームの製造方
法を図を用いて簡単に説明する。図4は本実施例リード
フレームを製造した工程を示したものである。先ず、4
2合金(Ni42%のFe合金)からなる、厚さ0.2
mmのリードフレーム素材300を準備し、板の両面を
脱脂等を行い良く洗浄処理した(図3(a))後、リー
ドフレーム素材300の両面に感光性のレジスト301
を塗布し、乾燥した。(図3(b)) 次いで、リードフレーム素材300の両面から所定のパ
ターン版を用いてレジストの所定の部分のみに露光を行
った後、現像処理し、レジストパターン301Aを形成
した。(図3(c)) 尚レジストとてしは東京応化株式会社製のネガ型液状レ
ジスト(PMERレジスト)を使用した。次いで、レジ
ストパターン301Aを耐腐蝕性膜として、57°C、
48ボーメの塩化第二鉄水溶液にて、リードフレーム素
材300の両面からスプレイエッチングして、外形形状
の平面図が図2に示されるリードフレームを作製した
(図3(d))。図2(b)のは、図2のA1−A2に
おける断面図である。この後、レジストを剥膜した後、
洗浄処理を施した後、所定の箇所(内部端子部分を含む
領域)のみに金メッキ処理を行った。(図3(e)) 尚、上記リードフレームの製造工程においては、図2
(b)に示すように、厚肉部と薄肉部を形成するため、
外部端子形成面側からのエッチング(腐蝕)を多く行
い、反対面側からは少なめにエッチング(腐蝕)を行っ
た。また、金メッキに代え、銀メッキやパラジウムメッ
キでも良い。上記のリードフレームの製造方法は、1ケ
の半導体装置を作製するために必要なリードフレーム1
ケの製造方法であるが、通常は生産性の面から、リード
フレーム素材をエッチング加工する際、図2に示すリー
ドフレームを複数個面付けした状態で作製し、上記の工
程を行う。この場合は、図2に示す外枠部205の一部
に連結する枠部(図示していない)をリードフレームの
外側に設けて面付け状態とする。
【0011】次に、上記のようにして作製されたリード
フレームを用いた、本発明の樹脂封止型半導体装置の製
造方法の実施例を図にそって説明する。図4は、本実施
例樹脂封止型半導体装置の製造工程を示すものである。
図3に示すようにして作製されたリードフレーム400
の外部端子部402形成面(表面)と対向する裏面に、
ポリイミド系熱硬化型の絶縁接着材(テープ)401
(日立化成株式会社製、HM122C)を、400°
C、6Kg/m2 で1.0秒熱圧着して貼りつけた(図
4(a))。この状態の平面図を図5に示す。この後打
ち抜き金型405A、405Bにて(図4(b))、対
向する内部端子部の先端部を連結する連結部403と、
その部分の絶縁接着材(テープ)401とを打ち抜い
た。(図4(c)) 次いで、外枠打ち抜きおよび圧着用金型406A、40
6Bを用い、外枠部404を含む不要の部分を切り離す
(図4(d))と同時に、絶縁接着材404を介して半
導体素子407上にリード部408の熱圧着を行った。
(図4(e)) 尚、この図4(d)に示す、接続リードと連結してリー
ドフレーム全体を支えている外枠部204を含む不要の
部分を切り離しは、樹脂封止した後に行っても良い。こ
の場合には、通常の単層リードフレームを用いたQFP
パッケージ等のようにダムバー(図示していない)を設
けると良い。リード部410を半導体素子411へ搭載
した後、ワイヤー414により、半導体素子の端子(パ
ッド)411Aとリード部410の内部端子410Aと
を電気的に結線した。(図4(f)) その後、所定の金型を用い、エポキシ系の樹脂415で
リード部410の外部端子部410Bのみを露出させ
て、全体を封止した。(図4(g)) ここでは、専用の金型(図示していない)を用いたが、
所定の面(外部端子部)を残し樹脂封止できれば、必ず
しも金型は必要としない。次いで、露出されている外部
端子部410B上に半田ペーストをスクリーン印刷によ
り塗布し、半田(ペースト)からなる外部電極416を
作製し、本発明の樹脂封入止型半導体装置を作製した。
(図4(h)) 尚、半田からなる外部電極416の作製は、スクリーン
印刷に限定されるものではなく、リフローまたはポッテ
イング等でも、回路基板と半導体装置との接続に必要な
量の半田が得られれば良い。
【0012】
【発明の効果】本発明は、上記のように、更なる樹脂封
止型半導体装置の高集積化、高機能化が求められる状況
のもと、半導体装置パッケージサイズにおけるチップの
占有率を上げ、半導体装置の小型化に対応させ、回路基
板への実装面積を低減できる、即ち、回路基板への実装
密度を向上させることができる導体装置の提供を可能と
したものであり、同時に従来のTSOP等の小型パッケ
ージに困難であった更なる多ピン化を実現した樹脂封止
型半導体装置の提供を可能としたものである。
【図面の簡単な説明】
【図1】実施例の樹脂封入型半導体装置の概略断面図及
び要部概略図
【図2】実施例のリードフレームの平面図
【図3】実施例のリードフレームの製造工程図
【図4】実施例の樹脂封止型半導体装置の製造工程図
【図5】実施例のリードフレームに絶縁接着材を貼りつ
けた状態の平面図
【符号の説明】
100 樹脂封止型半導体装置 101 半導体素子 101A 端子部(パッド部) 102 リード部 102A 内部端子部 102B 外部端子部 102C 接続リード部 103 ワイヤ 104 絶縁接着材 105 樹脂部 106 半田(ペースト)からなる外部
電極 200 リードフレーム 201 内部端子部 202 外部端子部 203 接続リード部 204 連結部 205 外枠部 300 リードフレーム素材 301 レジスト 301A レジストパターン 303A 内部端子部 303B 外部端子部 304 連結部 305 金メッキ部 306 外枠部 400 リードフレーム 401 絶縁接着材(テープ) 402 外部端子部 403 連結部 405A、405B 打ち抜き金型 406A、406B 外枠打ち抜きおよび圧着用金型 410 リード部 410A 内部端子部 410B 外部端子部 410C 接続リード部 411 半導体素子 411A ワイヤー 415 樹脂

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 半導体素子の端子側の面に、半導体素子
    の端子と電気的に結線するための内部端子部と、半導体
    素子の端子側の面へ直交して外部へと向く外部回路への
    接続のための外部端子部と、前記内部端子部と外部端子
    部とを連結する接続リード部とを一体としたリード部を
    複数個、絶縁接着材層を介して、固着して設けており、
    且つ、回路基板等への実装のための半田からなる外部電
    極を前記複数の各リードの外部端子部に連結させ、少な
    くとも前記半田からなる外部電極の一部は樹脂部より外
    部に露出させて設けていることを特徴とする樹脂封止型
    半導体装置。
  2. 【請求項2】 請求項1において、半導体素子の端子は
    半導体素子の端子面の一対の辺の略中心部線上にそって
    配置されており、リード部は複数の端子を挾むように対
    向し前記一対の辺に沿い設けられていることを特徴とす
    る樹脂封止型半導体装置。
  3. 【請求項3】 半導体素子の端子と電気的に結線するた
    めの内部端子部と、外部回路と接続するための外部端子
    部と、前記内部端子部と外部端子部とを連結する接続リ
    ード部とを一体とし、該外部端子部を、接続リード部を
    介して、リードフレーム面から直交する一方向側に突出
    させ、対向し先端部同士で連結部を介して接続する一対
    の内部端子部を複数設けており、且つ、各外部端子部の
    外側で、接続リード部と連結し、一体として全体を保持
    する外枠部を設けていることを特徴とするリードフレー
    ム。
  4. 【請求項4】 半導体素子の端子側の面に、半導体素子
    の端子と電気的に結線するための内部端子部と、半導体
    素子の端子側の面へ直交して外部へと向く外部回路への
    接続のための外部端子部と、前記内部端子部と外部端子
    部とを連結する接続リード部とを一体とした複数のリー
    ド部とを、絶縁接着材層を介して、固着して設けてお
    り、且つ、回路基板等への実装のための半田からなる外
    部電極を前記複数の各リードの外部端子部に連結させ、
    少なくとも前記半田からなる外部電極の一部は樹脂部よ
    り外部に露出させて設けている樹脂封止型半導体装置の
    製造方法であって、少なくとも、(A)エッチング加工
    にて、半導体素子の端子と電気的に結線するための内部
    端子部と、外部回路と接続するための外部端子部と、前
    記内部端子部と外部端子部とを連結する接続リード部と
    を一体とし、該外部端子部を、接続リード部を介して、
    リードフレーム面から直交する一方向側に突出させ、対
    向し先端部同士で連結部を介して接続する一対の内部端
    子部を複数設けており、且つ、各外部端子部の外側で、
    接続リード部と連結し、一体として全体を保持する外枠
    部を設けているリードフレームを作製する工程、(B)
    前記リードフレームの外部端子部側でない面(裏面)に
    絶縁材を設け、打ち抜き金型により、対向する内部端子
    部同士を接続する連結部と該連結部に対応する位置に設
    けられた絶縁材とを打ち抜き、リードフレームの打ち抜
    かれた部分が半導体素子の端子部にくるようにして、前
    記接着材を介して、リードフレーム全体を半導体素子へ
    搭載する工程、(C)リードフレームの外枠部を含む不
    要の部分を打ち抜き金型により切断除去する工程、
    (D)半導体素子の端子部と、切断されて、半導体素子
    へ搭載された内部端子部の先端部とをワイヤボンデイン
    グした後に、樹脂により外部端子部面のみを外部に露出
    させて全体を封止する工程、(E)前記外部に露出した
    外部端子部面に半田からなる外部電極を作製する工程、
    とを含むことを特徴とする樹脂封止型半導体装置の製造
    方法。
JP28453694A 1994-10-26 1994-10-26 樹脂封止型半導体装置の製造方法 Expired - Lifetime JP3475306B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28453694A JP3475306B2 (ja) 1994-10-26 1994-10-26 樹脂封止型半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28453694A JP3475306B2 (ja) 1994-10-26 1994-10-26 樹脂封止型半導体装置の製造方法

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2003044720A Division JP3802500B2 (ja) 2003-02-21 2003-02-21 リードフレーム
JP2003156200A Division JP3908695B2 (ja) 2003-06-02 2003-06-02 樹脂封止型半導体装置

Publications (2)

Publication Number Publication Date
JPH08125066A true JPH08125066A (ja) 1996-05-17
JP3475306B2 JP3475306B2 (ja) 2003-12-08

Family

ID=17679736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28453694A Expired - Lifetime JP3475306B2 (ja) 1994-10-26 1994-10-26 樹脂封止型半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP3475306B2 (ja)

Cited By (80)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990001459A (ko) * 1997-06-16 1999-01-15 윤종용 칩 스케일 패키지
EP0859411A3 (en) * 1997-02-12 1999-03-17 Oki Electric Industry Co., Ltd. Semiconducor device of surface-mount type, circuit board having such a semiconductor device mounted thereon, and method of producing such a semiconductor device
KR19990035564A (ko) * 1997-10-31 1999-05-15 윤종용 칩스케일패키지 및 그 제조방법
KR19990056765A (ko) * 1997-12-29 1999-07-15 김영환 칩 크기 패키지
KR100225238B1 (ko) * 1996-12-06 1999-10-15 황인길 CSP(Chip Scale Package ; 칩 스케일 패키지)의 구조 및 제조방법
US6143981A (en) * 1998-06-24 2000-11-07 Amkor Technology, Inc. Plastic integrated circuit package and method and leadframe for making the package
US6262482B1 (en) 1998-02-03 2001-07-17 Oki Electric Industry Co., Ltd. Semiconductor device
US6274927B1 (en) 1999-06-03 2001-08-14 Amkor Technology, Inc. Plastic package for an optical integrated circuit device and method of making
US6281568B1 (en) 1998-10-21 2001-08-28 Amkor Technology, Inc. Plastic integrated circuit device package and leadframe having partially undercut leads and die pad
US6291892B1 (en) 1998-04-02 2001-09-18 Oki Electric Industry Co., Ltd Semiconductor package that includes a shallow metal basin surrounded by an insulator frame
US6297543B1 (en) 1998-12-16 2001-10-02 Hyundai Electronics Industries Co., Ltd. Chip scale package
US6320251B1 (en) 2000-01-18 2001-11-20 Amkor Technology, Inc. Stackable package for an integrated circuit
US6404046B1 (en) 2000-02-03 2002-06-11 Amkor Technology, Inc. Module of stacked integrated circuit packages including an interposer
US6448633B1 (en) 1998-11-20 2002-09-10 Amkor Technology, Inc. Semiconductor package and method of making using leadframe having lead locks to secure leads to encapsulant
US6469369B1 (en) 1999-06-30 2002-10-22 Amkor Technology, Inc. Leadframe having a mold inflow groove and method for making
US6475827B1 (en) * 1999-10-15 2002-11-05 Amkor Technology, Inc. Method for making a semiconductor package having improved defect testing and increased production yield
US6476478B1 (en) 1999-11-12 2002-11-05 Amkor Technology, Inc. Cavity semiconductor package with exposed leads and die pad
US6501161B1 (en) 1999-10-15 2002-12-31 Amkor Technology, Inc. Semiconductor package having increased solder joint strength
US6518659B1 (en) 2000-05-08 2003-02-11 Amkor Technology, Inc. Stackable package having a cavity and a lid for an electronic device
US6525406B1 (en) 1999-10-15 2003-02-25 Amkor Technology, Inc. Semiconductor device having increased moisture path and increased solder joint strength
US6531769B2 (en) 1998-11-20 2003-03-11 Oki Electric Industry Co., Ltd. Semiconductor integrated circuit package, semiconductor apparatus provided with a plurality of semiconductor integrated circuit packages, method of inspecting semiconductor integrated circuit package and method of fabricating semiconductor integrated circuit
US6555899B1 (en) 1999-10-15 2003-04-29 Amkor Technology, Inc. Semiconductor package leadframe assembly and method of manufacture
US6605866B1 (en) 1999-12-16 2003-08-12 Amkor Technology, Inc. Stackable semiconductor package and method for manufacturing same
US6605865B2 (en) 2001-03-19 2003-08-12 Amkor Technology, Inc. Semiconductor package with optimized leadframe bonding strength
US6608366B1 (en) 2002-04-15 2003-08-19 Harry J. Fogelson Lead frame with plated end leads
US6611047B2 (en) 2001-10-12 2003-08-26 Amkor Technology, Inc. Semiconductor package with singulation crease
US6616436B1 (en) 1999-10-15 2003-09-09 Amkor Technology, Inc. Apparatus for manufacturing semiconductor packages
US6624507B1 (en) 2000-05-09 2003-09-23 National Semiconductor Corporation Miniature semiconductor package for opto-electronic devices
US6627977B1 (en) 2002-05-09 2003-09-30 Amkor Technology, Inc. Semiconductor package including isolated ring structure
US6627976B1 (en) 1999-10-15 2003-09-30 Amkor Technology, Inc. Leadframe for semiconductor package and mold for molding the same
US6642613B1 (en) 2000-05-09 2003-11-04 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US6646339B1 (en) 1999-10-15 2003-11-11 Amkor Technology, Inc. Thin and heat radiant semiconductor package and method for manufacturing
US6667544B1 (en) 2000-06-30 2003-12-23 Amkor Technology, Inc. Stackable package having clips for fastening package and tool for opening clips
US6677663B1 (en) 1999-12-30 2004-01-13 Amkor Technology, Inc. End grid array semiconductor package
US6677662B1 (en) 1999-10-15 2004-01-13 Amkor Technology, Inc. Clamp and heat block assembly for wire bonding a semiconductor package assembly
US6686651B1 (en) 2001-11-27 2004-02-03 Amkor Technology, Inc. Multi-layer leadframe structure
US6696747B1 (en) 1999-10-15 2004-02-24 Amkor Technology, Inc. Semiconductor package having reduced thickness
US6700187B2 (en) 2001-03-27 2004-03-02 Amkor Technology, Inc. Semiconductor package and method for manufacturing the same
US6707140B1 (en) * 2000-05-09 2004-03-16 National Semiconductor Corporation Arrayable, scaleable, and stackable molded package configuration
US6713322B2 (en) 2001-03-27 2004-03-30 Amkor Technology, Inc. Lead frame for semiconductor package
US6730544B1 (en) 1999-12-20 2004-05-04 Amkor Technology, Inc. Stackable semiconductor package and method for manufacturing same
US6753597B1 (en) 1999-12-16 2004-06-22 Amkor Technology, Inc. Encapsulated semiconductor package including chip paddle and leads
US6756658B1 (en) 2001-04-06 2004-06-29 Amkor Technology, Inc. Making two lead surface mounting high power microleadframe semiconductor packages
US6765275B1 (en) 2000-05-09 2004-07-20 National Semiconductor Corporation Two-layer electrical substrate for optical devices
US6767140B2 (en) 2000-05-09 2004-07-27 National Semiconductor Corporation Ceramic optical sub-assembly for opto-electronic module utilizing LTCC (low-temperature co-fired ceramic) technology
US6798046B1 (en) 2002-01-22 2004-09-28 Amkor Technology, Inc. Semiconductor package including ring structure connected to leads with vertically downset inner ends
KR100431315B1 (ko) * 1997-06-26 2004-10-06 주식회사 하이닉스반도체 반도체패키지및그제조방법
US6803645B2 (en) 2000-12-29 2004-10-12 Amkor Technology, Inc. Semiconductor package including flip chip
US6833609B1 (en) 1999-11-05 2004-12-21 Amkor Technology, Inc. Integrated circuit device packages and substrates for making the packages
US6841414B1 (en) 2002-06-19 2005-01-11 Amkor Technology, Inc. Saw and etch singulation method for a chip package
US6847099B1 (en) 2003-02-05 2005-01-25 Amkor Technology Inc. Offset etched corner leads for semiconductor package
US6847103B1 (en) 1999-11-09 2005-01-25 Amkor Technology, Inc. Semiconductor package with exposed die pad and body-locking leadframe
US6853059B1 (en) 1999-10-15 2005-02-08 Amkor Technology, Inc. Semiconductor package having improved adhesiveness and ground bonding
US6858919B2 (en) 2000-03-25 2005-02-22 Amkor Technology, Inc. Semiconductor package
US6867071B1 (en) 2002-07-12 2005-03-15 Amkor Technology, Inc. Leadframe including corner leads and semiconductor package using same
US6885086B1 (en) 2002-03-05 2005-04-26 Amkor Technology, Inc. Reduced copper lead frame for saw-singulated chip package
US6916121B2 (en) 2001-08-03 2005-07-12 National Semiconductor Corporation Optical sub-assembly for optoelectronic modules
US6927478B2 (en) 2001-01-15 2005-08-09 Amkor Technology, Inc. Reduced size semiconductor package with stacked dies
US6973225B2 (en) 2001-09-24 2005-12-06 National Semiconductor Corporation Techniques for attaching rotated photonic devices to an optical sub-assembly in an optoelectronic package
US6985668B2 (en) 2003-07-15 2006-01-10 National Semiconductor Corporation Multi-purpose optical light pipe
US7023705B2 (en) 2001-08-03 2006-04-04 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US7042068B2 (en) 2000-04-27 2006-05-09 Amkor Technology, Inc. Leadframe and semiconductor package made using the leadframe
US7102216B1 (en) 2001-08-17 2006-09-05 Amkor Technology, Inc. Semiconductor package and leadframe with horizontal leads spaced in the vertical direction and method of making
US7156562B2 (en) 2003-07-15 2007-01-02 National Semiconductor Corporation Opto-electronic module form factor having adjustable optical plane height
US7269027B2 (en) 2001-08-03 2007-09-11 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US8691632B1 (en) 2002-11-08 2014-04-08 Amkor Technology, Inc. Wafer level package and fabrication method
US8866278B1 (en) 2011-10-10 2014-10-21 Amkor Technology, Inc. Semiconductor device with increased I/O configuration
US8900995B1 (en) 2010-10-05 2014-12-02 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
US8937381B1 (en) 2009-12-03 2015-01-20 Amkor Technology, Inc. Thin stackable package and method
US8981572B1 (en) 2011-11-29 2015-03-17 Amkor Technology, Inc. Conductive pad on protruding through electrode semiconductor device
US9048298B1 (en) 2012-03-29 2015-06-02 Amkor Technology, Inc. Backside warpage control structure and fabrication method
US9082833B1 (en) 2011-01-06 2015-07-14 Amkor Technology, Inc. Through via recessed reveal structure and method
US9129943B1 (en) 2012-03-29 2015-09-08 Amkor Technology, Inc. Embedded component package and fabrication method
US9159672B1 (en) 2010-08-02 2015-10-13 Amkor Technology, Inc. Through via connected backside embedded circuit features structure and method
US9324614B1 (en) 2010-04-06 2016-04-26 Amkor Technology, Inc. Through via nub reveal method and structure
US9631481B1 (en) 2011-01-27 2017-04-25 Amkor Technology, Inc. Semiconductor device including leadframe with a combination of leads and lands and method
US9673122B2 (en) 2014-05-02 2017-06-06 Amkor Technology, Inc. Micro lead frame structure having reinforcing portions and method
US9691734B1 (en) 2009-12-07 2017-06-27 Amkor Technology, Inc. Method of forming a plurality of electronic component packages
US9704725B1 (en) 2012-03-06 2017-07-11 Amkor Technology, Inc. Semiconductor device with leadframe configured to facilitate reduced burr formation
US10811341B2 (en) 2009-01-05 2020-10-20 Amkor Technology Singapore Holding Pte Ltd. Semiconductor device with through-mold via

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6052050A (ja) * 1983-08-31 1985-03-23 Dainippon Printing Co Ltd リ−ドフレ−ムの製造方法
JPH0444347A (ja) * 1990-06-11 1992-02-14 Hitachi Ltd 半導体装置及びその製造方法
JPH06209069A (ja) * 1992-11-07 1994-07-26 Goldstar Electron Co Ltd 半導体パッケージおよびその製造方法
JPH07211847A (ja) * 1994-01-21 1995-08-11 Mitsubishi Electric Corp 半導体装置とその製造方法及びその搭載構造と搭載方法
JPH07312405A (ja) * 1994-05-17 1995-11-28 Hitachi Ltd 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6052050A (ja) * 1983-08-31 1985-03-23 Dainippon Printing Co Ltd リ−ドフレ−ムの製造方法
JPH0444347A (ja) * 1990-06-11 1992-02-14 Hitachi Ltd 半導体装置及びその製造方法
JPH06209069A (ja) * 1992-11-07 1994-07-26 Goldstar Electron Co Ltd 半導体パッケージおよびその製造方法
JPH07211847A (ja) * 1994-01-21 1995-08-11 Mitsubishi Electric Corp 半導体装置とその製造方法及びその搭載構造と搭載方法
JPH07312405A (ja) * 1994-05-17 1995-11-28 Hitachi Ltd 半導体装置

Cited By (110)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100225238B1 (ko) * 1996-12-06 1999-10-15 황인길 CSP(Chip Scale Package ; 칩 스케일 패키지)의 구조 및 제조방법
US6198160B1 (en) 1997-02-12 2001-03-06 Oki Electric Industry Co., Ltd. Surface mounted type semiconductor device with wrap-around external leads
EP0859411A3 (en) * 1997-02-12 1999-03-17 Oki Electric Industry Co., Ltd. Semiconducor device of surface-mount type, circuit board having such a semiconductor device mounted thereon, and method of producing such a semiconductor device
KR19990001459A (ko) * 1997-06-16 1999-01-15 윤종용 칩 스케일 패키지
KR100431315B1 (ko) * 1997-06-26 2004-10-06 주식회사 하이닉스반도체 반도체패키지및그제조방법
KR19990035564A (ko) * 1997-10-31 1999-05-15 윤종용 칩스케일패키지 및 그 제조방법
KR19990056765A (ko) * 1997-12-29 1999-07-15 김영환 칩 크기 패키지
US6262482B1 (en) 1998-02-03 2001-07-17 Oki Electric Industry Co., Ltd. Semiconductor device
US6291892B1 (en) 1998-04-02 2001-09-18 Oki Electric Industry Co., Ltd Semiconductor package that includes a shallow metal basin surrounded by an insulator frame
US6977190B2 (en) 1998-04-02 2005-12-20 Oki Electric Industry Co., Ltd. Semiconductor device and method for production thereof
US6867066B2 (en) 1998-04-02 2005-03-15 Oki Electric Industry Co., Ltd. Method for production of a semiconductor device with package that includes an insulator frame on a metal member
US6684496B2 (en) 1998-06-24 2004-02-03 Amkor Technology, Inc. Method of making an integrated circuit package
US6630728B2 (en) * 1998-06-24 2003-10-07 Amkor Technology, Inc. Plastic integrated circuit package and leadframe for making the package
US6143981A (en) * 1998-06-24 2000-11-07 Amkor Technology, Inc. Plastic integrated circuit package and method and leadframe for making the package
US6433277B1 (en) 1998-06-24 2002-08-13 Amkor Technology, Inc. Plastic integrated circuit package and method and leadframe for making the package
US6281568B1 (en) 1998-10-21 2001-08-28 Amkor Technology, Inc. Plastic integrated circuit device package and leadframe having partially undercut leads and die pad
US6455356B1 (en) 1998-10-21 2002-09-24 Amkor Technology Methods for moding a leadframe in plastic integrated circuit devices
US6521987B1 (en) 1998-10-21 2003-02-18 Amkor Technology, Inc. Plastic integrated circuit device package and method for making the package
US6448633B1 (en) 1998-11-20 2002-09-10 Amkor Technology, Inc. Semiconductor package and method of making using leadframe having lead locks to secure leads to encapsulant
US6825062B2 (en) 1998-11-20 2004-11-30 Amkor Technology, Inc. Semiconductor package and method of making using leadframe having lead locks to secure leads to encapsulant
US6939740B2 (en) 1998-11-20 2005-09-06 Oki Electric Industry Co., Ltd. Method of fabricating an encapsulated semiconductor device with partly exposed leads
US6531769B2 (en) 1998-11-20 2003-03-11 Oki Electric Industry Co., Ltd. Semiconductor integrated circuit package, semiconductor apparatus provided with a plurality of semiconductor integrated circuit packages, method of inspecting semiconductor integrated circuit package and method of fabricating semiconductor integrated circuit
US6297543B1 (en) 1998-12-16 2001-10-02 Hyundai Electronics Industries Co., Ltd. Chip scale package
US6274927B1 (en) 1999-06-03 2001-08-14 Amkor Technology, Inc. Plastic package for an optical integrated circuit device and method of making
US6420204B2 (en) 1999-06-03 2002-07-16 Amkor Technology, Inc. Method of making a plastic package for an optical integrated circuit device
US6469369B1 (en) 1999-06-30 2002-10-22 Amkor Technology, Inc. Leadframe having a mold inflow groove and method for making
US6555899B1 (en) 1999-10-15 2003-04-29 Amkor Technology, Inc. Semiconductor package leadframe assembly and method of manufacture
US6525406B1 (en) 1999-10-15 2003-02-25 Amkor Technology, Inc. Semiconductor device having increased moisture path and increased solder joint strength
US6853059B1 (en) 1999-10-15 2005-02-08 Amkor Technology, Inc. Semiconductor package having improved adhesiveness and ground bonding
US6616436B1 (en) 1999-10-15 2003-09-09 Amkor Technology, Inc. Apparatus for manufacturing semiconductor packages
US6501161B1 (en) 1999-10-15 2002-12-31 Amkor Technology, Inc. Semiconductor package having increased solder joint strength
US6627976B1 (en) 1999-10-15 2003-09-30 Amkor Technology, Inc. Leadframe for semiconductor package and mold for molding the same
US6677662B1 (en) 1999-10-15 2004-01-13 Amkor Technology, Inc. Clamp and heat block assembly for wire bonding a semiconductor package assembly
US6696747B1 (en) 1999-10-15 2004-02-24 Amkor Technology, Inc. Semiconductor package having reduced thickness
US6646339B1 (en) 1999-10-15 2003-11-11 Amkor Technology, Inc. Thin and heat radiant semiconductor package and method for manufacturing
US6475827B1 (en) * 1999-10-15 2002-11-05 Amkor Technology, Inc. Method for making a semiconductor package having improved defect testing and increased production yield
US6833609B1 (en) 1999-11-05 2004-12-21 Amkor Technology, Inc. Integrated circuit device packages and substrates for making the packages
US6847103B1 (en) 1999-11-09 2005-01-25 Amkor Technology, Inc. Semiconductor package with exposed die pad and body-locking leadframe
US6476478B1 (en) 1999-11-12 2002-11-05 Amkor Technology, Inc. Cavity semiconductor package with exposed leads and die pad
US6605866B1 (en) 1999-12-16 2003-08-12 Amkor Technology, Inc. Stackable semiconductor package and method for manufacturing same
US6753597B1 (en) 1999-12-16 2004-06-22 Amkor Technology, Inc. Encapsulated semiconductor package including chip paddle and leads
US6730544B1 (en) 1999-12-20 2004-05-04 Amkor Technology, Inc. Stackable semiconductor package and method for manufacturing same
US6677663B1 (en) 1999-12-30 2004-01-13 Amkor Technology, Inc. End grid array semiconductor package
US6320251B1 (en) 2000-01-18 2001-11-20 Amkor Technology, Inc. Stackable package for an integrated circuit
US6404046B1 (en) 2000-02-03 2002-06-11 Amkor Technology, Inc. Module of stacked integrated circuit packages including an interposer
US6858919B2 (en) 2000-03-25 2005-02-22 Amkor Technology, Inc. Semiconductor package
US7042068B2 (en) 2000-04-27 2006-05-09 Amkor Technology, Inc. Leadframe and semiconductor package made using the leadframe
US6518659B1 (en) 2000-05-08 2003-02-11 Amkor Technology, Inc. Stackable package having a cavity and a lid for an electronic device
US6765275B1 (en) 2000-05-09 2004-07-20 National Semiconductor Corporation Two-layer electrical substrate for optical devices
US7432575B2 (en) 2000-05-09 2008-10-07 National Semiconductor Corporation Two-layer electrical substrate for optical devices
US6642613B1 (en) 2000-05-09 2003-11-04 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US6767140B2 (en) 2000-05-09 2004-07-27 National Semiconductor Corporation Ceramic optical sub-assembly for opto-electronic module utilizing LTCC (low-temperature co-fired ceramic) technology
US7086786B2 (en) 2000-05-09 2006-08-08 National Semiconductor Corporation Ceramic optical sub-assembly for opto-electronic module utilizing LTCC (low-temperature co-fired ceramic) technology
US7247942B2 (en) 2000-05-09 2007-07-24 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US6707140B1 (en) * 2000-05-09 2004-03-16 National Semiconductor Corporation Arrayable, scaleable, and stackable molded package configuration
US6624507B1 (en) 2000-05-09 2003-09-23 National Semiconductor Corporation Miniature semiconductor package for opto-electronic devices
US6838317B2 (en) 2000-05-09 2005-01-04 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US7199440B2 (en) 2000-05-09 2007-04-03 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US6667544B1 (en) 2000-06-30 2003-12-23 Amkor Technology, Inc. Stackable package having clips for fastening package and tool for opening clips
US6803645B2 (en) 2000-12-29 2004-10-12 Amkor Technology, Inc. Semiconductor package including flip chip
US6927478B2 (en) 2001-01-15 2005-08-09 Amkor Technology, Inc. Reduced size semiconductor package with stacked dies
US6605865B2 (en) 2001-03-19 2003-08-12 Amkor Technology, Inc. Semiconductor package with optimized leadframe bonding strength
US6713322B2 (en) 2001-03-27 2004-03-30 Amkor Technology, Inc. Lead frame for semiconductor package
US6700187B2 (en) 2001-03-27 2004-03-02 Amkor Technology, Inc. Semiconductor package and method for manufacturing the same
US6756658B1 (en) 2001-04-06 2004-06-29 Amkor Technology, Inc. Making two lead surface mounting high power microleadframe semiconductor packages
US7086788B2 (en) 2001-08-03 2006-08-08 National Semiconductor Corporation Optical sub-assembly for opto-electronic modules
US7023705B2 (en) 2001-08-03 2006-04-04 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US7269027B2 (en) 2001-08-03 2007-09-11 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US6916121B2 (en) 2001-08-03 2005-07-12 National Semiconductor Corporation Optical sub-assembly for optoelectronic modules
US7102216B1 (en) 2001-08-17 2006-09-05 Amkor Technology, Inc. Semiconductor package and leadframe with horizontal leads spaced in the vertical direction and method of making
US6973225B2 (en) 2001-09-24 2005-12-06 National Semiconductor Corporation Techniques for attaching rotated photonic devices to an optical sub-assembly in an optoelectronic package
US6611047B2 (en) 2001-10-12 2003-08-26 Amkor Technology, Inc. Semiconductor package with singulation crease
US6686651B1 (en) 2001-11-27 2004-02-03 Amkor Technology, Inc. Multi-layer leadframe structure
US6798046B1 (en) 2002-01-22 2004-09-28 Amkor Technology, Inc. Semiconductor package including ring structure connected to leads with vertically downset inner ends
US6885086B1 (en) 2002-03-05 2005-04-26 Amkor Technology, Inc. Reduced copper lead frame for saw-singulated chip package
US6608366B1 (en) 2002-04-15 2003-08-19 Harry J. Fogelson Lead frame with plated end leads
US6627977B1 (en) 2002-05-09 2003-09-30 Amkor Technology, Inc. Semiconductor package including isolated ring structure
US6841414B1 (en) 2002-06-19 2005-01-11 Amkor Technology, Inc. Saw and etch singulation method for a chip package
US6867071B1 (en) 2002-07-12 2005-03-15 Amkor Technology, Inc. Leadframe including corner leads and semiconductor package using same
US10665567B1 (en) 2002-11-08 2020-05-26 Amkor Technology, Inc. Wafer level package and fabrication method
US9054117B1 (en) 2002-11-08 2015-06-09 Amkor Technology, Inc. Wafer level package and fabrication method
US9406645B1 (en) 2002-11-08 2016-08-02 Amkor Technology, Inc. Wafer level package and fabrication method
US8691632B1 (en) 2002-11-08 2014-04-08 Amkor Technology, Inc. Wafer level package and fabrication method
US9871015B1 (en) 2002-11-08 2018-01-16 Amkor Technology, Inc. Wafer level package and fabrication method
US8952522B1 (en) 2002-11-08 2015-02-10 Amkor Technology, Inc. Wafer level package and fabrication method
US6847099B1 (en) 2003-02-05 2005-01-25 Amkor Technology Inc. Offset etched corner leads for semiconductor package
US7156562B2 (en) 2003-07-15 2007-01-02 National Semiconductor Corporation Opto-electronic module form factor having adjustable optical plane height
US6985668B2 (en) 2003-07-15 2006-01-10 National Semiconductor Corporation Multi-purpose optical light pipe
US10811341B2 (en) 2009-01-05 2020-10-20 Amkor Technology Singapore Holding Pte Ltd. Semiconductor device with through-mold via
US8937381B1 (en) 2009-12-03 2015-01-20 Amkor Technology, Inc. Thin stackable package and method
US9691734B1 (en) 2009-12-07 2017-06-27 Amkor Technology, Inc. Method of forming a plurality of electronic component packages
US10546833B2 (en) 2009-12-07 2020-01-28 Amkor Technology, Inc. Method of forming a plurality of electronic component packages
US9324614B1 (en) 2010-04-06 2016-04-26 Amkor Technology, Inc. Through via nub reveal method and structure
US9159672B1 (en) 2010-08-02 2015-10-13 Amkor Technology, Inc. Through via connected backside embedded circuit features structure and method
US8900995B1 (en) 2010-10-05 2014-12-02 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
US9082833B1 (en) 2011-01-06 2015-07-14 Amkor Technology, Inc. Through via recessed reveal structure and method
US9978695B1 (en) 2011-01-27 2018-05-22 Amkor Technology, Inc. Semiconductor device including leadframe with a combination of leads and lands and method
US9631481B1 (en) 2011-01-27 2017-04-25 Amkor Technology, Inc. Semiconductor device including leadframe with a combination of leads and lands and method
US8866278B1 (en) 2011-10-10 2014-10-21 Amkor Technology, Inc. Semiconductor device with increased I/O configuration
US10410967B1 (en) 2011-11-29 2019-09-10 Amkor Technology, Inc. Electronic device comprising a conductive pad on a protruding-through electrode
US9947623B1 (en) 2011-11-29 2018-04-17 Amkor Technology, Inc. Semiconductor device comprising a conductive pad on a protruding-through electrode
US9431323B1 (en) 2011-11-29 2016-08-30 Amkor Technology, Inc. Conductive pad on protruding through electrode
US8981572B1 (en) 2011-11-29 2015-03-17 Amkor Technology, Inc. Conductive pad on protruding through electrode semiconductor device
US11043458B2 (en) 2011-11-29 2021-06-22 Amkor Technology Singapore Holding Pte. Ltd. Method of manufacturing an electronic device comprising a conductive pad on a protruding-through electrode
US9704725B1 (en) 2012-03-06 2017-07-11 Amkor Technology, Inc. Semiconductor device with leadframe configured to facilitate reduced burr formation
US10090228B1 (en) 2012-03-06 2018-10-02 Amkor Technology, Inc. Semiconductor device with leadframe configured to facilitate reduced burr formation
US9129943B1 (en) 2012-03-29 2015-09-08 Amkor Technology, Inc. Embedded component package and fabrication method
US10014240B1 (en) 2012-03-29 2018-07-03 Amkor Technology, Inc. Embedded component package and fabrication method
US9048298B1 (en) 2012-03-29 2015-06-02 Amkor Technology, Inc. Backside warpage control structure and fabrication method
US9673122B2 (en) 2014-05-02 2017-06-06 Amkor Technology, Inc. Micro lead frame structure having reinforcing portions and method

Also Published As

Publication number Publication date
JP3475306B2 (ja) 2003-12-08

Similar Documents

Publication Publication Date Title
JP3475306B2 (ja) 樹脂封止型半導体装置の製造方法
US6359221B1 (en) Resin sealed semiconductor device, circuit member for use therein
JP4549491B2 (ja) 樹脂封止型半導体装置
JP3521758B2 (ja) 半導体装置の製造方法
KR100294719B1 (ko) 수지밀봉형 반도체장치 및 그 제조방법, 리드프레임
JP3947292B2 (ja) 樹脂封止型半導体装置の製造方法
KR19980081036A (ko) 수지봉지형 반도체 장치와 그것에 사용되는 회로부재 및 수지봉지형 반도체 장치의 제조방법
US7851902B2 (en) Resin-sealed semiconductor device, manufacturing method thereof, base material for the semiconductor device, and layered and resin-sealed semiconductor device
JP2000307045A (ja) リードフレームおよびそれを用いた樹脂封止型半導体装置の製造方法
JPH10335566A (ja) 樹脂封止型半導体装置とそれに用いられる回路部材、および樹脂封止型半導体装置の製造方法
JP5522551B2 (ja) 回路部材の製造方法
JPH1154663A (ja) 樹脂封止型半導体装置とそれに用いられる回路部材、および回路部材の製造方法
JP3908695B2 (ja) 樹脂封止型半導体装置
JP3992877B2 (ja) 樹脂封止型半導体装置の製造方法
JP3802500B2 (ja) リードフレーム
JP4357728B2 (ja) 樹脂封止型半導体装置
JP2533011B2 (ja) 表面実装型半導体装置
JP4176092B2 (ja) 樹脂封止型半導体装置およびその製造方法
JP2001135767A (ja) 半導体装置およびその製造方法
JP3884552B2 (ja) 半導体装置とそれに用いられる回路部材および半導体装置の製造方法
JPH07122701A (ja) 半導体装置およびその製造方法ならびにpga用リードフレーム
JPH1174411A (ja) 樹脂封止型半導体装置とそれに用いられる回路部材
JP2003133506A (ja) 半導体装置及びその製造方法
JP2005260271A (ja) 樹脂封止型半導体装置用の回路部材
JPH11111749A (ja) 半導体装置とそれに用いられる回路部材およびそれらの製造方法

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030805

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070926

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9