JPH0792489A - Liquid crystal display device - Google Patents

Liquid crystal display device

Info

Publication number
JPH0792489A
JPH0792489A JP23342393A JP23342393A JPH0792489A JP H0792489 A JPH0792489 A JP H0792489A JP 23342393 A JP23342393 A JP 23342393A JP 23342393 A JP23342393 A JP 23342393A JP H0792489 A JPH0792489 A JP H0792489A
Authority
JP
Japan
Prior art keywords
liquid crystal
pixel electrode
video signal
crystal display
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP23342393A
Other languages
Japanese (ja)
Inventor
Hikari Ito
光 伊藤
Junichi Owada
淳一 大和田
Masahiko Suzuki
雅彦 鈴木
Kuniyuki Matsunaga
邦之 松永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP23342393A priority Critical patent/JPH0792489A/en
Publication of JPH0792489A publication Critical patent/JPH0792489A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE:To reduce C/D short-circuiting since no transparent pixel electrode is present on a video signal line even if a conductive foreign body is put on the video signal line, and to improve the manufacture yield of the liquid crystal display device. CONSTITUTION:A common transparent pixel electrode ITO2 at a part vertically corresponding to the surface of the transparent glass substrate of the video signal line DL is provided with a linear opening pattern OP which is wider than the video signal line DL, and the common transparent pixel electrodes on both the sides of the opening pattern OP are connected by a bridging pattern BRG; and both the sides of the bridging pattern OP can be cut at the position of a cutting part LCL and the opening pattern OP is covered with a black matrix.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、スイッチング素子と画
素電極とを表示画素の一単位とするアクティブ・マトリ
クス方式の液晶表示装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active matrix type liquid crystal display device having a switching element and a pixel electrode as a unit of a display pixel.

【0002】[0002]

【従来の技術】例えば、アクティブ・マトリクス方式の
液晶表示装置は、マトリクス状に配列された複数の画素
電極のそれぞれに対応して非線形素子(スイッチング素
子)を設けたものである。各画素における液晶は理論的
には常時駆動(デューティ比 1.0)されているので、時
分割駆動方式を採用している、いわゆる単純マトリクス
方式と比べてアクティブ方式はコントラストが良く、特
にカラー液晶表示装置では欠かせない技術となりつつあ
る。スイッチング素子として代表的なものとしては薄膜
トランジスタ(TFT)がある。
2. Description of the Related Art For example, an active matrix type liquid crystal display device is provided with a non-linear element (switching element) corresponding to each of a plurality of pixel electrodes arranged in a matrix. Since the liquid crystal in each pixel is theoretically always driven (duty ratio 1.0), the active system has better contrast than the so-called simple matrix system, which employs the time-division driving system, and especially the color liquid crystal display device. Then it is becoming an indispensable technology. A typical example of the switching element is a thin film transistor (TFT).

【0003】液晶表示装置は、例えば、透明導電膜から
なる表示用画素電極と配向膜等をそれぞれ積層した面が
対向するように所定の間隙を隔てて2枚の透明ガラス基
板を重ね合わせ、該両基板間の縁部に枠状に設けたシー
ル材により、両基板を貼り合わせると共に、シール材の
一部に設けた液晶封入口から両基板間のシール材の内側
に液晶を封入、封止し、さらに両基板の外側に偏光板を
設置または貼り付けてなる液晶表示パネル(液晶表示素
子)と、液晶表示パネルの下に配置され、液晶表示パネ
ルに光を供給するバックライトと、液晶表示パネルの外
周部の外側またはバックライトの下に配置され、液晶駆
動用の回路が形成されたプリント基板と、これらの各部
材を保持するモールド成形品である枠状体と、これらの
各部材を収納し、液晶表示窓があけられた金属製フレー
ム等を含んで構成されている。
In a liquid crystal display device, for example, two transparent glass substrates are overlapped with a predetermined gap so that the surfaces on which the display pixel electrodes made of a transparent conductive film and the alignment film are laminated face each other. A frame-shaped sealing material is provided on the edge between both substrates, and both substrates are bonded together, and liquid crystal is sealed inside the sealing material between both substrates from the liquid crystal sealing opening provided in part of the sealing material. In addition, a liquid crystal display panel (liquid crystal display element) in which polarizing plates are installed or attached to the outside of both substrates, a backlight arranged below the liquid crystal display panel and supplying light to the liquid crystal display panel, and a liquid crystal display The printed circuit board, which is arranged outside the outer periphery of the panel or under the backlight, has a circuit for driving the liquid crystal, a frame-shaped body that is a molded product that holds each of these members, and each of these members. Stow, Is configured to include a crystal display window is opened metal frame or the like.

【0004】なお、薄膜トランジスタを使用したアクテ
ィブ・マトリクス方式の液晶表示装置は、例えば特開昭
63−309921号公報や、「冗長構成を採用した1
2.5型アクティブ・マトリクス方式カラー液晶ディスプ
レイ」、日経エレクトロニクス、頁193〜210、1986年12
月15日、日経マグロウヒル社発行、で知られている。
An active matrix type liquid crystal display device using thin film transistors is disclosed in, for example, Japanese Patent Application Laid-Open No. 63-309921, "1.
2.5-inch active matrix color LCD ", Nikkei Electronics, pages 193-210, 1986 12
Known on the 15th of March, published by Nikkei McGraw-Hill, Inc.

【0005】[0005]

【発明が解決しようとする課題】液晶表示パネルを構成
する2枚の透明ガラス基板のうち、一方の透明ガラス基
板の面上に形成された表示用電極である透明画素電極
は、隣接する2本の走査信号線(左右方向に延在し、上
下方向に複数本配置されている。ゲート信号線または水
平信号線とも称す)と、隣接する2本の映像信号線(上
下方向に延在し、左右方向に複数本配置されている。ド
レイン信号線または垂直信号線とも称す)との交差領域
内に薄膜トランジスタ等のスイッチング素子と共に各画
素に対応して各画素毎に形成されている。もう一方の透
明ガラス基板の面上に形成された共通透明画素電極は、
シール材の内側の基板のほぼ全面に形成されている(い
わゆる、ベタパターンと称される)。
Among the two transparent glass substrates constituting the liquid crystal display panel, the transparent pixel electrodes which are the display electrodes formed on the surface of one transparent glass substrate are the two adjacent transparent pixel electrodes. Scanning signal lines (extending in the left-right direction, a plurality of which are arranged in the up-down direction; also referred to as gate signal lines or horizontal signal lines) and two adjacent video signal lines (extending in the up-down direction, A plurality of them are arranged in the left-right direction and are formed in each pixel corresponding to each pixel together with a switching element such as a thin film transistor in an intersection region with a drain signal line or a vertical signal line). The common transparent pixel electrode formed on the surface of the other transparent glass substrate is
It is formed on almost the entire surface of the substrate inside the sealing material (so-called solid pattern).

【0006】したがって、映像信号線の上にも共通透明
画素電極が存在するため、両者の間に導電膜製造時の残
渣等の導電性の異物が存在すると、映像信号線と共通透
明画素電極とが該異物を介して短絡することがあり(以
下、この短絡をC/Dショートと記す)、この場合、表
示画面において線状の表示不良が発生する問題があった
(以下、この表示不良を線状欠陥と記す)。なお、最
近、液晶表示画面の視野角を拡大するために両基板間の
間隔を小さくする、いわゆる狭ギャップ化の傾向や高精
細化の傾向に伴い、この問題は重要となっている。とこ
ろで、走査信号線は、ゲート絶縁膜を介して映像信号線
よりも下層にあるので、共通透明画素電極と短絡を起こ
すことはほとんどない。
Therefore, since the common transparent pixel electrode is also present on the video signal line, if a conductive foreign substance such as a residue during the production of the conductive film is present between the two, the video signal line and the common transparent pixel electrode will be formed. May be short-circuited via the foreign matter (hereinafter, this short-circuit is referred to as C / D short-circuit), and in this case, there is a problem that a linear display defect occurs on the display screen (hereinafter, this display defect is Described as a linear defect). Recently, this problem has become important due to the tendency of narrowing the gap between the two substrates to widen the viewing angle of the liquid crystal display screen, that is, the so-called narrowing gap and the trend toward higher definition. By the way, since the scanning signal line is in a lower layer than the video signal line via the gate insulating film, a short circuit with the common transparent pixel electrode hardly occurs.

【0007】本発明の目的は、C/Dショートの発生に
よる表示画面における線状欠陥の発生を低減することが
できる液晶表示装置を提供することにある。
An object of the present invention is to provide a liquid crystal display device capable of reducing the occurrence of linear defects on the display screen due to the occurrence of C / D shorts.

【0008】[0008]

【課題を解決するための手段】前記目的を達成するため
に、本発明は、水平方向に延在し、かつ垂直方向に複数
本配置された走査信号線と、垂直方向に延在し、かつ水
平方向に複数本配置された映像信号線と、隣接する2本
の前記走査信号線と隣接する2本の前記映像信号線との
交差領域内にそれぞれ配置された第1の画素電極とスイ
ッチング素子とを設けた下部基板と、前記第1の画素電
極に対向して第2の画素電極を設けた上部基板とを所定
の間隙を隔てて重ね合わせ、前記両基板間に液晶を封止
して成る液晶表示パネルを具備する液晶表示装置におい
て、前記映像信号線の上下方向(すなわち、前記両基板
の面と垂直な方向)に対応する部分の前記第2の画素電
極に、前記映像信号線よりも幅の広い開口パターンを設
けた液晶表示装置を提供する。
To achieve the above object, the present invention provides a scanning signal line extending in the horizontal direction and a plurality of scanning signal lines arranged in the vertical direction, and extending in the vertical direction, and A first pixel electrode and a switching element, each of which is arranged in an intersecting region between a plurality of video signal lines arranged in the horizontal direction and two video signal lines adjacent to the scanning signal lines adjacent to each other. And a lower substrate on which the first pixel electrode is provided and an upper substrate on which the second pixel electrode is provided so as to face the first pixel electrode, and the liquid crystal is sealed between the two substrates with a predetermined gap therebetween. In the liquid crystal display device including the liquid crystal display panel, the second pixel electrode of the portion corresponding to the vertical direction of the video signal line (that is, the direction perpendicular to the surfaces of the both substrates) is connected to the video signal line from the video signal line. Liquid crystal display device with wide aperture pattern To provide.

【0009】また、本発明は、線状の前記開口パターン
において、前記第1の画素電極と前記スイッチング素子
により構成される1画素について1ヶ所以上、橋渡しパ
ターンにより両側の前記第2の画素電極を接続した液晶
表示装置を提供する。
Further, according to the present invention, in the linear opening pattern, at least one place is formed in one pixel constituted by the first pixel electrode and the switching element, and the second pixel electrodes on both sides are formed by a bridging pattern. A connected liquid crystal display device is provided.

【0010】また、本発明は、前記橋渡しパターンの両
側が切断可能になっている液晶表示装置を提供する。
The present invention also provides a liquid crystal display device in which both sides of the bridging pattern can be cut.

【0011】さらに、本発明は、前記両基板面と垂直な
方向から見た場合、前記第2の画素電極の前記開口パタ
ーンが、前記第2の基板に設けたブラックマトリクスに
より覆われている液晶表示装置を提供する。
Further, according to the present invention, the liquid crystal in which the opening pattern of the second pixel electrode is covered by a black matrix provided on the second substrate when viewed from a direction perpendicular to the both substrate surfaces. A display device is provided.

【0012】[0012]

【作用】本発明の液晶表示装置では、前記映像信号線の
上下方向に対応する部分の前記第2の画素電極に、前記
映像信号線よりも幅の広い開口パターンを設けたので、
映像信号線の上に導電性の異物が存在したとしても、前
記映像信号線の上には前記第2の画素電極が存在しない
ので、C/Dショートが発生することがない。
In the liquid crystal display device of the present invention, the opening pattern having a width wider than that of the video signal line is provided in the second pixel electrode in the portion corresponding to the vertical direction of the video signal line.
Even if a conductive foreign substance exists on the video signal line, the second pixel electrode does not exist on the video signal line, so that a C / D short circuit does not occur.

【0013】また、本発明では、線状の前記開口パター
ンにおいて、前記第1の画素電極と前記スイッチング素
子により構成される1画素について1ヶ所以上、橋渡し
パターンにより両側の前記第2の画素電極を接続したの
で、前記第2の画素電極が高抵抗となるのを防止するこ
とができる。
Further, according to the present invention, in the linear opening pattern, one or more locations for one pixel composed of the first pixel electrode and the switching element are provided, and the second pixel electrodes on both sides are formed by a bridging pattern. Since the connection is made, it is possible to prevent the second pixel electrode from having a high resistance.

【0014】また、本発明では、前記橋渡しパターンの
両側を切断可能にしたので、橋渡しパターンの箇所でC
/Dショートが発生したとしても、該C/Dショートが
発生した橋渡しパターンの両側をレーザ等を用いて切断
することにより、該C/Dショートを修正することがで
きる。
Further, according to the present invention, both sides of the bridging pattern can be cut, so that C can be cut at the bridging pattern.
Even if a / D short circuit occurs, the C / D short circuit can be corrected by cutting both sides of the bridging pattern in which the C / D short circuit occurs using a laser or the like.

【0015】さらに、本発明では、前記両基板面と垂直
な方向から見た場合、前記第2の画素電極の前記開口パ
ターンを、前記第2の基板に設けたブラックマトリクス
により覆うことにより、該開口パターンによる光漏れを
防止することができる。
Further, according to the present invention, when viewed from a direction perpendicular to the surfaces of both substrates, the opening pattern of the second pixel electrode is covered with a black matrix provided on the second substrate, It is possible to prevent light leakage due to the opening pattern.

【0016】[0016]

【実施例】本発明、本発明の更に他の目的及び本発明の
更に他の特徴は図面を参照した以下の説明から明らかと
なるであろう。
The invention, further objects of the invention and further features of the invention will be apparent from the following description with reference to the drawings.

【0017】《アクティブ・マトリクス方式液晶表示装
置》以下、アクティブ・マトリクス方式のカラー液晶表
示装置にこの発明を適用した実施例を説明する。なお、
以下説明する図面で、同一機能を有するものは同一符号
を付け、その繰り返しの説明は省略する。
<< Active Matrix System Liquid Crystal Display Device >> An embodiment in which the present invention is applied to an active matrix system color liquid crystal display device will be described below. In addition,
In the drawings described below, components having the same function are designated by the same reference numeral, and repeated description thereof will be omitted.

【0018】《マトリクス部の概要》図1はこの発明が
適用されるアクティブ・マトリクス方式カラー液晶表示
装置の1画素とその周辺を示す平面図、図2は図1の2
−2切断線における断面を示す図、図3は図1の3−3
切断線における断面図である。
<< Outline of Matrix Unit >> FIG. 1 is a plan view showing one pixel and its periphery of an active matrix type color liquid crystal display device to which the present invention is applied, and FIG.
2 is a view showing a cross section taken along the line -2, and FIG. 3 is 3-3 in FIG.
It is sectional drawing in a cutting line.

【0019】図1に示すように、各画素は隣接する2本
の走査信号線(ゲート信号線または水平信号線)GL
と、隣接する2本の映像信号線(ドレイン信号線または
垂直信号線)DLとの交差領域内(4本の信号線で囲ま
れた領域内)に配置されている。各画素は薄膜トランジ
スタTFT、透明画素電極ITO1および保持容量素子
Caddを含む。走査信号線GLは図では左右方向に延在
し、上下方向に複数本配置されている。映像信号線DL
は上下方向に延在し、左右方向に複数本配置されてい
る。
As shown in FIG. 1, each pixel has two adjacent scanning signal lines (gate signal lines or horizontal signal lines) GL.
And an adjacent two video signal lines (drain signal line or vertical signal line) DL are intersected with each other (in a region surrounded by four signal lines). Each pixel includes a thin film transistor TFT, a transparent pixel electrode ITO1 and a storage capacitor element Cadd. The scanning signal lines GL extend in the left-right direction in the figure, and a plurality of scanning signal lines GL are arranged in the vertical direction. Video signal line DL
Extend in the up-down direction and are arranged in the left-right direction.

【0020】図2に示すように、液晶層LCを基準にし
て下部透明ガラス基板SUB1側には薄膜トランジスタ
TFTおよび透明画素電極ITO1が形成され、上部透
明ガラス基板SUB2側にはカラーフィルタFIL、遮
光用ブラックマトリクスパターンBM2が形成されてい
る。透明ガラス基板SUB1、SUB2の両面にはディ
ップ処理等によって形成された酸化シリコン膜SIOが
設けられている。
As shown in FIG. 2, a thin film transistor TFT and a transparent pixel electrode ITO1 are formed on the lower transparent glass substrate SUB1 side with respect to the liquid crystal layer LC, and a color filter FIL and a light-shielding film are provided on the upper transparent glass substrate SUB2 side. A black matrix pattern BM2 is formed. Silicon oxide films SIO formed by dipping or the like are provided on both surfaces of the transparent glass substrates SUB1 and SUB2.

【0021】上部透明ガラス基板SUB2の内側(液晶
LC側)の表面には、上部遮光膜BM2、カラーフィル
タFIL、保護膜PSV2、共通透明画素電極ITO2
(COM)および上部配向膜ORI2が順次積層して設
けられている。
An upper light-shielding film BM2, a color filter FIL, a protective film PSV2, and a common transparent pixel electrode ITO2 are formed on the inner surface (liquid crystal LC side) of the upper transparent glass substrate SUB2.
(COM) and the upper alignment film ORI2 are sequentially stacked.

【0022】《マトリクス周辺の概要》図7は上下のガ
ラス基板SUB1、SUB2を含む表示パネルPNLの
マトリクス(AR)周辺の要部平面を、図8はその周辺
部を更に誇張した平面を、図9は図7及び図8のパネル
左上角部に対応するシール部SL付近の拡大平面を示す
図である。また、図10は図2の断面を中央にして、左
側に図9の10a−10a切断線における断面を、右側
に映像信号駆動回路が接続されるべき外部接続端子DT
M付近の断面を示す図である。同様に図11は、左側に
走査回路が接続されるべき外部接続端子GTM付近の断
面を、右側に外部接続端子が無いところのシール部付近
の断面を示す図である。
<< Outline of Matrix Periphery >> FIG. 7 is a plan view of a main part around a matrix (AR) of a display panel PNL including upper and lower glass substrates SUB1 and SUB2, and FIG. 9 is a view showing an enlarged plane near the seal portion SL corresponding to the upper left corner of the panel in FIGS. 7 and 8. Further, in FIG. 10, the cross section of FIG. 2 is centered, the cross section along the cutting line 10a-10a of FIG. 9 is on the left side, and the external connection terminal DT to which the video signal drive circuit is to be connected on the right side.
It is a figure which shows the cross section near M. Similarly, FIG. 11 is a diagram showing a cross section near the external connection terminal GTM to which the scanning circuit is to be connected on the left side and a cross section near the seal portion where there is no external connection terminal on the right side.

【0023】このパネルの製造では、小さいサイズであ
ればスループット向上のため1枚のガラス基板で複数個
分のデバイスを同時に加工してから分割し、大きいサイ
ズであれば製造設備の共用のためどの品種でも標準化さ
れた大きさのガラス基板を加工してから各品種に合った
サイズに小さくし、いずれの場合も一通りの工程を経て
からガラスを切断する。図7、図8、図9は後者の例を
示すもので、図7、図8の両図とも上下基板SUB1,
SUB2の切断後を、図9は切断前を表しており、LN
は両基板の切断前の縁を、CT1とCT2はそれぞれ基
板SUB1,SUB2の切断すべき位置を示す。いずれ
の場合も、完成状態では外部接続端子群Tg,Td(添
字略)が存在する(図で上下辺と左辺の)部分はそれら
を露出するように上側基板SUB2の大きさが下側基板
SUB1よりも内側に制限されている。端子群Tg,T
dはそれぞれ後述する走査回路接続用端子GTM、映像
信号回路接続用端子DTMとそれらの引出配線部を集積
回路チップCHIが搭載されたテープキャリアパッケー
ジTCP(図20、図21)の単位に複数本まとめて名
付けたものである。各群のマトリクス部から外部接続端
子部に至るまでの引出配線は、両端に近づくにつれ傾斜
している。これは、パッケージTCPの配列ピッチ及び
各パッケージTCPにおける接続端子ピッチに表示パネ
ルPNLの端子DTM,GTMを合わせるためである。
[0023] Any For this panel In the manufacture of, if small size divided from simultaneously processing a plurality fraction of the device in one glass substrate for increased throughput, manufacturing facilities if large size shared In each type of product, a standardized glass substrate is processed, and then the size is reduced to a size suitable for each product. In each case, the glass is cut after going through one step. FIG. 7, FIG. 8 and FIG. 9 show the latter example. In both of FIG. 7 and FIG.
FIG. 9 shows the state after cutting the SUB2 and the state before cutting.
Indicates the edges of both substrates before cutting, and CT1 and CT2 indicate the positions of the substrates SUB1 and SUB2 to be cut, respectively. In either case, the size of the upper substrate SUB2 is smaller than the lower substrate SUB1 so that the external connection terminal groups Tg and Td (subscripts omitted) (upper side and left side in the figure) are exposed in the completed state. Is more restricted to the inside. Terminal group Tg, T
Reference numeral d denotes a plurality of scanning circuit connection terminals GTM and video signal circuit connection terminals DTM, which will be described later, and a plurality of lead wiring portions thereof for each tape carrier package TCP (FIG. 20, FIG. 21) on which an integrated circuit chip CHI is mounted. They are collectively named. The lead wiring from the matrix portion of each group to the external connection terminal portion is inclined toward both ends. This is to match the terminals DTM and GTM of the display panel PNL with the arrangement pitch of the package TCP and the connection terminal pitch of each package TCP.

【0024】透明ガラス基板SUB1、SUB2の間に
はその縁に沿って、液晶封入口INJを除き、液晶LC
を封止するようにシールパターンSLが形成される。シ
ール材は例えばエポキシ樹脂から成る。上部透明ガラス
基板SUB2側の共通透明画素電極ITO2は、少なく
とも一箇所において、本実施例ではパネルの4角で銀ペ
ースト材AGPによって下部透明ガラス基板SUB1側
に形成されたその引出配線INTに接続されている。こ
の引出配線INTは後述するゲート端子GTM、ドレイ
ン端子DTMと同一製造工程で形成される。
A liquid crystal LC is provided between the transparent glass substrates SUB1 and SUB2 along the edge thereof except for the liquid crystal sealing port INJ.
A seal pattern SL is formed so as to seal the. The sealing material is made of epoxy resin, for example. The common transparent pixel electrode ITO2 on the upper transparent glass substrate SUB2 side is connected to at least one of the lead wirings INT formed on the lower transparent glass substrate SUB1 side by the silver paste material AGP at four corners of the panel in this embodiment. ing. The lead wiring INT is formed in the same manufacturing process as a gate terminal GTM and a drain terminal DTM described later.

【0025】配向膜ORI1、ORI2、透明画素電極
ITO1、共通透明画素電極ITO2、それぞれの層
は、シールパターンSLの内側に形成される。偏光板P
OL1、POL2はそれぞれ下部透明ガラス基板SUB
1、上部透明ガラス基板SUB2の外側の表面に形成さ
れている。液晶LCは液晶分子の向きを設定する下部配
向膜ORI1と上部配向膜ORI2との間でシールパタ
ーンSLで仕切られた領域に封入されている。下部配向
膜ORI1は下部透明ガラス基板SUB1側の保護膜P
SV1の上部に形成される。
The orientation films ORI1 and ORI2, the transparent pixel electrode ITO1 and the common transparent pixel electrode ITO2, and the respective layers are formed inside the seal pattern SL. Polarizing plate P
OL1 and POL2 are lower transparent glass substrates SUB, respectively.
1. Formed on the outer surface of the upper transparent glass substrate SUB2. The liquid crystal LC is enclosed in a region partitioned by a seal pattern SL between a lower alignment film ORI1 and an upper alignment film ORI2 that set the orientation of liquid crystal molecules. The lower alignment film ORI1 is a protective film P on the lower transparent glass substrate SUB1 side.
It is formed on top of SV1.

【0026】この液晶表示装置は、下部透明ガラス基板
SUB1側、上部透明ガラス基板SUB2側で別個に種
々の層を積み重ね、シールパターンSLを基板SUB2
側に形成し、下部透明ガラス基板SUB1と上部透明ガ
ラス基板SUB2とを重ね合わせ、シール材SLの開口
部INJから液晶LCを注入し、注入口INJをエポキ
シ樹脂などで封止し、上下基板を切断することによって
組み立てられる。
In this liquid crystal display device, various layers are separately stacked on the lower transparent glass substrate SUB1 side and the upper transparent glass substrate SUB2 side, and the seal pattern SL is provided on the substrate SUB2.
Formed on the side, the lower transparent glass substrate SUB1 and the upper transparent glass substrate SUB2 are overlapped, the liquid crystal LC is injected from the opening INJ of the sealing material SL, and the injection port INJ is sealed with epoxy resin or the like to form the upper and lower substrates. It is assembled by cutting.

【0027】《薄膜トランジスタTFT》次に、図1、
図2に戻り、TFT基板SUB1側の構成を詳しく説明
する。
<< Thin Film Transistor TFT >> Next, referring to FIG.
Returning to FIG. 2, the configuration on the TFT substrate SUB1 side will be described in detail.

【0028】薄膜トランジスタTFTは、ゲート電極G
Tに正のバイアスを印加すると、ソース−ドレイン間の
チャネル抵抗が小さくなり、バイアスを零にすると、チ
ャネル抵抗は大きくなるように動作する。
The thin film transistor TFT has a gate electrode G
When a positive bias is applied to T, the channel resistance between the source and the drain decreases, and when the bias is zero, the channel resistance increases.

【0029】各画素には複数(2つ)の薄膜トランジス
タTFT1、TFT2が冗長して設けられる。薄膜トラ
ンジスタTFT1、TFT2のそれぞれは、実質的に同
一サイズ(チャネル長、チャネル幅が同じ)で構成さ
れ、ゲート電極GT、ゲート絶縁膜GI、i型(真性、
intrinsic、導電型決定不純物がドープされていない)
非晶質シリコン(Si)からなるi型半導体層AS、一
対のソース電極SD1、ドレイン電極SD2を有す。な
お、ソース、ドレインは本来その間のバイアス極性によ
って決まるもので、この液晶表示装置の回路ではその極
性は動作中反転するので、ソース、ドレインは動作中入
れ替わると理解されたい。しかし、以下の説明では、便
宜上一方をソース、他方をドレインと固定して表現す
る。
A plurality of (two) thin film transistors TFT1 and TFT2 are redundantly provided in each pixel. Each of the thin film transistors TFT1 and TFT2 has substantially the same size (channel length and channel width are the same), and has a gate electrode GT, a gate insulating film GI, and an i-type (intrinsic,
intrinsic, conductivity type determination impurities are not doped)
It has an i-type semiconductor layer AS made of amorphous silicon (Si), a pair of source electrodes SD1 and a drain electrode SD2. It should be understood that the source and drain are originally determined by the bias polarity between them, and the polarity is inverted during operation in the circuit of this liquid crystal display device, so it should be understood that the source and drain are switched during operation. However, in the following description, for convenience, one is fixed as the source and the other is fixed as the drain.

【0030】《ゲート電極GT》ゲート電極GTは走査
信号線GLから垂直方向に突出する形状で構成されてい
る(T字形状に分岐されている)。ゲート電極GTは薄
膜トランジスタTFT1、TFT2のそれぞれの能動領
域を越えるよう突出している。薄膜トランジスタTFT
1、TFT2のそれぞれのゲート電極GTは、一体に
(共通のゲート電極として)構成されており、走査信号
線GLに連続して形成されている。本例では、ゲート電
極GTは、単層の第2導電膜g2で形成されている。第
2導電膜g2としては例えばスパッタで形成されたアル
ミニウム(Al)膜が用いられ、その上にはAlの陽極
酸化膜AOFが設けられている。
<< Gate Electrode GT >> The gate electrode GT has a shape protruding vertically from the scanning signal line GL (branched into a T shape). The gate electrode GT projects so as to extend beyond the respective active regions of the thin film transistors TFT1 and TFT2. Thin film transistor TFT
The gate electrodes GT of the TFT 1 and the TFT 2 are integrally formed (as a common gate electrode) and are formed continuously with the scanning signal line GL. In this example, the gate electrode GT is formed of the single-layer second conductive film g2. An aluminum (Al) film formed by sputtering, for example, is used as the second conductive film g2, and an Al anodic oxide film AOF is provided thereon.

【0031】このゲート電極GTはi型半導体層ASを
完全に覆うよう(下方からみて)それより大き目に形成
され、i型半導体層ASに外光やバックライト光が当た
らないよう工夫されている。
The gate electrode GT is formed larger than it so as to completely cover the i-type semiconductor layer AS (as viewed from below), and is devised so that the i-type semiconductor layer AS is not exposed to outside light or backlight light. .

【0032】《走査信号線GL》走査信号線GLは第2
導電膜g2で構成されている。この走査信号線GLの第
2導電膜g2はゲート電極GTの第2導電膜g2と同一
製造工程で形成され、かつ一体に構成されている。ま
た、走査信号線GL上にもAlの陽極酸化膜AOFが設
けられている。
<< Scanning Signal Line GL >> The scanning signal line GL is the second
It is composed of a conductive film g2. The second conductive film g2 of the scanning signal line GL is formed in the same manufacturing process as the second conductive film g2 of the gate electrode GT, and is integrally formed. Also, an Al anodic oxide film AOF is provided on the scanning signal line GL.

【0033】《絶縁膜GI》絶縁膜GIは、薄膜トラン
ジスタTFT1、TFT2において、ゲート電極GTと
共に半導体層ASに電界を与えるためのゲート絶縁膜と
して使用される。絶縁膜GIはゲート電極GTおよび走
査信号線GLの上層に形成されている。絶縁膜GIとし
ては例えばプラズマCVDで形成された窒化シリコン膜
が選ばれ、1200〜2700Åの厚さに(本実施例で
は、2000Å程度)形成される。ゲート絶縁膜GIは
図9に示すように、マトリクス部ARの全体を囲むよう
に形成され、周辺部は外部接続端子DTM,GTMを露
出するよう除去されている。絶縁膜GIは走査信号線G
Lと映像信号線DLの電気的絶縁にも寄与している。
<< Insulating Film GI >> The insulating film GI is used as a gate insulating film for applying an electric field to the semiconductor layer AS together with the gate electrode GT in the thin film transistors TFT1 and TFT2. The insulating film GI is formed on the gate electrode GT and the scanning signal line GL. As the insulating film GI, for example, a silicon nitride film formed by plasma CVD is selected and is formed to a thickness of 1200 to 2700Å (in this embodiment, about 2000Å). As shown in FIG. 9, the gate insulating film GI is formed so as to surround the entire matrix portion AR, and the peripheral portion is removed so as to expose the external connection terminals DTM and GTM. The insulating film GI is a scanning signal line G
It also contributes to the electrical insulation between L and the video signal line DL.

【0034】《i型半導体層AS》i型半導体層AS
は、本例では薄膜トランジスタTFT1、TFT2のそ
れぞれに独立した島となるよう形成され、非晶質シリコ
ンで、200〜2200Åの厚さに(本実施例では、2
000Å程度の膜厚)で形成される。層d0はオーミッ
クコンタクト用のリン(P)をドープしたN(+)型非晶
質シリコン半導体層であり、下側にi型半導体層ASが
存在し、上側に導電層d2(d3)が存在するところの
みに残されている。
<< i-type semiconductor layer AS >> i-type semiconductor layer AS
In this example, each of the thin film transistors TFT1 and TFT2 is formed as an independent island, and is made of amorphous silicon and has a thickness of 200 to 2200Å (2 in this example.
The film thickness is about 000Å). The layer d0 is a phosphorus (P) -doped N (+)-type amorphous silicon semiconductor layer for ohmic contact, the i-type semiconductor layer AS exists on the lower side, and the conductive layer d2 (d3) exists on the upper side. It is left only where you do.

【0035】i型半導体層ASは走査信号線GLと映像
信号線DLとの交差部(クロスオーバ部)の両者間にも
設けられている。この交差部のi型半導体層ASは交差
部における走査信号線GLと映像信号線DLとの短絡を
低減する。
The i-type semiconductor layer AS is also provided between both the intersections (crossover portions) of the scanning signal lines GL and the video signal lines DL. The i-type semiconductor layer AS at the intersection reduces the short circuit between the scanning signal line GL and the video signal line DL at the intersection.

【0036】《透明画素電極ITO1》透明画素電極I
TO1は液晶表示部の画素電極の一方を構成する。
<< Transparent Pixel Electrode ITO1 >> Transparent Pixel Electrode I
TO1 constitutes one of the pixel electrodes of the liquid crystal display section.

【0037】透明画素電極ITO1は薄膜トランジスタ
TFT1のソース電極SD1および薄膜トランジスタT
FT2のソース電極SD1の両方に接続されている。こ
のため、薄膜トランジスタTFT1、TFT2のうちの
1つに欠陥が発生しても、その欠陥が副作用をもたらす
場合はレーザ光等によって適切な箇所を切断し、そうで
ない場合は他方の薄膜トランジスタが正常に動作してい
るので放置すれば良い。透明画素電極ITO1は第1導
電膜d1によって構成されており、この第1導電膜d1
はスパッタリングで形成された透明導電膜(Indium-Tin
-Oxide ITO:ネサ膜)からなり、1000〜200
0Åの厚さに(本実施例では、1400Å程度の膜厚)
形成される。
The transparent pixel electrode ITO1 is the source electrode SD1 of the thin film transistor TFT1 and the thin film transistor T1.
It is connected to both source electrodes SD1 of FT2. Therefore, even if a defect occurs in one of the thin film transistors TFT1 and TFT2, if the defect causes a side effect, an appropriate portion is cut by laser light or the like, and if not, the other thin film transistor operates normally. You can leave it alone because it does. The transparent pixel electrode ITO1 is composed of the first conductive film d1.
Is a transparent conductive film (Indium-Tin) formed by sputtering.
-Oxide ITO: Nesa film), 1000-200
With a thickness of 0Å (in this embodiment, a film thickness of about 1400Å)
It is formed.

【0038】《ソース電極SD1、ドレイン電極SD
2》ソース電極SD1、ドレイン電極SD2のそれぞれ
は、N(+)型半導体層d0に接触する第2導電膜d2と
その上に形成された第3導電膜d3とから構成されてい
る。
<< Source Electrode SD1, Drain Electrode SD
2 >> Each of the source electrode SD1 and the drain electrode SD2 is composed of a second conductive film d2 in contact with the N (+) type semiconductor layer d0 and a third conductive film d3 formed thereon.

【0039】第2導電膜d2はスパッタで形成したクロ
ム(Cr)膜を用い、500〜1000Åの厚さに(本
実施例では、600Å程度)で形成される。Cr膜は膜
厚を厚く形成するとストレスが大きくなるので、200
0Å程度の膜厚を越えない範囲で形成する。Cr膜はN
(+)型半導体層d0との接着性を良好にし、第3導電膜
d3のAlがN(+)型半導体層d0に拡散することを防
止する(いわゆるバリア層の)目的で使用される。第2
導電膜d2として、Cr膜の他に高融点金属(Mo、T
i、Ta、W)膜、高融点金属シリサイド(MoS
2、TiSi2、TaSi2、WSi2)膜を用いてもよ
い。
The second conductive film d2 is a chromium (Cr) film formed by sputtering, and is formed to a thickness of 500 to 1000 Å (in this embodiment, about 600 Å). If the Cr film is formed thicker, the stress increases.
It is formed within a range not exceeding the film thickness of 0Å. Cr film is N
It is used for the purpose of improving adhesion to the (+) type semiconductor layer d0 and preventing Al of the third conductive film d3 from diffusing into the N (+) type semiconductor layer d0 (so-called barrier layer). Second
As the conductive film d2, in addition to the Cr film, refractory metal (Mo, T
i, Ta, W) film, refractory metal silicide (MoS
An i 2 , TiSi 2 , TaSi 2 , WSi 2 ) film may be used.

【0040】第3導電膜d3はAlのスパッタリングで
3000〜5000Åの厚さに(本実施例では、400
0Å程度)形成される。Al膜はCr膜に比べてストレ
スが小さく、厚い膜厚に形成することが可能で、ソース
電極SD1、ドレイン電極SD2および映像信号線DL
の抵抗値を低減したり、ゲート電極GTやi型半導体層
ASに起因する段差乗り越えを確実にする(ステップカ
バーレッジを良くする)働きがある。
The third conductive film d3 is formed by sputtering Al to a thickness of 3000 to 5000Å (400 in this embodiment).
0 Å) formed. The Al film has less stress than the Cr film and can be formed to have a large film thickness, and the source electrode SD1, the drain electrode SD2 and the video signal line DL can be formed.
Of the gate electrode GT and the i-type semiconductor layer AS are ensured (step coverage is improved).

【0041】第2導電膜d2、第3導電膜d3を同じマ
スクパターンでパターニングした後、同じマスクを用い
て、あるいは第2導電膜d2、第3導電膜d3をマスク
として、N(+)型半導体層d0が除去される。つまり、
i型半導体層AS上に残っていたN(+)型半導体層d0
は第2導電膜d2、第3導電膜d3以外の部分がセルフ
アラインで除去される。このとき、N(+)型半導体層d
0はその厚さ分は全て除去されるようエッチングされる
ので、i型半導体層ASも若干その表面部分がエッチン
グされるが、その程度はエッチング時間で制御すればよ
い。
After patterning the second conductive film d2 and the third conductive film d3 with the same mask pattern, an N (+) type film is formed by using the same mask or by using the second conductive film d2 and the third conductive film d3 as a mask. The semiconductor layer d0 is removed. That is,
The N (+) type semiconductor layer d0 remaining on the i type semiconductor layer AS
The portions other than the second conductive film d2 and the third conductive film d3 are removed by self-alignment. At this time, the N (+) type semiconductor layer d
Since 0 is etched so that the entire thickness thereof is removed, the surface portion of the i-type semiconductor layer AS is also slightly etched, but the degree may be controlled by the etching time.

【0042】《映像信号線DL》映像信号線DLはソー
ス電極SD1、ドレイン電極SD2と同層の第2導電膜
d2、第3導電膜d3で構成されている。
<Video Signal Line DL> The video signal line DL is composed of a second conductive film d2 and a third conductive film d3 in the same layer as the source electrode SD1 and the drain electrode SD2.

【0043】《保護膜PSV1》薄膜トランジスタTF
Tおよび透明画素電極ITO1上には保護膜PSV1が
設けられている。保護膜PSV1は主に薄膜トランジス
タTFTを湿気等から保護するために形成されており、
透明性が高くしかも耐湿性の良いものを使用する。保護
膜PSV1はたとえばプラズマCVD装置で形成した酸
化シリコン膜や窒化シリコン膜で形成されており、1μ
m程度の膜厚で形成する。
<< Protective Film PSV1 >> Thin Film Transistor TF
A protective film PSV1 is provided on the T and the transparent pixel electrode ITO1. The protective film PSV1 is formed mainly for protecting the thin film transistor TFT from moisture and the like,
Use one with high transparency and good moisture resistance. The protective film PSV1 is formed of, for example, a silicon oxide film or a silicon nitride film formed by a plasma CVD apparatus, and has a thickness of 1 μm.
It is formed with a film thickness of about m.

【0044】保護膜PSV1は図9に示すように、マト
リクス部ARの全体を囲むように形成され、周辺部は外
部接続端子DTM,GTMを露出するよう除去され、ま
た上基板側SUB2の共通電極COMを下側基板SUB
1の外部接続端子接続用引出配線INTに銀ペーストA
GPで接続する部分も除去されている。保護膜PSV1
とゲート絶縁膜GIの厚さ関係に関しては、前者は保護
効果を考え厚くされ、後者はトランジスタの相互コンダ
クタンスgmを薄くされる。従って図9に示すように、
保護効果の高い保護膜PSV1は周辺部もできるだけ広
い範囲に亘って保護するようゲート絶縁膜GIよりも大
きく形成されている。
As shown in FIG. 9, the protective film PSV1 is formed so as to surround the entire matrix portion AR, the peripheral portion is removed to expose the external connection terminals DTM and GTM, and the common electrode of the upper substrate side SUB2 is formed. COM to the lower substrate SUB
Silver paste A on the lead wire INT for connecting the external connection terminal 1
The part connected by GP is also removed. Protective film PSV1
Regarding the thickness relationship between the gate insulating film GI and the gate insulating film GI, the former is made thicker in consideration of the protection effect, and the latter is made thin in the transconductance gm of the transistor. Therefore, as shown in FIG.
The protective film PSV1 having a high protective effect is formed so as to be larger than the gate insulating film GI so as to protect the peripheral portion over as wide a range as possible.

【0045】《遮光膜(ブラックマトリクス)BM》上
部透明ガラス基板SUB2側には、外部光又はバックラ
イト光がi型半導体層ASに入射しないよう遮光膜BM
が設けられている。図1に示す遮光膜BMの閉じた多角
形の輪郭線は、その内側が遮光膜BMが形成されない開
口を示している。遮光膜BMは光に対する遮蔽性が高い
たとえばアルミニウム膜やクロム膜等で形成されてお
り、本実施例ではクロム膜がスパッタリングで1300
Å程度の厚さに形成される。
<< Light-shielding film (black matrix) BM >> On the upper transparent glass substrate SUB2 side, the light-shielding film BM is provided so that external light or backlight light does not enter the i-type semiconductor layer AS.
Is provided. The closed polygonal contour line of the light-shielding film BM shown in FIG. 1 indicates an opening in which the light-shielding film BM is not formed. The light-shielding film BM is formed of, for example, an aluminum film or a chrome film having a high light-shielding property. In this embodiment, the chrome film is formed by sputtering 1300.
It is formed with a thickness of about Å.

【0046】従って、薄膜トランジスタTFT1、TF
T2のi型半導体層ASは上下にある遮光膜BMおよび
大き目のゲート電極GTによってサンドイッチにされ、
外部の自然光やバックライト光が当たらなくなる。遮光
膜BMは各画素の周囲に格子状に形成され(いわゆるブ
ラックマトリクス)、この格子で1画素の有効表示領域
が仕切られている。従って、各画素の輪郭が遮光膜BM
によってはっきりとし、コントラストが向上する。つま
り、遮光膜BMはi型半導体層ASに対する遮光とブラ
ックマトリクスとの2つの機能をもつ。
Therefore, the thin film transistors TFT1 and TF
The i-type semiconductor layer AS of T2 is sandwiched by the upper and lower light-shielding films BM and the large gate electrode GT,
External natural light or backlight does not hit. The light-shielding film BM is formed in a lattice shape around each pixel (so-called black matrix), and the effective display area of one pixel is partitioned by this lattice. Therefore, the outline of each pixel is the light-shielding film BM.
Improves clarity and contrast. That is, the light blocking film BM has two functions of blocking the i-type semiconductor layer AS and serving as a black matrix.

【0047】透明画素電極ITO1のラビング方向の根
本側のエッジ部分(図1右下部分)も遮光膜BMによっ
て遮光されているので、上記部分にドメインが発生した
としても、ドメインが見えないので、表示特性が劣化す
ることはない。
Since the edge portion of the transparent pixel electrode ITO1 on the base side in the rubbing direction (the lower right portion in FIG. 1) is also shielded by the light shielding film BM, even if a domain is generated in the above portion, the domain cannot be seen. The display characteristics do not deteriorate.

【0048】遮光膜BMは図8に示すように周辺部にも
額縁状に形成され、そのパターンはドット状に複数の開
口を設けた図1に示すマトリクス部のパターンと連続し
て形成されている。周辺部の遮光膜BMは図8〜図11
に示すように、シール部SLの外側に延長され、パソコ
ン等の実装機に起因する反射光等の漏れ光がマトリクス
部に入り込むのを防いでいる。他方、この遮光膜BMは
基板SUB2の縁よりも約0.3〜1.0mm程内側に
留められ、基板SUB2の切断領域を避けて形成されて
いる。
As shown in FIG. 8, the light-shielding film BM is also formed in a frame shape in the peripheral portion, and its pattern is formed continuously with the pattern of the matrix portion shown in FIG. 1 in which a plurality of dots-like openings are provided. There is. The light-shielding film BM in the peripheral portion is shown in FIGS.
As shown in FIG. 5, the light is extended to the outside of the seal portion SL to prevent leak light such as reflected light caused by a mounting machine such as a personal computer from entering the matrix portion. On the other hand, the light-shielding film BM is retained inside about 0.3 to 1.0 mm from the edge of the substrate SUB2, and is formed so as to avoid the cut region of the substrate SUB2.

【0049】《カラーフィルタFIL》カラーフィルタ
FILは画素に対向する位置に赤、緑、青の繰り返しで
ストライプ状に形成される。カラーフィルタFILは透
明画素電極ITO1の全てを覆うように大き目に形成さ
れ、遮光膜BMはカラーフィルタFILおよび透明画素
電極ITO1のエッジ部分と重なるよう透明画素電極I
TO1の周縁部より内側に形成されている。
<< Color Filter FIL >> The color filter FIL is formed in stripes by repeating red, green and blue at positions facing the pixels. The color filter FIL is formed to have a large size so as to cover all of the transparent pixel electrode ITO1, and the light shielding film BM overlaps with the edge portions of the color filter FIL and the transparent pixel electrode ITO1.
It is formed inside the peripheral portion of TO1.

【0050】カラーフィルタFILは次のように形成す
ることができる。まず、上部透明ガラス基板SUB2の
表面にアクリル系樹脂等の染色基材を形成し、フォトリ
ソグラフィ技術で赤色フィルタ形成領域以外の染色基材
を除去する。この後、染色基材を赤色染料で染め、固着
処理を施し、赤色フィルタRを形成する。つぎに、同様
な工程を施すことによって、緑色フィルタG、青色フィ
ルタBを順次形成する。
The color filter FIL can be formed as follows. First, a dyeing base material such as an acrylic resin is formed on the surface of the upper transparent glass substrate SUB2, and the dyeing base material other than the red filter forming region is removed by a photolithography technique. After that, the dyed substrate is dyed with a red dye and a fixing process is performed to form a red filter R. Next, the green filter G and the blue filter B are sequentially formed by performing the same process.

【0051】《保護膜PSV2》保護膜PSV2はカラ
ーフィルタFILの染料が液晶LCに漏れることを防止
するために設けられている。保護膜PSV2はたとえば
アクリル樹脂、エポキシ樹脂等の透明樹脂材料で形成さ
れている。
<< Protective Film PSV2 >> The protective film PSV2 is provided to prevent the dye of the color filter FIL from leaking to the liquid crystal LC. The protective film PSV2 is formed of a transparent resin material such as acrylic resin or epoxy resin.

【0052】《共通透明画素電極ITO2》共通透明画
素電極ITO2は、下部透明ガラス基板SUB1側に画
素ごとに設けられた透明画素電極ITO1に対向し、液
晶LCの光学的な状態は各画素電極ITO1と共通透明
画素電極ITO2との間の電位差(電界)に応答して変
化する。この共通透明画素電極ITO2にはコモン電圧
Vcomが印加されるように構成されている。本実施例で
は、コモン電圧Vcomは映像信号線DLに印加される最
小レベルの駆動電圧Vdminと最大レベルの駆動電圧V
dmaxとの中間直流電位に設定されるが、映像信号駆動
回路で使用される集積回路の電源電圧を約半分に低減し
たい場合は、交流電圧を印加すれば良い。なお、共通透
明画素電極ITO2の平面パターン形状は図8、図9を
参照されたい。
<< Common Transparent Pixel Electrode ITO2 >> The common transparent pixel electrode ITO2 faces the transparent pixel electrode ITO1 provided for each pixel on the lower transparent glass substrate SUB1 side, and the optical state of the liquid crystal LC is the pixel electrode ITO1. And the common transparent pixel electrode ITO2 change in response to a potential difference (electric field). A common voltage Vcom is applied to the common transparent pixel electrode ITO2. In this embodiment, the common voltage Vcom is the minimum level drive voltage Vdmin and the maximum level drive voltage V applied to the video signal line DL.
Although it is set to an intermediate DC potential with respect to dmax, an AC voltage may be applied if it is desired to reduce the power supply voltage of the integrated circuit used in the video signal drive circuit to about half. In addition, please refer to FIG. 8 and FIG. 9 for the plane pattern shape of the common transparent pixel electrode ITO2.

【0053】図4は、本発明の第1の実施例の液晶表示
装置の共通透明画素電極ITO2を示す要部平面図であ
る。この図は、図1と対応する1画素とその周辺を示
し、図1の所定の層、すなわち、映像信号線DLと透明
画素電極ITO1、並びに共通透明画素電極ITO2の
みを描いた図である。なお、図4において、共通透明画
素電極ITO2には斜線を付してある。共通透明画素電
極ITO2は図8、図9に示すように周辺部にも枠状に
形成され、そのパターンは線状に複数の開口を設けた図
4に示すマトリクス部のパターンと連続して形成されて
いる。また、図5は、本発明の第2の実施例の共通透明
画素電極ITO2を示す要部平面図である。さらに、図
6は、本発明の第3の実施例の液晶表示装置の共通透明
画素電極ITO2を示す要部平面図である。
FIG. 4 is a plan view of an essential part showing the common transparent pixel electrode ITO2 of the liquid crystal display device according to the first embodiment of the present invention. This drawing shows one pixel corresponding to FIG. 1 and its surroundings, and is a drawing in which only the predetermined layers of FIG. 1, that is, the video signal line DL, the transparent pixel electrode ITO1, and the common transparent pixel electrode ITO2 are drawn. In FIG. 4, the common transparent pixel electrode ITO2 is shaded. The common transparent pixel electrode ITO2 is also formed in a frame shape in the peripheral portion as shown in FIGS. 8 and 9, and its pattern is formed continuously with the pattern of the matrix portion shown in FIG. 4 in which a plurality of openings are linearly formed. Has been done. Further, FIG. 5 is a plan view of an essential part showing a common transparent pixel electrode ITO2 of the second embodiment of the present invention. Further, FIG. 6 is a main part plan view showing a common transparent pixel electrode ITO2 of the liquid crystal display device of the third embodiment of the present invention.

【0054】実施例 1 本発明の第1の実施例では、共通透明画素電極ITO2
の平面パターン形状は、図4、図8、図9に示すよう
に、開口パターンOPが映像信号線DLに沿って延びて
いる。第1の実施例では、開口パターンOPは対応する
部分の映像信号線DLよりも幅が広く設けられている。
したがって、映像信号線DLと共通透明画素電極ITO
2の開口パターンOPとの間に導電膜製造時の残渣等の
導電性の異物が存在したとしても、C/Dショートが発
生することがなく、該C/Dショートに起因する表示画
面上における線欠陥の発生を防止することができる。そ
の結果、液晶表示パネルの製造歩留りを向上することが
できる。なお、両透明ガラス基板SUB1、SUB2の
面と垂直な方向から見た場合、開口パターンOPは、上
部透明ガラス基板SUB2に設けた遮光膜(ブラックマ
トリクス)BM(図1参照)により覆われている。した
がって、共通透明画素電極ITO2の開口パターンOP
による光漏れを防止することができる。なお、図示のよ
うに共通透明画素電極ITO2をパターニングするには
公知のホトエッチング技術を用いる。
Example 1 In the first example of the present invention, the common transparent pixel electrode ITO2 is used.
As shown in FIGS. 4, 8, and 9, the planar pattern shape of A has an opening pattern OP extending along the video signal line DL. In the first embodiment, the opening pattern OP is wider than the corresponding portion of the video signal line DL.
Therefore, the video signal line DL and the common transparent pixel electrode ITO
Even if a conductive foreign substance such as a residue during the production of the conductive film is present between the second opening pattern OP and the second opening pattern OP, the C / D short circuit does not occur, and the C / D short circuit is caused on the display screen. Occurrence of line defects can be prevented. As a result, the manufacturing yield of the liquid crystal display panel can be improved. When viewed from a direction perpendicular to the surfaces of both transparent glass substrates SUB1 and SUB2, the opening pattern OP is covered with a light shielding film (black matrix) BM (see FIG. 1) provided on the upper transparent glass substrate SUB2. . Therefore, the opening pattern OP of the common transparent pixel electrode ITO2
It is possible to prevent light leakage due to. Incidentally, as shown in the figure, a known photoetching technique is used to pattern the common transparent pixel electrode ITO2.

【0055】実施例 2 図5に示す本発明の第2の実施例では、薄膜トランジス
タ部(図1のTFT1、TFT2参照)に対応する部分
の共通透明画素電極ITO2にも開口パターンOPを拡
大し、C/Dショートの発生確率をより低減している。
Embodiment 2 In the second embodiment of the present invention shown in FIG. 5, the opening pattern OP is expanded to the common transparent pixel electrode ITO2 in the portion corresponding to the thin film transistor portion (see TFT1 and TFT2 in FIG. 1). The probability of occurrence of C / D short is further reduced.

【0056】実施例 3 図6に示す本発明の第3の実施例では、図4に示した線
状の開口パターンOPにおいて、透明画素電極ITO1
と薄膜トランジスタ(図1のTFT1、TFT2)によ
り構成される1画素について1ヶ所以上、ここでは2ヶ
所、橋渡しパターンBRGを設け、これらの橋渡しパタ
ーンBRGにより両側の共通透明画素電極ITO2が接
続されている。したがって、共通透明画素電極ITO2
が高抵抗となるのを防止することができる。また、この
橋渡しパターンBRGの両側はレーザ等を用いて切断可
能になっている。したがって、橋渡しパターンBRGの
箇所でC/Dショートが発生したとしても、該C/Dシ
ョートが発生した橋渡しパターンBRGの両側を下部透
明ガラス基板SUB1側からレーザを照射して図6の切
断線LCLに示すように切断することにより、該C/D
ショートを修正することができる(本実施例では、上部
透明ガラス基板SUB2側からはCr等の金属から成る
ブラックマトリクスBMがあるので切断できない)。こ
の場合、図6に示すように、橋渡しパターンBRGを1
画素について2個設ければ、1個の橋渡しパターンBR
Gの箇所でC/Dショートが生じたとしても、その箇所
のC/Dショートをレーザで修正することにより、その
画素が点欠陥になるのを防止することができる。また、
1画素につき、2個の橋渡しパターンBRGで同時にC
/Dショートが発生する確率は小さい。なお、橋渡しパ
ターンBRGを設ける場所は、走査信号線GLと映像信
号線DLとの交差部は、両透明ガラス基板SUB1、S
UB2間の間隔が狭くなっているため、C/Dショート
が発生し易いので避ける方が望ましい。ところで、走査
信号線GLは、図2に示すように、ゲート絶縁膜GIを
介して映像信号線DLよりも下層にあるので、上部透明
ガラス基板SUB1の共通透明画素電極ITO2と短絡
を起こすことはほとんどない。なお、図6においても、
図5に示すように、薄膜トランジスタ部(図1のTFT
1、TFT2参照)に対応する部分の共通透明画素電極
ITO2にも開口パターンOPを拡大し、C/Dショー
トの発生確率をより低減してもよい。
Embodiment 3 In the third embodiment of the present invention shown in FIG. 6, the transparent pixel electrode ITO1 is formed in the linear opening pattern OP shown in FIG.
Bridging patterns BRG are provided at one or more places, here two places, for one pixel constituted by a thin film transistor (TFT1 and TFT2 in FIG. 1), and the common transparent pixel electrodes ITO2 on both sides are connected by these bridging patterns BRG. . Therefore, the common transparent pixel electrode ITO2
Can be prevented from becoming a high resistance. Both sides of this bridging pattern BRG can be cut using a laser or the like. Therefore, even if a C / D short circuit occurs at the location of the bridging pattern BRG, both sides of the bridging pattern BRG in which the C / D short circuit occurs are irradiated with laser from the lower transparent glass substrate SUB1 side, and the cutting line LCL of FIG. C / D by cutting as shown in
A short circuit can be corrected (in this embodiment, the upper transparent glass substrate SUB2 side cannot be cut because there is a black matrix BM made of a metal such as Cr). In this case, the bridging pattern BRG is set to 1 as shown in FIG.
If two pixels are provided, one bridging pattern BR
Even if a C / D short circuit occurs at the location G, the pixel can be prevented from becoming a point defect by correcting the C / D short circuit at that location with a laser. Also,
Two bridging patterns BRG for one pixel at the same time C
The probability that a / D short will occur is small. In addition, at the place where the bridging pattern BRG is provided, at the intersection of the scanning signal line GL and the video signal line DL, both transparent glass substrates SUB1 and S are provided.
Since the distance between the UB2 is narrow, a C / D short circuit is likely to occur, so it is desirable to avoid it. By the way, since the scanning signal line GL is in a lower layer than the video signal line DL via the gate insulating film GI as shown in FIG. 2, a short circuit with the common transparent pixel electrode ITO2 of the upper transparent glass substrate SUB1 does not occur. rare. In addition, also in FIG.
As shown in FIG. 5, the thin film transistor portion (TFT of FIG.
1) (see TFT2), the opening pattern OP may be expanded to the portion corresponding to the common transparent pixel electrode ITO2 to further reduce the occurrence probability of C / D short circuit.

【0057】《保持容量素子Caddの構造》透明画素電
極ITO1は、薄膜トランジスタTFTと接続される端
部と反対側の端部において、隣りの走査信号線GLと重
なるように形成されている。この重ね合わせは、図3か
らも明らかなように、透明画素電極ITO1を一方の電
極PL2とし、隣りの走査信号線GLを他方の電極PL
1とする保持容量素子(静電容量素子)Caddを構成す
る。この保持容量素子Caddの誘電体膜は、薄膜トラン
ジスタTFTのゲート絶縁膜として使用される絶縁膜G
Iおよび陽極酸化膜AOFで構成されている。
<< Structure of Storage Capacitance Element Cadd >> The transparent pixel electrode ITO1 is formed so as to overlap the adjacent scanning signal line GL at the end opposite to the end connected to the thin film transistor TFT. In this superposition, as is clear from FIG. 3, the transparent pixel electrode ITO1 is used as one electrode PL2 and the adjacent scanning signal line GL is used as the other electrode PL.
A holding capacitance element (electrostatic capacitance element) Cadd which is 1 is configured. The dielectric film of the storage capacitor Cadd is an insulating film G used as a gate insulating film of the thin film transistor TFT.
I and the anodic oxide film AOF.

【0058】保持容量素子Caddは走査信号線GLの第
2導電膜g2の幅を広げた部分に形成されている。な
お、映像信号線DLと交差する部分の第2導電膜g2は
映像信号線DLとの短絡の確率を小さくするため細くさ
れている。
The storage capacitor element Cadd is formed in a portion where the width of the second conductive film g2 of the scanning signal line GL is widened. The second conductive film g2 at the portion intersecting the video signal line DL is thinned in order to reduce the probability of short circuit with the video signal line DL.

【0059】保持容量素子Caddの電極PL1の段差部
において透明画素電極ITO1が断線しても、その段差
をまたがるように形成された第2導電膜d2および第3
導電膜d3で構成された島領域によってその不良は補償
される。
Even if the transparent pixel electrode ITO1 is broken at the step portion of the electrode PL1 of the storage capacitor Cadd, the second conductive film d2 and the third conductive film d2 formed so as to cross the step.
The defect is compensated by the island region formed of the conductive film d3.

【0060】《ゲート端子部》図12は表示マトリクス
の走査信号線GLからその外部接続端子GTMまでの接
続構造を示す図であり、(A)は平面であり(B)は
(A)のB−B切断線における断面を示している。な
お、同図は図9下方付近に対応し、斜め配線の部分は便
宜状一直線状で表した。
<< Gate Terminal Portion >> FIG. 12 is a diagram showing a connection structure from the scanning signal line GL of the display matrix to its external connection terminal GTM. (A) is a plane and (B) is B of (A). -B shows a cross section taken along the line B. The drawing corresponds to the vicinity of the lower part of FIG. 9, and the diagonal wiring portions are shown in a straight line for convenience.

【0061】AOは写真処理用のマスクパターン、言い
換えれば選択的陽極酸化のホトレジストパターンであ
る。従って、このホトレジストは陽極酸化後除去され、
図に示すパターンAOは完成品としては残らないが、ゲ
ート配線GLには断面図に示すように酸化膜AOFが選
択的に形成されるのでその軌跡が残る。平面図におい
て、ホトレジストの境界線AOを基準にして左側はレジ
ストで覆い陽極酸化をしない領域、右側はレジストから
露出され陽極酸化される領域である。陽極酸化されたA
L層g2は表面にその酸化物Al23膜AOFが形成さ
れ下方の導電部は体積が減少する。勿論、陽極酸化はそ
の導電部が残るように適切な時間、電圧などを設定して
行われる。マスクパターンAOは走査線GLに単一の直
線では交差せず、クランク状に折れ曲がって交差させて
いる。
AO is a mask pattern for photographic processing, in other words, a photoresist pattern for selective anodic oxidation. Therefore, this photoresist is removed after anodization,
The pattern AO shown in the figure does not remain as a finished product, but since the oxide film AOF is selectively formed on the gate line GL as shown in the cross-sectional view, its locus remains. In the plan view, with respect to the photoresist boundary line AO, the left side is a region covered with the resist and not anodized, and the right side is a region exposed from the resist and anodized. Anodized A
The oxide Al 2 O 3 film AOF is formed on the surface of the L layer g2, and the volume of the conductive portion therebelow is reduced. Of course, the anodic oxidation is performed by setting an appropriate time and voltage so that the conductive portion remains. The mask pattern AO does not intersect with the scanning line GL by a single straight line, but is bent in a crank shape and intersects.

【0062】図中AL層g2は、判り易くするためハッ
チを施してあるが、陽極化成されない領域は櫛状にパタ
ーニングされている。これは、Al層の幅が広いと表面
にホイスカが発生するので、1本1本の幅は狭くし、そ
れらを複数本並列に束ねた構成とすることにより、ホイ
スカの発生を防ぎつつ、断線の確率や導電率の犠牲を最
低限に押さえる狙いである。従って、本例では櫛の根本
に相当する部分もマスクAOに沿ってずらしている。
In the figure, the AL layer g2 is hatched for easy understanding, but the region which is not anodized is patterned in a comb shape. This is because whiskers are generated on the surface when the width of the Al layer is wide. Therefore, by narrowing the width of each one and arranging a plurality of them in parallel, whiskers can be prevented and wire breakage can be prevented. The aim is to minimize the probability of and the sacrifice of conductivity. Therefore, in this example, the portion corresponding to the base of the comb is also displaced along the mask AO.

【0063】ゲート端子GTMは酸化珪素SIO層と接
着性が良くAl等よりも耐電触性の高いCr層g1と、
更にその表面を保護し画素電極ITO1と同レベル(同
層、同時形成)の透明導電層d1とで構成されている。
なお、ゲート絶縁膜GI上及びその側面部に形成された
導電層d2及びd3は、導電層d3やd2のエッチング
時ピンホール等が原因で導電層g2やg1が一緒にエッ
チングされないようその領域をホトレジストで覆ってい
た結果として残っているものである。又、ゲート絶縁膜
GIを乗り越えて右方向に延長されたITO層d1は同
様な対策を更に万全とさせたものである。
The gate terminal GTM has a Cr layer g1 having a good adhesiveness to the silicon oxide SIO layer and a higher electric contact resistance than Al or the like.
Further, the surface thereof is protected and is composed of a transparent conductive layer d1 of the same level (same layer, simultaneously formed) as the pixel electrode ITO1.
In addition, the conductive layers d2 and d3 formed on the gate insulating film GI and on the side surfaces thereof have their regions so that the conductive layers g2 and g1 are not etched together due to pinholes or the like during the etching of the conductive layers d3 and d2. It remains as a result of being covered with photoresist. In addition, the ITO layer d1 which extends over the gate insulating film GI and extends rightward is one in which the same measures are taken more thoroughly.

【0064】平面図において、ゲート絶縁膜GIはその
境界線よりも右側に、保護膜PSV1もその境界線より
も右側に形成されており、左端に位置する端子部GTM
はそれらから露出し外部回路との電気的接触ができるよ
うになっている。図では、ゲート線GLとゲート端子の
一つの対のみが示されているが、実際はこのような対が
図9に示すように上下に複数本並べられ端子群Tg(図
8、図9)が構成され、ゲート端子の左端は、製造過程
では、基板の切断領域CT1を越えて延長され配線SH
gによって短絡される。製造過程におけるこのような短
絡線SHgは陽極化成時の給電と、配向膜ORI1のラ
ビング時等の静電破壊防止に役立つ。
In the plan view, the gate insulating film GI is formed on the right side of the boundary line and the protective film PSV1 is formed on the right side of the boundary line, and the terminal portion GTM located at the left end is formed.
Are exposed from them to allow electrical contact with external circuitry. In the figure, only one pair of the gate line GL and the gate terminal is shown, but in reality, a plurality of such pairs are arranged vertically as shown in FIG. 9 to form the terminal group Tg (FIGS. 8 and 9). In the manufacturing process, the left end of the gate terminal is extended beyond the cutting region CT1 of the substrate to form the wiring SH.
shorted by g. Such a short-circuit line SHg in the manufacturing process is useful for supplying power during anodization and preventing electrostatic breakdown during rubbing of the alignment film ORI1.

【0065】《ドレイン端子DTM》図13は映像信号
線DLからその外部接続端子DTMまでの接続を示す図
であり、(A)はその平面を示し、(B)は(A)のB
−B切断線における断面を示す。なお、同図は図9右上
付近に対応し、図面の向きは便宜上変えてあるが右端方
向が基板SUB1の上端部(又は下端部)に該当する。
<< Drain Terminal DTM >> FIG. 13 is a diagram showing the connection from the video signal line DL to the external connection terminal DTM, (A) shows the plane, and (B) shows B of (A).
-B shows a cross section taken along the line B. The drawing corresponds to the vicinity of the upper right of FIG. 9, and although the orientation of the drawing is changed for convenience, the right end direction corresponds to the upper end portion (or lower end portion) of the substrate SUB1.

【0066】TSTdは検査端子でありここには外部回
路は接続されないが、プローブ針等を接触できるよう配
線部より幅が広げられている。同様に、ドレイン端子D
TMも外部回路との接続ができるよう配線部より幅が広
げられている。検査端子TSTdと外部接続ドレイン端
子DTMは上下方向に千鳥状に複数交互に配列され、検
査端子TSTdは図に示すとおり基板SUB1の端部に
到達することなく終端しているが、ドレイン端子DTM
は、図9に示すように端子群Td(添字省略)を構成し
基板SUB1の切断線CT1を越えて更に延長され、製
造過程中は静電破壊防止のためその全てが互いに配線S
Hdによって短絡される。検査端子TSTdが存在する
映像信号線DLのマトリクスを挟んで反対側にはドレイ
ン接続端子が接続され、逆にドレイン接続端子DTMが
存在する映像信号線DLのマトリクスを挟んで反対側に
は検査端子が接続される。
TSTd is an inspection terminal, which is not connected to an external circuit, but is wider than the wiring portion so that a probe needle or the like can come into contact therewith. Similarly, the drain terminal D
The width of the TM is also wider than that of the wiring portion so that the TM can be connected to an external circuit. The inspection terminals TSTd and the external connection drain terminals DTM are alternately arranged in a zigzag pattern in the vertical direction, and the inspection terminals TSTd terminate without reaching the end portion of the substrate SUB1 as shown in the figure, but the drain terminal DTM.
9 further constitute a terminal group Td (subscripts omitted) as shown in FIG. 9, and are further extended beyond the cutting line CT1 of the substrate SUB1.
Shorted by Hd. The drain connection terminal is connected to the opposite side of the matrix of the video signal lines DL in which the inspection terminals TSTd are present, and conversely the inspection terminal is placed on the opposite side of the matrix of the video signal lines DL in which the drain connection terminals DTM are present. Are connected.

【0067】ドレイン接続端子DTMは前述したゲート
端子GTMと同様な理由でCr層g1及びITO層d1
の2層で形成されており、ゲート絶縁膜GIを除去した
部分で映像信号線DLと接続されている。ゲート絶縁膜
GIの端部上に形成された半導体層ASはゲート絶縁膜
GIの縁をテーパ状にエッチングするためのものであ
る。端子DTM上では外部回路との接続を行うため保護
膜PSV1は勿論のこと取り除かれている。AOは前述
した陽極酸化マスクでありその境界線はマトリクス全体
をを大きく囲むように形成され、図ではその境界線から
左側がマスクで覆われるが、この図で覆われない部分に
は層g2が存在しないのでこのパターンは直接は関係し
ない。
The drain connection terminal DTM has the Cr layer g1 and the ITO layer d1 for the same reason as the above-mentioned gate terminal GTM.
Is formed of two layers, and is connected to the video signal line DL at a portion where the gate insulating film GI is removed. The semiconductor layer AS formed on the end portion of the gate insulating film GI is for etching the edge of the gate insulating film GI in a tapered shape. The protective film PSV1 is, of course, removed on the terminal DTM to connect to an external circuit. AO is the anodizing mask described above, and its boundary line is formed so as to largely surround the entire matrix. In the figure, the left side of the boundary line is covered with the mask, but the layer g2 is covered in the part not covered in this figure. This pattern is not directly relevant as it does not exist.

【0068】マトリクス部からドレイン端子部DTMま
での引出配線は図10の(C)部にも示されるように、
ドレイン端子部DTMと同じレベルの層d1,g1のす
ぐ上に映像信号線DLと同じレベルの層d2,d3がシ
ールパターンSLの途中まで積層された構造になってい
るが、これは断線の確率を最小限に押さえ、電触し易い
Al層d3を保護膜PSV1やシールパターンSLでで
きるだけ保護する狙いである。
The lead wiring from the matrix portion to the drain terminal portion DTM is, as shown in FIG. 10C,
The layers d2 and d3 having the same level as the video signal line DL are laminated to the middle of the seal pattern SL just above the layers d1 and g1 having the same level as the drain terminal portion DTM. Is to be minimized, and the Al layer d3, which is easy to contact with electricity, is protected as much as possible by the protective film PSV1 and the seal pattern SL.

【0069】《表示装置全体等価回路》表示マトリクス
部の等価回路とその周辺回路の結線図を図14に示す。
同図は回路図ではあるが、実際の幾何学的配置に対応し
て描かれている。ARは複数の画素を二次元状に配列し
たマトリクス・アレイである。
<< Equivalent Circuit of Entire Display Device >> FIG. 14 shows a connection diagram of an equivalent circuit of the display matrix portion and its peripheral circuits.
Although the figure is a circuit diagram, it is drawn corresponding to the actual geometrical arrangement. AR is a matrix array in which a plurality of pixels are two-dimensionally arranged.

【0070】図中、Xは映像信号線DLを意味し、添字
G、BおよびRがそれぞれ緑、青および赤画素に対応し
て付加されている。Yは走査信号線GLを意味し、添字
1,2,3,…,endは走査タイミングの順序に従って
付加されている。
In the figure, X means a video signal line DL, and subscripts G, B and R are added corresponding to green, blue and red pixels, respectively. Y represents the scanning signal line GL, and subscripts 1, 2, 3, ..., End are added according to the order of scanning timing.

【0071】映像信号線X(添字省略)は交互に上側
(または奇数)映像信号駆動回路He、下側(または偶
数)映像信号駆動回路Hoに接続されている。
The video signal lines X (subscripts omitted) are alternately connected to the upper (or odd) video signal drive circuit He and the lower (or even) video signal drive circuit Ho.

【0072】走査信号線Y(添字省略)は垂直走査回路
Vに接続されている。
The scanning signal line Y (subscript omitted) is connected to the vertical scanning circuit V.

【0073】SUPは1つの電圧源から複数の分圧した
安定化された電圧源を得るための電源回路やホスト(上
位演算処理装置)からのCRT(陰極線管)用の情報を
TFT液晶表示装置用の情報に交換する回路を含む回路
である。
The SUP is a power supply circuit for obtaining a plurality of divided and stabilized voltage sources from one voltage source, and a CRT (cathode ray tube) information from a host (higher-order arithmetic processing unit), and a TFT liquid crystal display device. It is a circuit including a circuit for exchanging information for use.

【0074】《保持容量素子Caddの働き》保持容量素
子Caddは、薄膜トランジスタTFTがスイッチングす
るとき、中点電位(画素電極電位)Vlcに対するゲート
電位変化ΔVgの影響を低減するように働く。この様子
を式で表すと、次のようになる。
<< Function of Retaining Capacitance Element Cadd >> The retaining capacity element Cadd functions to reduce the influence of the gate potential change ΔVg on the midpoint potential (pixel electrode potential) Vlc when the thin film transistor TFT switches. This situation is expressed by the following equation.

【0075】 ΔVlc={Cgs/(Cgs+Cadd+Cpix)}×ΔVg ここで、Cgsは薄膜トランジスタTFTのゲート電極G
Tとソース電極SD1との間に形成される寄生容量、C
pixは透明画素電極ITO1(PIX)と共通透明画素
電極ITO2(COM)との間に形成される容量、ΔV
lcはΔVgによる画素電極電位の変化分を表わす。この
変化分ΔVlcは液晶LCに加わる直流成分の原因となる
が、保持容量Caddを大きくすればする程、その値を小
さくすることができる。また、保持容量素子Caddは放
電時間を長くする作用もあり、薄膜トランジスタTFT
がオフした後の映像情報を長く蓄積する。液晶LCに印
加される直流成分の低減は、液晶LCの寿命を向上し、
液晶表示画面の切り替え時に前の画像が残るいわゆる焼
き付きを低減することができる。
ΔVlc = {Cgs / (Cgs + Cadd + Cpix)} × ΔVg Here, Cgs is the gate electrode G of the thin film transistor TFT.
Parasitic capacitance formed between T and source electrode SD1, C
pix is a capacitance formed between the transparent pixel electrode ITO1 (PIX) and the common transparent pixel electrode ITO2 (COM), ΔV
lc represents a change amount of the pixel electrode potential due to ΔVg. This variation ΔVlc causes a direct current component applied to the liquid crystal LC, but the value can be reduced as the holding capacitance Cadd is increased. Further, the storage capacitor element Cadd also has the function of prolonging the discharge time, and thus the thin film transistor TFT
Accumulates video information for a long time after is turned off. The reduction of the direct current component applied to the liquid crystal LC improves the life of the liquid crystal LC,
It is possible to reduce so-called burn-in in which the previous image remains when the liquid crystal display screen is switched.

【0076】前述したように、ゲート電極GTはi型半
導体層ASを完全に覆うよう大きくされている分、ソー
ス電極SD1、ドレイン電極SD2とのオーバラップ面
積が増え、従って寄生容量Cgsが大きくなり、中点電位
Vlcはゲート(走査)信号Vgの影響を受け易くなると
いう逆効果が生じる。しかし、保持容量素子Caddを設
けることによりこのデメリットも解消することができ
る。
As described above, since the gate electrode GT is made large enough to completely cover the i-type semiconductor layer AS, the overlap area with the source electrode SD1 and the drain electrode SD2 is increased, so that the parasitic capacitance Cgs is increased. The reverse effect is that the midpoint potential Vlc is easily affected by the gate (scanning) signal Vg. However, this demerit can be eliminated by providing the storage capacitor element Cadd.

【0077】保持容量素子Caddの保持容量は、画素の
書込特性から、液晶容量Cpixに対して4〜8倍(4・C
pix<Cadd<8・Cpix)、寄生容量Cgsに対して8〜3
2倍(8・Cgs<Cadd<32・Cgs)程度の値に設定す
る。
The holding capacitance of the holding capacitance element Cadd is 4 to 8 times (4.C
pix <Cadd <8 · Cpix), 8 to 3 for parasitic capacitance Cgs
Set to a value about twice (8 · Cgs <Cadd <32 · Cgs).

【0078】保持容量電極線としてのみ使用される初段
の走査信号線GL(Y0)は共通透明画素電極ITO2
(Vcom)と同じ電位にする。図9の例では、初段の走
査信号線は端子GT0、引出線INT、端子DT0及び
外部配線を通じて共通電極COMに短絡される。或い
は、初段の保持容量電極線Y0は最終段の走査信号線Ye
ndに接続、Vcom以外の直流電位点(交流接地点)に接
続するかまたは垂直走査回路Vから1つ余分に走査パル
スY0を受けるように接続してもよい。
The scanning signal line GL (Y 0 ) in the first stage, which is used only as the storage capacitor electrode line, is the common transparent pixel electrode ITO2.
Set to the same potential as (Vcom). In the example of FIG. 9, the scanning signal line at the first stage is short-circuited to the common electrode COM through the terminal GT0, the lead wire INT, the terminal DT0 and the external wiring. Alternatively, the storage capacitor electrode line Y 0 in the first stage is the scanning signal line Ye in the last stage.
It may be connected to nd, connected to a DC potential point (AC ground point) other than Vcom, or connected to receive one extra scanning pulse Y 0 from the vertical scanning circuit V.

【0079】《製造方法》つぎに、上述した液晶表示装
置の基板SUB1側の製造方法について図15〜図17
を参照して説明する。なお同図において、中央の文字は
工程名の略称であり、左側は図2に示す画素部分、右側
は図12に示すゲート端子付近の断面形状でみた加工の
流れを示す。工程Dを除き工程A〜工程Iは各写真処理
に対応して区分けしたもので、各工程のいずれの断面図
も写真処理後の加工が終わりフォトレジストを除去した
段階を示している。なお、写真処理とは本説明ではフォ
トレジストの塗布からマスクを使用した選択露光を経て
それを現像するまでの一連の作業を示すものとし、繰返
しの説明は避ける。以下区分けした工程に従って、説明
する。
<< Manufacturing Method >> Next, a manufacturing method of the substrate SUB1 side of the above-described liquid crystal display device will be described with reference to FIGS.
Will be described with reference to. In the figure, the letters in the center are abbreviations of process names, the left side shows the pixel portion shown in FIG. 2, and the right side shows the processing flow as seen in the sectional shape near the gate terminal shown in FIG. Except for the step D, steps A to I are divided corresponding to each photographic process, and all the cross-sectional views of each process show the stage after the photo process is finished and the photoresist is removed. In this description, the photographic processing means a series of operations from the application of the photoresist to the selective exposure using the mask to the development thereof, and the repetitive description will be omitted. A description will be given below according to the divided steps.

【0080】工程A、図15 7059ガラス(商品名)からなる下部透明ガラス基板
SUB1の両面に酸化シリコン膜SIOをディップ処理
により設けたのち、500℃、60分間のベークを行な
う。下部透明ガラス基板SUB1上に膜厚が1100Å
のクロムからなる第1導電膜g1をスパッタリングによ
り設け、写真処理後、エッチング液として硝酸第2セリ
ウムアンモニウム溶液で第1導電膜g1を選択的にエッ
チングする。それによって、ゲート端子GTM、ドレイ
ン端子DTM、ゲート端子GTMを接続する陽極酸化バ
スラインSHg、ドレイン端子DTMを短絡するバスラ
インSHd、陽極酸化バスラインSHgに接続された陽
極酸化パッド(図示せず)を形成する。
Step A, FIG. 15 A silicon oxide film SIO is formed on both surfaces of a lower transparent glass substrate SUB1 made of 7059 glass (trade name) by a dip treatment, and then baked at 500 ° C. for 60 minutes. The film thickness is 1100Å on the lower transparent glass substrate SUB1.
The first conductive film g1 made of chromium is provided by sputtering, and after the photographic processing, the first conductive film g1 is selectively etched with a cerium ammonium nitrate solution as an etching solution. Thereby, the gate terminal GTM, the drain terminal DTM, the anodized bus line SHg connecting the gate terminal GTM, the bus line SHd shorting the drain terminal DTM, and the anodized pad (not shown) connected to the anodized bus line SHg. To form.

【0081】工程B、図15 膜厚が2800ÅのAl−Pd、Al−Si、Al−S
i−Ti、Al−Si−Cu等からなる第2導電膜g2
をスパッタリングにより設ける。写真処理後、リン酸と
硝酸と氷酢酸との混酸液で第2導電膜g2を選択的にエ
ッチングする。
Step B, FIG. 15 Al-Pd, Al-Si, Al-S having a film thickness of 2800Å
The second conductive film g2 made of i-Ti, Al-Si-Cu, or the like
Are provided by sputtering. After the photographic processing, the second conductive film g2 is selectively etched with a mixed acid solution of phosphoric acid, nitric acid and glacial acetic acid.

【0082】工程C、図15 写真処理後(前述した陽極酸化マスクAO形成後)、3
%酒石酸をアンモニアによりPH6.25±0.05に調
整した溶液をエチレングリコール液で1:9に稀釈した
液からなる陽極酸化液中に基板SUB1を浸漬し、化成
電流密度が0.5mA/cm2になるように調整する(定
電流化成)。次に所定のAl23膜厚が得られるのに必
要な化成電圧125Vに達するまで陽極酸化を行う。そ
の後この状態で数10分保持することが望ましい(定電
圧化成)。これは均一なAl23膜を得る上で大事なこ
とである。それによって、導電膜g2を陽極酸化され、
走査信号線GL、ゲート電極GTおよび電極PL1上に
膜厚が1800Åの陽極酸化膜AOFが形成される。
Step C, FIG. 15 After photographic processing (after forming the above-described anodic oxidation mask AO), 3
Substrate SUB1 is immersed in an anodizing solution consisting of a solution prepared by diluting 1% of tartaric acid with ammonia to pH 6.25 ± 0.05 with ethylene glycol solution, and the formation current density is 0.5 mA / cm. 2 so as to adjust (constant current Kasei). Next, anodic oxidation is performed until the formation voltage 125 V required to obtain a predetermined Al 2 O 3 film thickness is reached. After that, it is desirable to hold this state for several tens of minutes (constant voltage formation). This is important for obtaining a uniform Al 2 O 3 film. Thereby, the conductive film g2 is anodized,
An anodic oxide film AOF having a film thickness of 1800Å is formed on scanning signal line GL, gate electrode GT and electrode PL1.

【0083】工程D、図16 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が2000Åの窒化Si膜を設
け、プラズマCVD装置にシランガス、水素ガスを導入
して、膜厚が2000Åのi型非晶質Si膜を設けたの
ち、プラズマCVD装置に水素ガス、ホスフィンガスを
導入して、膜厚が300ÅのN(+)型非晶質Si膜を設
ける。
Step D, FIG. 16 Ammonia gas, silane gas, and nitrogen gas are introduced into the plasma CVD apparatus to form a 2000-Å-thick Si nitride film, and silane gas and hydrogen gas are introduced into the plasma CVD apparatus to form the film thickness. After forming an i-type amorphous Si film having a thickness of 2000Å, hydrogen gas and phosphine gas are introduced into the plasma CVD apparatus to form an N (+)-type amorphous Si film having a film thickness of 300Å.

【0084】工程E、図16 写真処理後、ドライエッチングガスとしてSF6、CC
4を使用してN(+)型非晶質Si膜、i型非晶質Si
膜を選択的にエッチングすることにより、i型半導体層
ASの島を形成する。
Step E, FIG. 16 After photo processing, SF 6 and CC are used as dry etching gas.
Use l 4 N (+) type amorphous Si film, i-type amorphous Si
The island of the i-type semiconductor layer AS is formed by selectively etching the film.

【0085】工程F、図16 写真処理後、ドライエッチングガスとしてSF6を使用
して、窒化Si膜を選択的にエッチングする。
Step F, FIG. 16 After the photographic process, SF 6 is used as a dry etching gas to selectively etch the Si nitride film.

【0086】工程G、図17 膜厚が1400ÅのITO膜からなる第1導電膜d1を
スパッタリングにより設ける。写真処理後、エッチング
液として塩酸と硝酸との混酸液で第1導電膜d1を選択
的にエッチングすることにより、ゲート端子GTM、ド
レイン端子DTMの最上層および透明画素電極ITO1
を形成する。
Step G, FIG. 17 A first conductive film d1 made of an ITO film having a film thickness of 1400Å is provided by sputtering. After the photographic processing, the first conductive film d1 is selectively etched with a mixed acid solution of hydrochloric acid and nitric acid as an etching solution, whereby the uppermost layers of the gate terminal GTM and the drain terminal DTM and the transparent pixel electrode ITO1.
To form.

【0087】工程H、図17 膜厚が600ÅのCrからなる第2導電膜d2をスパッ
タリングにより設け、さらに膜厚が4000ÅのAl−
Pd、Al−Si、Al−Si−Ti、Al−Si−C
u等からなる第3導電膜d3をスパッタリングにより設
ける。写真処理後、第3導電膜d3を工程Bと同様な液
でエッチングし、第2導電膜d2を工程Aと同様な液で
エッチングし、映像信号線DL、ソース電極SD1、ド
レイン電極SD2を形成する。つぎに、ドライエッチン
グ装置にCCl4、SF6を導入して、N(+)型非晶質S
i膜をエッチングすることにより、ソースとドレイン間
のN(+)型半導体層d0を選択的に除去する。
Step H, FIG. 17: A second conductive film d2 made of Cr and having a film thickness of 600 Å is provided by sputtering, and Al- having a film thickness of 4000 Å is formed.
Pd, Al-Si, Al-Si-Ti, Al-Si-C
A third conductive film d3 made of u or the like is provided by sputtering. After the photographic processing, the third conductive film d3 is etched with the same liquid as the process B, and the second conductive film d2 is etched with the same liquid as the process A to form the video signal line DL, the source electrode SD1, and the drain electrode SD2. To do. Next, by introducing CCl 4 and SF 6 into the dry etching apparatus, N (+) type amorphous S
By etching the i film, the N (+) type semiconductor layer d0 between the source and the drain is selectively removed.

【0088】工程I、図17 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が1μmの窒化Si膜を設け
る。写真処理後、ドライエッチングガスとしてSF6
使用した写真蝕刻技術で窒化Si膜を選択的にエッチン
グすることによって、保護膜PSV1を形成する。
Step I, FIG. 17 Ammonia gas, silane gas and nitrogen gas are introduced into the plasma CVD apparatus to form a Si nitride film having a thickness of 1 μm. After the photo processing, the protective film PSV1 is formed by selectively etching the Si nitride film by a photo-etching technique using SF 6 as a dry etching gas.

【0089】《液晶表示モジュールの全体構成》図18
は、液晶表示モジュールMDLの各構成部品を示す分解
斜視図である。
<< Overall Configuration of Liquid Crystal Display Module >> FIG.
[Fig. 3] is an exploded perspective view showing each component of the liquid crystal display module MDL.

【0090】SHDは金属板から成る枠状のシールドケ
ース(メタルフレーム)、LCWはその表示窓、PNL
は液晶表示パネル、SPBは光拡散板、MFRは中間フ
レーム、BLはバックライト、BLSはバックライト支
持体、LCAは下側ケースであり、図に示すような上下
の配置関係で各部材が積み重ねられてモジュールMDL
が組み立てられる。
SHD is a frame-shaped shield case (metal frame) made of a metal plate, LCW is its display window, PNL.
Is a liquid crystal display panel, SPB is a light diffusing plate, MFR is an intermediate frame, BL is a backlight, BLS is a backlight support, and LCA is a lower case. Each member is stacked in a vertical arrangement as shown in the figure. Is a module MDL
Is assembled.

【0091】モジュールMDLは、シールドケースSH
Dに設けられた爪CLとフックFKによって全体が固定
されるようになっている。
The module MDL is a shield case SH.
The whole is fixed by the claw CL and the hook FK provided on D.

【0092】中間フレームMFRは表示窓LCWに対応
する開口が設けられるように枠状に形成され、その枠部
分には拡散板SPB、バックライト支持体BLS並びに
各種回路部品の形状や厚みに応じた凹凸や、放熱用の開
口が設けられている。
The intermediate frame MFR is formed in a frame shape so as to have an opening corresponding to the display window LCW, and the frame portion has a diffusion plate SPB, a backlight support BLS, and various circuit components in accordance with their shapes and thicknesses. There are irregularities and openings for heat dissipation.

【0093】下側ケースLCAはバックライト光の反射
体も兼ねており、効率のよい反射ができるよう、蛍光管
BLに対応して反射山RMが形成されている。
The lower case LCA also serves as a reflector of backlight light, and a reflection mountain RM is formed corresponding to the fluorescent tube BL so as to efficiently reflect light.

【0094】《表示パネルPNLと駆動回路基板PCB
1》図19は、図7等に示した表示パネルPNLに映像
信号駆動回路He、Hoと垂直走査回路Vを接続した状
態を示す上面図である。
<< Display Panel PNL and Drive Circuit Board PCB
1 >> FIG. 19 is a top view showing a state in which the video signal drive circuits He and Ho and the vertical scanning circuit V are connected to the display panel PNL shown in FIG.

【0095】CHIは表示パネルPNLを駆動させる駆
動ICチップ(下側の3個は垂直走査回路側の駆動IC
チップ、左右の6個ずつは映像信号駆動回路側の駆動I
Cチップ)である。TCPは図20、図21で後述する
ように駆動用ICチップCHIがテープ・オートメイテ
ィド・ボンディング法(TAB)により実装されたテー
プキャリアパッケージ、PCB1は上記TCPやコンデ
ンサCDS等が実装された駆動回路基板で、3つに分割
されている。FGPはフレームグランドパッドであり、
シールドケースSHDに切り込んで設けられたバネ状の
破片FGが半田付けされる。FCは下側の駆動回路基板
PCB1と左側の駆動回路基板PCB1、および下側の
駆動回路基板PCB1と右側の駆動回路基板PCB1と
を電気的に接続するフラットケーブルである。フラット
ケーブルFCとしては図に示すように、複数のリード線
(りん青銅の素材にSn鍍金を施したもの)をストライ
プ状のポリエチレン層とポリビニルアルコール層とでサ
ンドイッチして支持したものを使用する。
CHI is a driving IC chip for driving the display panel PNL (the lower three are driving ICs on the vertical scanning circuit side).
Chips, 6 each on the left and right are drive I on the video signal drive circuit side
C chip). The TCP is a tape carrier package in which a driving IC chip CHI is mounted by a tape automated bonding method (TAB) as described later with reference to FIGS. 20 and 21, and the PCB1 is a driving in which the TCP, the capacitor CDS and the like are mounted. It is divided into three parts on the circuit board. FGP is a frame ground pad,
A spring-like fragment FG provided by cutting into the shield case SHD is soldered. FC is a flat cable that electrically connects the lower drive circuit board PCB1 and the left drive circuit board PCB1, and the lower drive circuit board PCB1 and the right drive circuit board PCB1. As the flat cable FC, as shown in the figure, a plurality of lead wires (phosphor bronze material plated with Sn) sandwiched between a striped polyethylene layer and a polyvinyl alcohol layer are used.

【0096】《TCPの接続構造》図20は走査信号駆
動回路Vや映像信号駆動回路He,Hoを構成する、集
積回路チップCHIがフレキシブル配線基板に搭載され
たテープキャリアパッケージTCPの断面構造を示す図
であり、図21はそれを液晶表示パネルの、本例では映
像信号回路用端子DTMに接続した状態を示す要部断面
図である。
<< TCP Connection Structure >> FIG. 20 shows a sectional structure of a tape carrier package TCP in which an integrated circuit chip CHI, which constitutes the scanning signal driving circuit V and the video signal driving circuits He and Ho, is mounted on a flexible wiring substrate. FIG. 21 is a cross-sectional view of essential parts showing a state in which it is connected to the liquid crystal display panel, in this example, the video signal circuit terminal DTM.

【0097】同図において、TTBは集積回路CHIの
入力端子・配線部であり、TTMは集積回路CHIの出
力端子・配線部であり、例えばCuから成り、それぞれ
の内側の先端部(通称インナーリード)には集積回路C
HIのボンディングパッドPADがいわゆるフェースダ
ウンボンディング法により接続される。端子TTB,T
TMの外側の先端部(通称アウターリード)はそれぞれ
半導体集積回路チップCHIの入力及び出力に対応し、
半田付け等によりCRT/TFT変換回路・電源回路S
UPに、異方性導電膜ACFによって液晶表示パネルP
NLに接続される。パッケージTCPは、その先端部が
パネルPNL側の接続端子DTMを露出した保護膜PS
V1を覆うようにパネルに接続されており、従って、外
部接続端子DTM(GTM)は保護膜PSV1かパッケ
ージTCPの少なくとも一方で覆われるので電触に対し
て強くなる。
In the figure, TTB is an input terminal / wiring portion of the integrated circuit CHI, and TTM is an output terminal / wiring portion of the integrated circuit CHI, which is made of, for example, Cu and has inner ends (commonly called inner leads). ) Is the integrated circuit C
The HI bonding pad PAD is connected by a so-called face-down bonding method. Terminals TTB, T
Outer end portions (commonly called outer leads) of TM correspond to the input and output of the semiconductor integrated circuit chip CHI,
CRT / TFT conversion circuit / power supply circuit S by soldering, etc.
A liquid crystal display panel P is formed on the UP by an anisotropic conductive film ACF.
Connected to NL. The package TCP has a protective film PS whose front end exposes the connection terminal DTM on the panel PNL side.
Since it is connected to the panel so as to cover V1, and therefore the external connection terminal DTM (GTM) is covered by at least one of the protective film PSV1 and the package TCP, it is strong against electric contact.

【0098】BF1はポリイミド等からなるベースフィ
ルムであり、SRSは半田付けの際半田が余計なところ
へつかないようにマスクするためのソルダレジスト膜で
ある。シールパターンSLの外側の上下ガラス基板の隙
間は洗浄後エポキシ樹脂EPX等により保護され、パッ
ケージTCPと上側基板SUB2の間には更にシリコー
ン樹脂SILが充填され保護が多重化されている。
BF1 is a base film made of polyimide or the like, and SRS is a solder resist film for masking the solder so that it will not stick to unnecessary places during soldering. The gap between the upper and lower glass substrates outside the seal pattern SL is protected by an epoxy resin EPX or the like after cleaning, and a silicone resin SIL is further filled between the package TCP and the upper substrate SUB2 for multiple protection.

【0099】《駆動回路基板PCB2》中間フレームM
FRに保持・収納される液晶表示部LCDの駆動回路基
板PCB2は、図22に示すように、L字形をしてお
り、IC、コンデンサ、抵抗等の電子部品が搭載されて
いる。この駆動回路基板PCB2には、1つの電圧源か
ら複数の分圧した安定化された電圧源を得るための電源
回路や、ホスト(上位演算処理装置)からのCRT(陰
極線管)用の情報をTFT液晶表示装置用の情報に変換
する回路を含む回路SUPが搭載されている。CJは外
部と接続される図示しないコネクタが接続されるコネク
タ接続部である。駆動回路基板PCB2とインバータ回
路基板PCB3とはバックライトケーブルにより中間フ
レームMFRに設けたコネクタ穴を介して電気的に接続
される。
<< Drive Circuit Board PCB2 >> Intermediate Frame M
As shown in FIG. 22, the drive circuit board PCB2 of the liquid crystal display unit LCD which is held / stored in the FR is L-shaped, and electronic parts such as ICs, capacitors and resistors are mounted. This drive circuit board PCB2 is provided with a power supply circuit for obtaining a plurality of divided and stabilized voltage sources from one voltage source, and information for a CRT (cathode ray tube) from a host (upper processing unit). A circuit SUP including a circuit for converting into information for a TFT liquid crystal display device is mounted. CJ is a connector connecting portion to which a connector (not shown) connected to the outside is connected. The drive circuit board PCB2 and the inverter circuit board PCB3 are electrically connected by a backlight cable through a connector hole provided in the intermediate frame MFR.

【0100】駆動回路基板PCB1と駆動回路基板PC
B2とは折り曲げ可能なフラットケーブルFCにより電
気的に接続されている。組立て時、駆動回路基板PCB
2は、フラットケーブルFCを180°折り曲げることに
より駆動回路基板PCB1の裏側に重ねられ、中間フレ
ームMFRの所定の凹部に嵌合される。
Drive circuit board PCB1 and drive circuit board PC
B2 is electrically connected by a foldable flat cable FC. When assembled, drive circuit board PCB
2 is stacked on the back side of the drive circuit board PCB1 by bending the flat cable FC by 180 ° and fitted into a predetermined recess of the intermediate frame MFR.

【0101】以上、本発明を上記実施例に基づいて具体
的に説明したが、本発明は上記実施例に限定されるもの
ではなく、その要旨を逸脱しない範囲において種々変更
可能であることは勿論である。
Although the present invention has been specifically described based on the above embodiments, the present invention is not limited to the above embodiments and can be variously modified without departing from the scope of the invention. Is.

【0102】[0102]

【発明の効果】以上説明したように、本発明では、映像
信号線上に導電性の異物が載った場合でも、映像信号線
の上部に透明画素電極が存在しないので、C/Dショー
トの発生を低減することができ、液晶表示装置の製造歩
留りを向上することができる。
As described above, in the present invention, even when a conductive foreign substance is placed on the video signal line, the transparent pixel electrode does not exist above the video signal line, so that a C / D short circuit is not generated. Therefore, the manufacturing yield of the liquid crystal display device can be improved.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明が適用されるアクティブ・マトリック
ス方式のカラー液晶表示装置の液晶表示部の1画素とそ
の周辺を示す要部平面図である。
FIG. 1 is a main part plan view showing one pixel and its periphery of a liquid crystal display section of an active matrix type color liquid crystal display device to which the present invention is applied.

【図2】図1の2−2切断線における1画素とその周辺
を示す断面図である。
FIG. 2 is a cross-sectional view showing one pixel and its periphery taken along the line 2-2 in FIG.

【図3】図1の3−3切断線における付加容量Caddの
断面図である。
FIG. 3 is a cross-sectional view of the additional capacitance Cadd taken along the line 3-3 in FIG.

【図4】本発明の第1の実施例の液晶表示装置の共通透
明画素電極を示す要部平面図である。
FIG. 4 is a main part plan view showing a common transparent pixel electrode of the liquid crystal display device of the first embodiment of the present invention.

【図5】本発明の第2の実施例を示す図4と同様の要部
平面図である。
FIG. 5 is a plan view of an essential part similar to FIG. 4, showing a second embodiment of the present invention.

【図6】本発明の第3の実施例を示す図4と同様の要部
平面図である。
FIG. 6 is a plan view of a principal part similar to FIG. 4, showing a third embodiment of the present invention.

【図7】表示パネルのマトリクス周辺部の構成を説明す
るための平面図である。
FIG. 7 is a plan view for explaining the configuration of the peripheral portion of the matrix of the display panel.

【図8】図4の周辺部をやや誇張し更に具体的に説明す
るためのパネル平面図である。
8 is a panel plan view for slightly exaggerating the peripheral portion of FIG. 4 and for more specific description. FIG.

【図9】上下基板の電気的接続部を含む表示パネルの角
部の拡大平面図である。
FIG. 9 is an enlarged plan view of a corner portion of a display panel including electrical connection portions of upper and lower substrates.

【図10】マトリクスの画素部を中央に、両側にパネル
角付近と映像信号端子部付近を示す断面図である。
FIG. 10 is a cross-sectional view showing the vicinity of a panel angle and the vicinity of a video signal terminal portion on both sides, with the pixel portion of the matrix at the center.

【図11】左側に走査信号端子、右側に外部接続端子の
無いパネル縁部分を示す断面図である。
FIG. 11 is a cross-sectional view showing a scan signal terminal on the left side and a panel edge portion without an external connection terminal on the right side.

【図12】ゲート端子GTMとゲート配線GLの接続部
近辺を示す平面と断面の図である。
FIG. 12 is a plan view and a cross-sectional view showing the vicinity of a connecting portion between a gate terminal GTM and a gate wiring GL.

【図13】ドレイン端子DTMと映像信号線DLとの接
続部付近を示す平面と断面の図である。
FIG. 13 is a plan view and a cross-sectional view showing the vicinity of a connection portion between a drain terminal DTM and a video signal line DL.

【図14】アクティブ・マトリックス方式のカラー液晶
表示装置のマトリクス部とその周辺を含む回路図であ
る。
FIG. 14 is a circuit diagram including a matrix portion and its periphery of an active matrix type color liquid crystal display device.

【図15】基板SUB1側の工程A〜Cの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 15 is a flowchart of a cross-sectional view of a pixel portion and a gate terminal portion showing a manufacturing process of steps A to C on the substrate SUB1 side.

【図16】基板SUB1側の工程D〜Fの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 16 is a flowchart of a cross-sectional view of a pixel portion and a gate terminal portion showing a manufacturing process of processes D to F on the side of the substrate SUB1.

【図17】基板SUB1側の工程G〜Iの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 17 is a flow chart of a cross-sectional view of the pixel portion and the gate terminal portion showing the manufacturing steps of steps GI on the side of the substrate SUB1.

【図18】液晶表示モジュールの分解斜視図である。FIG. 18 is an exploded perspective view of a liquid crystal display module.

【図19】液晶表示パネルに周辺の駆動回路を実装した
状態を示す上面図である。
FIG. 19 is a top view showing a state in which a peripheral drive circuit is mounted on a liquid crystal display panel.

【図20】駆動回路を構成する集積回路チップCHIが
フレキシブル配線基板に搭載されたテープキャリアパッ
ケージTCPの断面構造を示す図である。
FIG. 20 is a diagram showing a cross-sectional structure of a tape carrier package TCP in which an integrated circuit chip CHI forming a drive circuit is mounted on a flexible wiring board.

【図21】テープキャリアパッケージTCPを液晶表示
パネルPNLの映像信号回路用端子DTMに接続した状
態を示す要部断面図である。
FIG. 21 is a main-portion cross-sectional view showing a state where the tape carrier package TCP is connected to the video signal circuit terminal DTM of the liquid crystal display panel PNL.

【図22】周辺駆動回路基板PCB1(上面が見える)
と電源回路基板PCB2(下面が見える)との接続状態
を示す上面図である。
FIG. 22: Peripheral drive circuit board PCB1 (top surface visible)
It is a top view which shows the connection state of power supply circuit board PCB2 (a lower surface is visible).

【符号の説明】[Explanation of symbols]

SUB1…下部透明ガラス基板、DL…映像信号線、I
TO1…透明画素電極、TFT1、2…薄膜トランジス
タ、LC…液晶、SUB2…上部透明ガラス基板、IT
O2…共通透明画素電極、OP…開口パターン、BM…
遮光膜(ブラックマトリクス)、BRG…橋渡しパター
ン、LCL…切断線。
SUB1 ... Lower transparent glass substrate, DL ... Video signal line, I
TO1 ... Transparent pixel electrode, TFT1, 2 ... Thin film transistor, LC ... Liquid crystal, SUB2 ... Upper transparent glass substrate, IT
O2 ... Common transparent pixel electrode, OP ... Opening pattern, BM ...
Light-shielding film (black matrix), BRG ... Bridging pattern, LCL ... Cutting line.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 松永 邦之 千葉県茂原市早野3300番地 株式会社日立 製作所電子デバイス事業部内 ─────────────────────────────────────────────────── --- Continuation of the front page (72) Inventor Kuniyuki Matsunaga 3300 Hayano, Mobara-shi, Chiba Hitachi, Ltd. Electronic Device Division

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】水平方向に延在し、かつ垂直方向に複数本
配置された走査信号線と、垂直方向に延在し、かつ水平
方向に複数本配置された映像信号線と、隣接する2本の
前記走査信号線と隣接する2本の前記映像信号線との交
差領域内にそれぞれ配置された第1の画素電極とスイッ
チング素子とを設けた下部基板と、前記第1の画素電極
に対向して第2の画素電極を設けた上部基板とを所定の
間隙を隔てて重ね合わせ、前記両基板間に液晶を封止し
て成る液晶表示パネルを具備する液晶表示装置におい
て、前記映像信号線の上下方向に対応する部分の前記第
2の画素電極に、前記映像信号線よりも幅の広い開口パ
ターンを設けたことを特徴とする液晶表示装置。
1. A scanning signal line extending horizontally and a plurality of scanning signal lines arranged vertically, and a video signal line extending vertically and a plurality of video signal lines horizontally arranged adjacent to each other. A lower substrate provided with a first pixel electrode and a switching element, which are respectively arranged in an intersecting region of the two scanning signal lines adjacent to the two video signal lines, and the lower substrate is opposed to the first pixel electrode. A liquid crystal display device comprising a liquid crystal display panel formed by stacking a second pixel electrode and an upper substrate with a predetermined gap therebetween and sealing liquid crystal between the two substrates. 2. A liquid crystal display device, wherein an opening pattern having a width wider than that of the video signal line is provided in a portion of the second pixel electrode corresponding to the vertical direction of the.
【請求項2】線状の前記開口パターンにおいて、前記第
1の画素電極と前記スイッチング素子により構成される
1画素について1ヶ所以上、橋渡しパターンにより両側
の前記第2の画素電極を接続したことを特徴とする請求
項1記載の液晶表示装置。
2. In the linear opening pattern, the second pixel electrodes on both sides are connected by a bridging pattern at one or more locations for one pixel composed of the first pixel electrode and the switching element. The liquid crystal display device according to claim 1, which is characterized in that:
【請求項3】前記橋渡しパターンの両側が切断可能にな
っていることを特徴とする請求項2記載の液晶表示装
置。
3. The liquid crystal display device according to claim 2, wherein both sides of the bridging pattern can be cut.
【請求項4】前記両基板面と垂直な方向から見た場合、
前記第2の画素電極の前記開口パターンが、前記第2の
基板に設けたブラックマトリクスにより覆われているこ
とを特徴とする請求項1記載の液晶表示装置。
4. When viewed from a direction perpendicular to the both substrate surfaces,
The liquid crystal display device according to claim 1, wherein the opening pattern of the second pixel electrode is covered with a black matrix provided on the second substrate.
JP23342393A 1993-09-20 1993-09-20 Liquid crystal display device Pending JPH0792489A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23342393A JPH0792489A (en) 1993-09-20 1993-09-20 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23342393A JPH0792489A (en) 1993-09-20 1993-09-20 Liquid crystal display device

Publications (1)

Publication Number Publication Date
JPH0792489A true JPH0792489A (en) 1995-04-07

Family

ID=16954828

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23342393A Pending JPH0792489A (en) 1993-09-20 1993-09-20 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JPH0792489A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005055897A (en) * 2003-07-31 2005-03-03 Samsung Electronics Co Ltd Multi-domain liquid crystal display
KR100508663B1 (en) * 2000-09-14 2005-08-17 가부시키가이샤 히타치세이사쿠쇼 Liquid crystal display device, manufacturing method thereof and fabrication apparatus thereof
WO2009130922A1 (en) * 2008-04-23 2009-10-29 シャープ株式会社 Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver
JPWO2008050501A1 (en) * 2006-09-29 2010-02-25 シャープ株式会社 Display device and method for manufacturing display device
US8351016B2 (en) 2007-04-23 2013-01-08 Sharp Kabushiki Kaisha Display device and manufacturing method of display device

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100508663B1 (en) * 2000-09-14 2005-08-17 가부시키가이샤 히타치세이사쿠쇼 Liquid crystal display device, manufacturing method thereof and fabrication apparatus thereof
JP2005055897A (en) * 2003-07-31 2005-03-03 Samsung Electronics Co Ltd Multi-domain liquid crystal display
US7847906B2 (en) 2003-07-31 2010-12-07 Samsung Electronics Co., Ltd. Liquid crystal display
JPWO2008050501A1 (en) * 2006-09-29 2010-02-25 シャープ株式会社 Display device and method for manufacturing display device
JP4606497B2 (en) * 2006-09-29 2011-01-05 シャープ株式会社 Display device
US8228480B2 (en) 2006-09-29 2012-07-24 Sharp Kabushiki Kaisha Display device and manufacturing method of display device
US8351016B2 (en) 2007-04-23 2013-01-08 Sharp Kabushiki Kaisha Display device and manufacturing method of display device
WO2009130922A1 (en) * 2008-04-23 2009-10-29 シャープ株式会社 Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver
US8421942B2 (en) 2008-04-23 2013-04-16 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver

Similar Documents

Publication Publication Date Title
JP3184853B2 (en) Liquid crystal display
JPH06347827A (en) Liquid crystal display device and its production
JPH07146481A (en) Liquid crystal display substrate
JPH06102534A (en) Thin-film transistor array
JPH06102536A (en) Thin film transistor array
JP3272848B2 (en) Liquid crystal display device
JPH0794744A (en) Mis transistor
JPH05232494A (en) Liquid crystal display device
JPH06250221A (en) Production of liquid crystal display substrate
JPH06347825A (en) Liquid crystal display device and its production
JPH06265922A (en) Liquid crystal display device
JP3311838B2 (en) Liquid crystal display
JPH0792489A (en) Liquid crystal display device
JPH07333636A (en) Liquid crystal display device
JPH06258667A (en) Liquid crystal display device
JPH06268218A (en) Manufacture of thin film transistor
JPH06265919A (en) Liquid crystal display device
JPH06242465A (en) Liquid crystal display substrate
JPH06308529A (en) Thin-film transistor substrate, liquid crystal display panel and liquid crystal display device
JPH0736052A (en) Substrate provided with al alloy layer as wiring layer and its production
JPH06258666A (en) Liquid crystal display device
JPH07239478A (en) Semiconductor device
JPH06265934A (en) Liquid crystal display device
JPH0720464A (en) Liquid crystal display device
JP3313231B2 (en) Liquid crystal display