JPH0750808A - Video signal processing circuit - Google Patents

Video signal processing circuit

Info

Publication number
JPH0750808A
JPH0750808A JP5212209A JP21220993A JPH0750808A JP H0750808 A JPH0750808 A JP H0750808A JP 5212209 A JP5212209 A JP 5212209A JP 21220993 A JP21220993 A JP 21220993A JP H0750808 A JPH0750808 A JP H0750808A
Authority
JP
Japan
Prior art keywords
circuit
video signal
signal
emphasis
temporal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5212209A
Other languages
Japanese (ja)
Inventor
Makoto Hirayama
良 平山
Hirobumi Hishikura
博文 菱倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP5212209A priority Critical patent/JPH0750808A/en
Publication of JPH0750808A publication Critical patent/JPH0750808A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To prevent bits below a decimal point from being rounded off due to an arithmetic result of a coefficient circuit in the video signal processing circuit having a feedback loop including at least a memory and the coefficient circuit and processing a digitized video signal. CONSTITUTION:A feedback loop is formed by memories 23a, 23b and a coefficient circuit 24. Then an N-bit digital video signal fed to an input terminal 20 and a video signal via the coefficient circuit 24 are subtracted by a subtractor circuit 27 and the result of subtraction is fed back to the memories 23a, 23b in which a bit number per sample is selected larger than the N-bits.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、例えば映像信号の時間
軸方向の周波数に関して映像信号をプリエンファシス又
はディエンファシスするエンファシス回路や巡回型ノイ
ズ低減回路等の少なくともメモリと係数回路を帰還ルー
プに有する映像信号処理回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention has at least a memory and a coefficient circuit such as an emphasis circuit for pre-emphasis or de-emphasis of a video signal with respect to the frequency of the video signal in the time axis direction and a cyclic noise reduction circuit in a feedback loop. The present invention relates to a video signal processing circuit.

【0002】[0002]

【従来の技術】映像信号を磁気テープなどの記録媒体に
記録する場合、記録再生におけるノイズの影響を軽減す
るために、映像信号の高域成分を低域成分に比し増強
(プリエンファシス)して記録し、再生時に高域成分を
減衰させる(ディエンファシス)ことにより、SN比を
改善するようにしている。従来、特にSN比改善効果を
高めるものとして、映像信号の時間軸方向のプリエンフ
ァシス又はディエンファシスを行う装置がある。ここで
は、映像信号の時間軸方向のエンファシスをテンポラル
エンファシスと、時間軸方向のプリエンファシスをテン
ポラルプリエンファシス、また、時間軸方向のディエン
ファシスをテンポラルディエンファシスと記して説明す
る。
2. Description of the Related Art When a video signal is recorded on a recording medium such as a magnetic tape, the high frequency component of the video signal is enhanced (pre-emphasis) in comparison with the low frequency component in order to reduce the influence of noise during recording and reproduction. Is recorded and reproduced, and the high frequency component is attenuated during reproduction (de-emphasis) to improve the SN ratio. 2. Description of the Related Art Conventionally, there is a device that performs pre-emphasis or de-emphasis in the time axis direction of a video signal as a device for improving the SN ratio improving effect. Here, the time-axis direction emphasis of the video signal will be described as temporal emphasis, the time-axis direction pre-emphasis as temporal pre-emphasis, and the time-axis direction de-emphasis as temporal de-emphasis.

【0003】図7は従来のテンポラルエンファシス回路
が用いられる映像信号記録再生装置の概略のブロック系
統を示す図である。同図中、入力端子1に入来した記録
されるべき映像信号はテンポラルプリエンファシス回路
2に供給され、ここで時間軸方向の周波数の高域成分が
低域成分に比し相対的にレベル増強された後記録系信号
処理回路3に供給され、ここで映像信号の記録に適した
信号処理、例えば周波数変調等が施される。記録系信号
処理回路3から取り出された映像信号は記録増幅器等を
経て磁気ヘッド(いずれも図示せず)に供給され、これ
により磁気テープ4に記録される。
FIG. 7 is a diagram showing a schematic block system of a video signal recording / reproducing apparatus using a conventional temporal emphasis circuit. In the figure, the video signal to be recorded which has entered the input terminal 1 is supplied to the temporal pre-emphasis circuit 2, where the high frequency component of the frequency in the time axis direction is relatively increased in level relative to the low frequency component. After that, the signal is supplied to the recording system signal processing circuit 3, where signal processing suitable for recording the video signal, for example, frequency modulation is performed. The video signal taken out from the recording system signal processing circuit 3 is supplied to a magnetic head (neither is shown) via a recording amplifier or the like, and is recorded on the magnetic tape 4 by this.

【0004】一方、再生時には磁気ヘッドにより磁気テ
ープ4の記録済み映像信号が再生され、再生増幅器(図
示せず)等を経て再生系信号処理回路5により記録時の
信号処理とは逆の信号処理が行われた後テンポラルディ
エンファシス回路6に供給される。テンポラルディエン
ファシス回路6はテンポラルプリエンファシス回路2で
増強された時間軸方向の周波数の高域成分を減衰しても
とに戻すため設けられており、その出力再生映像信号は
出力端子7より取り出される。
On the other hand, at the time of reproduction, the recorded video signal of the magnetic tape 4 is reproduced by the magnetic head, and the reproduction system signal processing circuit 5 goes through a reproduction amplifier (not shown) or the like to perform signal processing opposite to the signal processing at the time of recording. Is performed and then supplied to the temporal de-emphasis circuit 6. The temporal de-emphasis circuit 6 is provided to restore the high frequency component of the frequency in the time axis direction, which has been enhanced by the temporal pre-emphasis circuit 2, to its original value, and its output reproduction video signal is taken out from the output terminal 7. .

【0005】図8は従来のテンポラルプリエンファシス
回路2の構成を示す図である。同図中、テンポラルプリ
エンファシス回路2の入力端子10に入来した映像信号
は減算回路17,18及び19に各々供給される。減算
回路17より取り出された映像信号は遅延回路13に供
給される。遅延回路13は、映像信号の2mフィールド
または{(2m+1)フィールド−0.5H}の遅延時
間を有している(ただし、mは0,1,2,・・・で、
Hは1水平期間を示す)。遅延回路13より取り出され
た遅延映像信号は減算回路18に供給され、ここで入力
端子10よりの映像信号から減算される。減算回路18
の出力映像信号は係数K1を乗ずる係数回路14により
係数K1が乗ぜられてから減算回路17に供給され、こ
こで入力端子10よりの映像信号から減算した後、再び
遅延回路13に帰還される。また減算回路18の出力映
像信号は係数K2を乗ずる係数回路15を通して加算回
路19にも供給される。加算回路19は入力端子10よ
りの入力映像信号に係数回路15よりの出力信号を加算
し、この出力信号は出力端子16より出力される。
FIG. 8 is a diagram showing the configuration of a conventional temporal pre-emphasis circuit 2. In the figure, the video signal input to the input terminal 10 of the temporal pre-emphasis circuit 2 is supplied to the subtraction circuits 17, 18 and 19, respectively. The video signal extracted by the subtraction circuit 17 is supplied to the delay circuit 13. The delay circuit 13 has a delay time of 2m field or {(2m + 1) field-0.5H} of the video signal (where m is 0, 1, 2, ...
H indicates one horizontal period). The delayed video signal extracted from the delay circuit 13 is supplied to the subtraction circuit 18, where it is subtracted from the video signal from the input terminal 10. Subtraction circuit 18
The output video signal of 1 is multiplied by the coefficient K1 by the coefficient circuit 14 and then supplied to the subtraction circuit 17, where it is subtracted from the video signal from the input terminal 10 and then fed back to the delay circuit 13. The output video signal of the subtraction circuit 18 is also supplied to the addition circuit 19 through the coefficient circuit 15 which multiplies the coefficient K2. The adder circuit 19 adds the output signal from the coefficient circuit 15 to the input video signal from the input terminal 10, and the output signal is output from the output terminal 16.

【0006】以上の構成では、減算回路17,遅延回路
13,減算回路18,及び係数回路14による帰還ルー
プにより、映像信号の時間軸方向の周波数の高域成分が
抽出される。抽出された高域成分を係数回路15を介し
て加算回路19によって入力端子10よりの映像信号に
加算することにより、加算回路19の出力には映像信号
の時間軸方向の周波数の高域成分が低域成分に比し相対
的にレベル増強されたプリエンファシス特性(テンポラ
ルプリエンファシス特性)が付与された映像信号を得る
ことができる。
In the above configuration, the feedback loop of the subtraction circuit 17, the delay circuit 13, the subtraction circuit 18, and the coefficient circuit 14 extracts the high frequency component of the frequency of the video signal in the time axis direction. By adding the extracted high frequency component to the video signal from the input terminal 10 by the addition circuit 19 via the coefficient circuit 15, the high frequency component of the frequency of the video signal in the time axis direction is output at the addition circuit 19. It is possible to obtain a video signal provided with a pre-emphasis characteristic (temporal pre-emphasis characteristic) whose level is relatively enhanced as compared with the low frequency component.

【0007】図9は従来のテンポラルディエンファシス
回路6の構成を示す図である。同図において、テンポラ
ルディエンファシス回路6の入力端子20にはもとの信
号形態に変換された再生映像信号が入来する。ただし、
この再生映像信号は前記テンポラルプリエンファシス特
性が付与されている。この再生映像信号は減算回路27
を通して遅延回路23に供給される一方、減算回路2
8,29にも供給される。遅延回路23は図8に示した
遅延回路13と同一の遅延時間に設定されており、その
遅延再生映像信号は減算回路28に供給され、ここで入
力端子20よりの再生映像信号から減算される。減算回
路28の出力映像信号は係数N1を乗ずる係数回路24
を経て減算回路27に供給され、ここで入力端子20よ
りの再生映像信号から減算した後、再び遅延回路23に
帰還される。また減算回路28の出力映像信号は係数N
2を乗ずる係数回路25を経て減算回路29にも供給さ
れる。減算回路29の出力信号は出力端子26へ出力さ
れる。
FIG. 9 is a diagram showing the configuration of a conventional temporal de-emphasis circuit 6. In the figure, a reproduction video signal converted into the original signal form enters the input terminal 20 of the temporal de-emphasis circuit 6. However,
The reproduced video signal is given the temporal pre-emphasis characteristic. This reproduced video signal is subtracted from the subtraction circuit 27.
Is supplied to the delay circuit 23 through the subtraction circuit 2
It is also supplied to 8,29. The delay circuit 23 is set to the same delay time as the delay circuit 13 shown in FIG. 8, and the delayed reproduction video signal is supplied to the subtraction circuit 28, where it is subtracted from the reproduction video signal from the input terminal 20. . The output video signal of the subtraction circuit 28 is multiplied by the coefficient N1 in the coefficient circuit 24.
Is supplied to the subtraction circuit 27, where it is subtracted from the reproduced video signal from the input terminal 20 and then fed back to the delay circuit 23 again. The output video signal of the subtraction circuit 28 has a coefficient N.
It is also supplied to the subtraction circuit 29 via the coefficient circuit 25 that multiplies by 2. The output signal of the subtraction circuit 29 is output to the output terminal 26.

【0008】以上の構成では、減算回路27,遅延回路
23,減算回路,及び係数回路24による帰還ループに
より、映像信号の時間軸方向の周波数の高域成分が抽出
される。抽出された高域成分を係数回路25を介して減
算回路29により入力端子20よりの映像信号から減算
することにより、減算回路29の出力には映像信号の時
間軸方向の周波数の高域成分が低域成分に比し相対的に
レベル減衰されたディエンファシス特性(テンポラルデ
ィエンファシス特性)が付与された映像信号を得ること
ができる。
In the above configuration, the feedback loop of the subtraction circuit 27, the delay circuit 23, the subtraction circuit, and the coefficient circuit 24 extracts the high frequency component of the frequency of the video signal in the time axis direction. By subtracting the extracted high frequency component from the video signal from the input terminal 20 by the subtraction circuit 29 via the coefficient circuit 25, the high frequency component of the frequency of the video signal in the time axis direction is output at the subtraction circuit 29. It is possible to obtain a video signal provided with a de-emphasis characteristic (temporal de-emphasis characteristic) in which the level is relatively attenuated compared to the low frequency component.

【0009】図8及び図9において、例えば係数K1=
2.11,K2=0.422,N1=0.566,N2=
0.679と設定すると、テンポラルプリエンファシス
特性とテンポラルディエンファシス特性が逆特性(即ち
伝達関数の積が1)となって、互いに相補的な特性とな
る。即ち、図7中、テンポラルプリエンファシス回路2
の入力からテンポラルディエンファシス回路6の出力ま
での伝達関数は、テンポラルプリエンファシス回路2と
テンポラルディエンファシス回路6との特性が打消しあ
って、テンポラルエンファシスがない場合の伝達関数と
一致する。このため、VTR等の映像信号記録再生装置
で記録再生された映像信号は元の波形が復元されること
になる。更に、前記の係数N1及びN2の値ではテンポラ
ルディエンファシス回路6は、巡回型ノイズ低減回路と
同様の動作をするため、磁気記録媒体から再生された映
像信号のノイズを低減する作用を有している。
In FIGS. 8 and 9, for example, the coefficient K1 =
2.11, K2 = 0.422, N1 = 0.566, N2 =
When set to 0.679, the temporal pre-emphasis characteristic and the temporal de-emphasis characteristic become opposite characteristics (that is, the product of transfer functions is 1), and the characteristics are complementary to each other. That is, in FIG. 7, the temporal pre-emphasis circuit 2
The transfer function from the input to the output of the temporal de-emphasis circuit 6 matches the transfer function when the temporal pre-emphasis circuit 2 and the temporal de-emphasis circuit 6 cancel each other and there is no temporal emphasis. Therefore, the original waveform of the video signal recorded / reproduced by the video signal recording / reproducing apparatus such as the VTR is restored. Further, since the temporal de-emphasis circuit 6 operates in the same manner as the cyclic noise reduction circuit with the values of the coefficients N1 and N2, it has the effect of reducing the noise of the video signal reproduced from the magnetic recording medium. There is.

【0010】上述したテンポラルプリエンファシス回路
2及びテンポラルディエンファシス回路6のようなテン
ポラルエンファシスの動作を、磁気テープ上での記録の
様子を図10に示す。
FIG. 10 shows how the temporal pre-emphasis circuit 2 and temporal de-emphasis circuit 6 described above perform temporal emphasis operations on a magnetic tape.

【0011】例えばVTRによって映像信号を記録する
場合、磁気テープ4上には図10に示すようなフレーム
の順番に記録されていく。テンポラルプリエンファシス
回路2の処理においては、減算回路17,遅延回路1
3,減算回路18,及び係数回路14による帰還ループ
の存在により、テンポラルプリエンファシス回路2に入
力されている処理中のフレームに対して、それより前の
フレームが所定の係数を乗じられて巡回される。例え
ば、図10に示すフレームPnにはPn-1以前の複数のフ
レームの情報が含まれている。
For example, when a video signal is recorded by a VTR, it is recorded on the magnetic tape 4 in the order of frames as shown in FIG. In the processing of the temporal pre-emphasis circuit 2, the subtraction circuit 17 and the delay circuit 1
3. Due to the presence of the feedback loop formed by the subtraction circuit 18 and the coefficient circuit 14, the frame being processed, which is input to the temporal pre-emphasis circuit 2, is cyclically multiplied by a predetermined coefficient and cyclically multiplied by a predetermined coefficient. It For example, the frame Pn shown in FIG. 10 includes information on a plurality of frames before Pn-1.

【0012】上記のようにして記録された磁気テープを
再生する場合には、記録時の時間経過の順番に再生され
てテンポラルディエンファシス処理される。このため例
えば、フレームPnをテンポラルディエンファシスする
時には、フレームPn-1以前の情報がテンポラルディエ
ンファシス回路6の遅延回路23に既に読み込まれてお
り、テンポラルプリエンファシス回路2の特性と相補的
なテンポラルディエンファシス処理を行うことができ
る。
When the magnetic tape recorded as described above is reproduced, it is reproduced in the order of the passage of time during recording and subjected to temporal de-emphasis processing. Therefore, for example, when performing temporal de-emphasis on the frame Pn, information before the frame Pn-1 has already been read into the delay circuit 23 of the temporal de-emphasis circuit 6, and the temporal de-emphasis complementary to the characteristics of the temporal pre-emphasis circuit 2 is obtained. Emphasis processing can be performed.

【0013】[0013]

【発明が解決しようとする課題】上述したテンポラルエ
ンファシスに用いる図8に示した遅延回路13又は図9
に示した遅延回路23は、例えば、映像信号の2mフィ
ールドまたは{(2m+1)フィールド−0.5H}の
遅延時間(ただし、mは0,1,2,・・・で、Hは1
水平期間を示す)を必要とするので、通常はデジタルメ
モリを用いる。そのため、テンポラルプリエンファシス
回路2又はテンポラルディエンファシス回路6には、図
示しないA/D変換器によりデジタル信号に変換された
映像信号が入力されている。そしてテンポラルプリエン
ファシス回路2又はテンポラルディエンファシス回路6
によりデジタル処理された出力信号は、図示しないD/
A変換器によりアナログ信号の形態に変換される。
The delay circuit 13 shown in FIG. 8 or the delay circuit 13 shown in FIG. 9 used for the temporal emphasis described above.
The delay circuit 23 shown in FIG. 2 has a delay time of, for example, 2m field or {(2m + 1) field −0.5H} of the video signal (where m is 0, 1, 2, ..., And H is 1).
(Indicating a horizontal period) is required, and thus a digital memory is usually used. Therefore, the temporal pre-emphasis circuit 2 or the temporal de-emphasis circuit 6 is input with a video signal converted into a digital signal by an A / D converter (not shown). And the temporal pre-emphasis circuit 2 or the temporal de-emphasis circuit 6
The output signal digitally processed by
It is converted into the form of an analog signal by the A converter.

【0014】遅延回路13又は23として用いられるデ
ジタルメモリには、図11(A)に示すクロックに従っ
て輝度信号(以下Y信号とも記す)をデジタル化したサ
ンプリングデータが同図(B)に示す如く順次書き込ま
れる。また、上記したY信号用のテンポラルエンファシ
ス回路と並立する関係にあるカラー信号(以下C信号と
も記す)のための図示しないテンポラルエンファシス回
路の場合には、遅延回路として用いられるデジタルメモ
リには、同図(C)に示す如くY信号の3分の1のサン
プリング周波数でサンプリングされたC信号が順次書き
込まれる。C信号用のデジタルメモリが遅延回路13又
は23のディジタルメモリと同様の構成の場合、2つと
びのアドレスにC信号データを書き込めばよい。
In the digital memory used as the delay circuit 13 or 23, sampling data obtained by digitizing a luminance signal (hereinafter also referred to as a Y signal) in accordance with the clock shown in FIG. 11A is sequentially provided as shown in FIG. Written. Further, in the case of a temporal emphasis circuit (not shown) for a color signal (hereinafter also referred to as a C signal) which is in a side-by-side relationship with the temporal emphasis circuit for the Y signal, the digital memory used as the delay circuit has the same structure. As shown in FIG. 6C, the C signal sampled at the sampling frequency of 1/3 of the Y signal is sequentially written. In the case where the digital memory for the C signal has the same configuration as the digital memory of the delay circuit 13 or 23, the C signal data may be written in two addresses.

【0015】図9に示したテンポラルディエンファシス
回路6において、入力端子20に供給されるデジタル化
された再生映像信号のビット数を8ビットとし、遅延回
路23を構成するメモリのサンプル当たりのビット数も
同様に8ビットとする。この場合には図12(C)に示
す如く、例えばY信号データのサンプルY0に関しては
Y01〜Y08までの8ビットのデータがデジタルメモ
リに対して入出力される。図示はしないがC信号につい
ても同様である。このような場合、帰還係数即ち係数回
路24の係数N1(例えばN1=0.566)による演算
結果は減算回路27を経て遅延回路23に供給される
が、演算結果により小数点以下のデータを含む9ビット
以上のデータとなっても、遅延回路23のサンプル当た
りのビット数が8ビットであるので、小数点以下のデー
タは少なくとも遅延回路23で切り捨てられることにな
る。遅延回路23の出力を減算回路28によって再生映
像信号から減算した出力信号は、再生映像信号の時間軸
方向の高域成分であり、かつ、再生映像信号に含まれる
ノイズ成分を含んだ信号である。したがって、遅延回路
23によって切り捨てられた小数点以下のデータに相当
する分だけ、減算器29によって再生映像信号から減算
されるノイズのレベルが小さくなることになり、テンポ
ラルディエンファシス回路6によるノイズ低減効果が低
下するという問題点があった。
In the temporal de-emphasis circuit 6 shown in FIG. 9, the number of bits of the digitized reproduced video signal supplied to the input terminal 20 is 8 bits, and the number of bits per sample of the memory constituting the delay circuit 23 is set. Is also 8 bits. In this case, as shown in FIG. 12C, for example, for the sample Y0 of the Y signal data, 8-bit data of Y01 to Y08 is input / output to / from the digital memory. Although not shown, the same applies to the C signal. In such a case, the feedback coefficient, that is, the calculation result by the coefficient N1 (for example, N1 = 0.566) of the coefficient circuit 24 is supplied to the delay circuit 23 through the subtraction circuit 27, but the calculation result includes data below the decimal point 9 Even if the data has more bits, the number of bits per sample in the delay circuit 23 is 8 bits, so that the data after the decimal point is discarded at least by the delay circuit 23. The output signal obtained by subtracting the output of the delay circuit 23 from the reproduced video signal by the subtraction circuit 28 is a signal that is a high frequency component in the time axis direction of the reproduced video signal and that also includes a noise component included in the reproduced video signal. . Therefore, the level of noise subtracted from the reproduced video signal by the subtractor 29 is reduced by the amount corresponding to the data below the decimal point truncated by the delay circuit 23, and the noise reduction effect of the temporal de-emphasis circuit 6 is reduced. There was a problem that it decreased.

【0016】[0016]

【課題を解決するための手段】上述した課題に鑑み本発
明は、サンプル当たりNビットにデジタル化された映像
信号が入力されて、少なくともメモリ及び係数回路を含
む帰還ループを有する映像信号処理回路において、前記
メモリは、前記係数回路を経て少なくとも帰還した映像
信号を、サンプル当たりのビット数がNビットより大な
る映像信号として書き込むように構成されていることを
特徴とする映像信号処理回を提供するものである。
In view of the above-mentioned problems, the present invention provides a video signal processing circuit having a feedback loop including at least a memory and a coefficient circuit to which a video signal digitized into N bits per sample is input. The memory is configured to write at least the video signal fed back through the coefficient circuit as a video signal having a number of bits per sample of more than N bits. It is a thing.

【0017】[0017]

【実施例】まず、図1及び図2を参照しながら、本発明
の映像信号処理回路の第1実施例について説明する。図
1は本発明の映像信号処理回路の第1実施例のブロック
構成図、図2は、第1実施例におけるメモリの動作を説
明するための図である。前述のものと同一の構成部分に
ついては同一の符号を付して、その説明を省略する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS First, a first embodiment of the video signal processing circuit of the present invention will be described with reference to FIGS. 1 is a block diagram of the configuration of a first embodiment of a video signal processing circuit of the present invention, and FIG. 2 is a diagram for explaining the operation of a memory in the first embodiment. The same components as those described above are designated by the same reference numerals, and the description thereof will be omitted.

【0018】図1の映像信号処理回路はテンポラルディ
エンファシス回路を構成しており、前述した図9に示す
テンポラルディエンファシス回路6の構成中、その遅延
回路23の代わりに後述するメモリ23a,23bを用
いたものと同等のものである。このテンポラルディエン
ファシス回路において、23a及び23bはメモリであ
り、メモリ23aはサンプル当たりのビット数が入力端
子20に入力される再生映像信号のビット数と同一のメ
モリであり、例えば、サンプル当たり8ビットを有する
メモリである。また、23bはメモリ23aと同様に制
御される例えばサンプル当たり2ビットのメモリであ
る。そして、メモリ23aと23bはサンプル当たり1
0ビットのメモリを構成するものである。
The video signal processing circuit of FIG. 1 constitutes a temporal de-emphasis circuit. In the configuration of the temporal de-emphasis circuit 6 shown in FIG. 9 described above, instead of the delay circuit 23, memories 23a and 23b which will be described later are provided. It is equivalent to the one used. In this temporal de-emphasis circuit, 23a and 23b are memories, and the memory 23a is a memory in which the number of bits per sample is the same as the number of bits of the reproduced video signal input to the input terminal 20, for example, 8 bits per sample. Is a memory having. Reference numeral 23b is, for example, a memory of 2 bits per sample, which is controlled similarly to the memory 23a. And the memories 23a and 23b are 1 per sample
It constitutes a 0-bit memory.

【0019】入力端子20に入力される再生映像信号の
8ビットデータは、減算回路27によって係数回路24
の出力である10ビットデータと演算される。係数回路
24の出力の内の上位の8ビットは、減算回路28の出
力に係数回路24の係数N1を乗じた値の整数部分を示
すデータであり、下位の2ビットはその小数点以下のデ
ータを表している。従って、減算回路27から出力され
るデータも10ビットから成るデータである。これがメ
モリ23a,23bに書き込まれて、例えば1フレーム
間遅延されて出力される。メモリ23aは整数部分の8
ビットのデータをメモリし、メモリ23bは小数点以下
の2ビットのデータをメモリする。従来例とし示した図
9のテンポラルディエンファシスにおける遅延回路23
との比較を容易にするため、メモリ23a,23bを分
離して示したが、当然にひとつのフレームメモリで構成
しても良いのはもちろんである。
The 8-bit data of the reproduced video signal input to the input terminal 20 is subjected to the coefficient circuit 24 by the subtraction circuit 27.
Is calculated with 10-bit data which is the output of. The upper 8 bits of the output of the coefficient circuit 24 are data indicating the integer part of the value obtained by multiplying the output of the subtraction circuit 28 by the coefficient N1 of the coefficient circuit 24, and the lower 2 bits are the data below the decimal point. It represents. Therefore, the data output from the subtraction circuit 27 is also 10-bit data. This is written in the memories 23a and 23b, delayed for one frame, and output. The memory 23a has an integer part of 8
Bit data is stored in the memory, and the memory 23b stores 2-bit data below the decimal point. The delay circuit 23 in the temporal de-emphasis shown in FIG. 9 shown as a conventional example
Although the memories 23a and 23b are shown separately in order to facilitate the comparison with the above, it is needless to say that they may be constituted by one frame memory.

【0020】メモリ23a,23bからの10ビットと
された出力は、減算回路28により入力端子20よりの
再生映像信号から減算され、係数回路24へ供給される
とともに係数回路25に供給され、ここで係数N2が乗
じられる。係数回路25の出力は10ビットデータであ
り、これが、減算回路29によって入力端子20よりの
再生映像信号から減算され、この内上位の8ビットのデ
ータがテンポラルディエンファシス回路の出力として、
出力端子26から取り出される。
The 10-bit output from the memories 23a and 23b is subtracted from the reproduced video signal from the input terminal 20 by the subtraction circuit 28 and supplied to the coefficient circuit 24 and the coefficient circuit 25. It is multiplied by the factor N2. The output of the coefficient circuit 25 is 10-bit data, which is subtracted from the reproduced video signal from the input terminal 20 by the subtraction circuit 29, and the higher 8-bit data of this is output as the output of the temporal de-emphasis circuit.
It is taken out from the output terminal 26.

【0021】次に、図2において、図2(A)は書き込
み又は読み出しのためのクロック、同図(B)はメモリ
23a及び23bに夫々記憶されるY信号のサンプル
(Y0,Y2,…)を表し、同図(C)はそのサンプル
データの整数データ(Y01〜Y08,Y11〜Y1
8,…)を、同図(D)はそのサンプルデータの小数点
以下のデータ(Y09,Y010,Y19,Y110,
…)を表している。
Next, in FIG. 2, FIG. 2A is a clock for writing or reading, and FIG. 2B is a sample (Y0, Y2, ...) Of Y signals stored in the memories 23a and 23b, respectively. FIG. 6C shows integer data (Y01 to Y08, Y11 to Y1) of the sample data.
8, ...), and the same figure (D) shows the data (Y09, Y010, Y19, Y110,
...).

【0022】また、C信号に関しても図1と同様のテン
ポラルディエンファシス回路を設けることができる。図
2(E)はこのようなC信号用のテンポラルディエンフ
ァシス回路の前述したメモリ23a,23bと同一構成
の図示しないメモリに記憶されるC信号のサンプル(C
0,C3,…)を表し、同図(F)はそのサンプルデー
タの整数データ(C01〜C08,C31〜C38,
…)を、同図(G)はそのサンプルデータの小数点以下
のデータ(C09,C010,C39,C310,…)
を表している。
For the C signal, a temporal de-emphasis circuit similar to that shown in FIG. 1 can be provided. FIG. 2E shows a sample (C) of the C signal stored in a memory (not shown) having the same structure as the above-mentioned memories 23a and 23b of the temporal de-emphasis circuit for the C signal.
0), C3, ...), and FIG. 4F shows integer data (C01 to C08, C31 to C38,
...), and the figure (G) shows the data after the decimal point of the sample data (C09, C010, C39, C310, ...).
Is represented.

【0023】さて、上述したテンポラルディエンファシ
ス回路と相補的な構成の例えば図7に示したテンポラル
プリエンファシス回路2、及び記録系信号処理回路3を
介して磁気テープ4に記録された映像信号を再生し、再
生信号処理回路5を介した後、上述したようなテンポラ
ルディエンファシス回路を用いてディエンファシス処理
を行う場合に、このテンポラルディエンファシス回路を
構成するメモリへの書き込みデータ及びこのメモリから
の読み出しデータのビット数を、従来のテンポラルディ
エンファシス回路に比べて増やす(8ビットから例えば
9ビットに増やす)ことにより、テンポラルディエンフ
ァシス回路の帰還ループ(減算回路27、メモリ23
a,23b、減算回路28、係数回路24から構成)に
設けられた係数回路24の係数(例えばN1=0.56
6)を乗じる演算によって生じる小数点以下のビットを
切り捨てることなく例えばメモリ23a,23bに書き
込むことができる。このように構成することによって、
入力端子20より供給される再生映像信号の時間軸方向
の高域成分と映像信号の記録再生によって生じるノイズ
成分、すなわち係数回路25の出力信号は減算回路29
のマイナス入力においてレベル低下することはない。係
数回路25のこのような出力を入力端子20よりの再生
映像信号から減算できるので、テンポラルディエンファ
シス回路のノイズ低減効果を高めることができ、SN比
改善度を上げることができる。
Now, the video signal recorded on the magnetic tape 4 is reproduced through the temporal pre-emphasis circuit 2 and the recording system signal processing circuit 3 shown in FIG. 7 having a configuration complementary to the above-mentioned temporal de-emphasis circuit. Then, when the de-emphasis processing is performed using the temporal de-emphasis circuit as described above after passing through the reproduction signal processing circuit 5, write data to the memory configuring the temporal de-emphasis circuit and reading from the memory. By increasing the number of bits of data as compared with the conventional temporal de-emphasis circuit (increasing from 8 bits to, for example, 9 bits), the feedback loop of the temporal de-emphasis circuit (subtraction circuit 27, memory 23).
a, 23b, the subtraction circuit 28, and the coefficient circuit 24), the coefficient of the coefficient circuit 24 (for example, N1 = 0.56)
Bits below the decimal point generated by the operation of multiplying by 6) can be written in the memories 23a and 23b without being truncated. By configuring in this way,
The high frequency component of the reproduced video signal supplied from the input terminal 20 in the time axis direction and the noise component generated by the recording / reproduction of the video signal, that is, the output signal of the coefficient circuit 25 is the subtraction circuit 29
The level does not decrease when the input is negative. Since such an output of the coefficient circuit 25 can be subtracted from the reproduced video signal from the input terminal 20, the noise reduction effect of the temporal de-emphasis circuit can be enhanced and the SN ratio improvement degree can be enhanced.

【0024】上記の説明ではメモリ23bに書き込まれ
る小数点以下のビット数を2ビットとして説明したが、
例えば3ビット以上の他のビット数でも良いことはもち
ろんである。
In the above description, the number of bits after the decimal point written in the memory 23b is 2 bits, but
Of course, other numbers of bits, such as 3 bits or more, may be used.

【0025】次に図3乃至図6を参照しながら、本発明
の映像信号処理回路の第2実施例について説明する。図
3は本発明の映像信号処理回路の第2実施例のブロック
構成図、図4は第2の実施例におけるメモリの動作を説
明するための図である。図5及び図6は映像信号処理回
路のデータ処理回路の詳細を夫々示す図である。前述の
ものと同一の構成については同一の符号を付して、その
説明を省略する。
Next, a second embodiment of the video signal processing circuit of the present invention will be described with reference to FIGS. FIG. 3 is a block diagram of the second embodiment of the video signal processing circuit of the present invention, and FIG. 4 is a diagram for explaining the operation of the memory in the second embodiment. 5 and 6 are diagrams showing details of the data processing circuit of the video signal processing circuit, respectively. The same components as those described above are designated by the same reference numerals, and the description thereof will be omitted.

【0026】前述した第1の実施例の映像信号処理回路
の説明では、主にY信号に関してのテンポラルディエン
ファシス回路について説明したが、VTR等の映像信号
記録再生装置においてはY信号とC信号とを同時に処理
しているので、C信号に関してのテンポラルディエンフ
ァシス回路も同様に構成されている。通常の映像信号の
場合にはY信号に比べてC信号の周波数帯域幅は狭く、
ベースバンド信号に変換された場合には、C信号の最高
周波数はY信号のそれよりも低い。そのため、デジタル
信号に変換する場合には、C信号のサンプリング周波数
は低く設定され、例えばY信号のサンプリング周波数の
3分の1のサンプリング周波数で十分である。
In the description of the video signal processing circuit of the first embodiment described above, the temporal de-emphasis circuit for the Y signal was mainly described, but in the video signal recording / reproducing apparatus such as the VTR, the Y signal and the C signal are used. , The temporal de-emphasis circuit for the C signal is also configured in the same manner. In the case of a normal video signal, the frequency bandwidth of the C signal is narrower than that of the Y signal,
When converted to a baseband signal, the highest frequency of the C signal is lower than that of the Y signal. Therefore, when converting to a digital signal, the sampling frequency of the C signal is set low, and for example, a sampling frequency of 1/3 of the sampling frequency of the Y signal is sufficient.

【0027】従来例で説明したように図9で示したテン
ポラルディエンファシス回路6の遅延回路23として用
いられるデジタルメモリには、図11(A)に示すクロ
ックに従ってY信号のサンプリングデータが同図(B)
に示す如く書き込まれ、C信号のテンポラルエンファシ
ス回路の遅延回路として用いられるデジタルメモリに
は、同図(C)に示す如くY信号の3分の1のサンプリ
ング周波数でサンプリングされたC信号が書き込まれ
る。C信号用のデジタルメモリが遅延回路13又は23
のディジタルメモリと同様の構成の場合、2つとびのア
ドレスにC信号データを書き込まれる。
As described in the conventional example, the digital memory used as the delay circuit 23 of the temporal de-emphasis circuit 6 shown in FIG. 9 has sampling data of the Y signal according to the clock shown in FIG. B)
In the digital memory written as shown in FIG. 3 and used as a delay circuit of the temporal emphasis circuit for C signal, the C signal sampled at the sampling frequency of 1/3 of the Y signal is written in the digital memory as shown in FIG. . The digital memory for the C signal is the delay circuit 13 or 23.
In the case of the same configuration as that of the digital memory of C, the C signal data is written in two addresses.

【0028】そこで、本発明の第2実施例では、図11
(C)にC信号のメモリに「空」として示した部分に、
Y信号及びC信号の小数点以下のデータを記憶すること
により、供給された再生映像信号のビット数よりも大き
なビット数をメモリに記憶するようにし、映像信号処理
回路であるテンポラルディエンファシス回路のSN比改
善効果を高めるようにした。
Therefore, in the second embodiment of the present invention, as shown in FIG.
In the part shown as “empty” in the memory of the C signal in (C),
By storing the data after the decimal point of the Y signal and the C signal, the bit number larger than the bit number of the supplied reproduced video signal is stored in the memory, and the SN of the temporal de-emphasis circuit which is the video signal processing circuit is stored. The ratio improvement effect was enhanced.

【0029】本発明の映像信号処理回路は図3に示すよ
うに、入力端子20、減算回路27,28,29、メモ
リ33a、係数回路24,25、及び出力端子26を有
するY信号のためのテンポラルディエンファシス回路、
入力端子30、減算回路37,38,39、メモリ33
b、係数回路34,35、及び出力端子36を有するC
信号のためのテンポラルディエンファシス回路、C信号
のメモリ33bの従来「空」として書き込まれなかった
アドレスにY信号及びC信号の小数点以下のデータを記
憶するために、減算回路27からのY信号データと減算
回路37からのC信号データを整数ビットと小数点以下
のビットに振り分けを行うデータ処理回路41、メモリ
33aとメモリ33bから読み出されたそれぞれの8ビ
ットデータから、Y信号の9ビットデータとC信号の9
ビットデータを再構成するデータ処理回路42から構成
される。
As shown in FIG. 3, the video signal processing circuit of the present invention is for a Y signal having an input terminal 20, subtraction circuits 27, 28 and 29, a memory 33a, coefficient circuits 24 and 25, and an output terminal 26. Temporal de-emphasis circuit,
Input terminal 30, subtraction circuits 37, 38, 39, memory 33
C having b, coefficient circuits 34 and 35, and an output terminal 36
Temporal de-emphasis circuit for the signal, Y signal data from the subtraction circuit 27 for storing the Y signal and the data after the decimal point of the C signal in the address not conventionally written as "empty" in the memory 33b for the C signal. And the data processing circuit 41 that sorts the C signal data from the subtraction circuit 37 into integer bits and bits below the decimal point, and the 8-bit data read from the memory 33a and the memory 33b into the 9-bit data of the Y signal. 9 of C signal
It is composed of a data processing circuit 42 for reconstructing bit data.

【0030】次に、上記のY,C信号用テンポラルディ
エンファシス回路の動作を図4を参照しながら説明す
る。減算回路27から出力されるY信号のデータは、図
4(C),(D)に夫々示すように例えば9ビットのデ
ータである。この内の整数データ(Y01〜Y08,Y
11〜Y18,…)はデータ処理回路41において分離
されてメモリ33aに供給される。同様に、減算回路3
7から出力されるC信号のデータは、図4(F),
(G)に夫々示すように例えば9ビットのデータであ
る。この内の整数データ(C01〜C08,C31〜C
38,…)はデータ処理回路41において分離されてメ
モリ33bに供給される。そして、データ処理回路41
は、図4(B)に示すY信号のサンプルY0〜Y5のデ
ータの内の同図(D)に示す小数点以下のビットである
Y09〜Y59までの6ビット分と、同図(E)に示す
C信号のサンプルC0,C3のデータの内の同図(G)
に示す小数点以下のビットであるC09,C39の2ビ
ットを分離し、これらを8ビットのデータとして同図
(E)に示すC信号のサンプルの間の※印を付した部分
に挿入してメモリ33bに供給する。したがって、8ビ
ットフレームメモリであるメモリ33aは図4(C)に
示すY信号の整数データの8ビットを記憶して1フレー
ム期間遅延し、同様にメモリ33bは同図(F)に示す
C信号の整数データの8ビットと、Y信号及びC信号の
小数点以下の1ビットデータの8ビット分を順次記憶し
て1フレーム期間遅延する。
Next, the operation of the temporal de-emphasis circuit for Y and C signals will be described with reference to FIG. The data of the Y signal output from the subtraction circuit 27 is, for example, 9-bit data as shown in FIGS. 4C and 4D, respectively. Integer data in this (Y01 to Y08, Y
11 to Y18, ...) Are separated in the data processing circuit 41 and supplied to the memory 33a. Similarly, the subtraction circuit 3
The data of the C signal output from 7 is shown in FIG.
It is, for example, 9-bit data as shown in (G). Integer data in this (C01-C08, C31-C
38, ...) Is separated in the data processing circuit 41 and supplied to the memory 33b. Then, the data processing circuit 41
In the data of samples Y0 to Y5 of the Y signal shown in FIG. 4B, 6 bits of Y09 to Y59 which are bits after the decimal point shown in FIG. (G) in the figure of the data of the samples C0 and C3 of the C signal shown
Separate the two bits of C09 and C39, which are the bits after the decimal point shown in, and insert these as 8-bit data into the part marked with * between the samples of the C signal shown in FIG. 33b. Therefore, the memory 33a, which is an 8-bit frame memory, stores 8 bits of the integer data of the Y signal shown in FIG. 4C and delays for one frame period. Similarly, the memory 33b stores the C signal shown in FIG. 4F. 8 bits of integer data and 8 bits of 1-bit data after the decimal point of the Y signal and the C signal are sequentially stored and delayed by one frame period.

【0031】メモリ33a,33bから1フレーム期間
だけ遅延されて出力されたデータは、データ処理回路4
2に供給されて、データ処理回路41と逆の操作が行わ
れて元の9ビットのY信号データとC信号データに夫々
復元され、それぞれ減算回路28,38に供給される。
The data output from the memories 33a and 33b after being delayed by one frame period is used as the data processing circuit 4.
2 and the data processing circuit 41 performs the reverse operation and restores the original 9-bit Y signal data and C signal data respectively, and supplies them to the subtraction circuits 28 and 38, respectively.

【0032】図5は、データ処理回路41の詳細なブロ
ック構成図である。同図において、50及び60は、そ
れぞれ図3に示す減算回路27及び37からのY信号及
びC信号のデータが供給される端子である。端子50に
供給された9ビットのY信号のうち整数部分の8ビット
はタイミング調整回路51に供給され、9ビット目の小
数点以下の1ビットは遅延素子(DL)53乃至58に
供給される。DL53乃至58はそれぞれ異なる遅延時
間を有しており、シリアルに供給される9ビット目のデ
ータ(Y09〜Y59)をパラレルに変換するように、
それぞれのDL53乃58の遅延時間が設定されてい
る。
FIG. 5 is a detailed block diagram of the data processing circuit 41. In the figure, 50 and 60 are terminals to which the data of the Y signal and the C signal from the subtraction circuits 27 and 37 shown in FIG. 3 are respectively supplied. Of the 9-bit Y signal supplied to the terminal 50, 8 bits of the integer part are supplied to the timing adjustment circuit 51, and 1 bit after the decimal point of the 9th bit is supplied to the delay elements (DL) 53 to 58. The DLs 53 to 58 have different delay times, so that the serially supplied 9th bit data (Y09 to Y59) is converted into parallel data.
The delay time of each DL 53-58 is set.

【0033】同様に端子60に供給された9ビットのC
信号は、その内の整数部分の8ビットがタイミング調整
回路61に供給され、9ビット目の小数点以下のビット
がDL63,64に供給される。DL63,64は、シ
リアルに供給される9ビット目のデータ(C09,C3
9)をパラレルに変換するように、かつ上述したDL5
3乃至58の出力であるY信号の小数点以下の6ビット
(Y09〜Y69)ともタイミングが一致するように遅
延時間が設定されている。
Similarly, 9-bit C supplied to the terminal 60
8 bits of the integer part of the signal are supplied to the timing adjustment circuit 61, and the 9th bit after the decimal point is supplied to the DLs 63 and 64. DL 63, 64 are the 9th bit data (C09, C3) supplied serially.
9) so that it is converted into parallel, and the above-mentioned DL5
The delay time is set so that the timing also matches the 6 bits (Y09 to Y69) below the decimal point of the Y signal which is the output of 3 to 58.

【0034】DL53〜58,63,及び64から出力
されたY信号及びC信号の小数点以下のビットは、セレ
クタ66に供給される。一方セレクタ66にはタイミン
グ調整回路61から出力されたC信号の整数部分のデー
タも供給されており、これらを選択して端子62を経て
図3に示すメモリ33bに供給する。また、タイミング
調整回路51から出力されるY信号の整数部分のデータ
は端子52を経て図3に示すメモリ33aに供給され
る。ここで、クロック(図4(A)に図示)に対するY
信号整数部分,C信号整数部分,及び小数点以下データ
のタイミング関係が図4(C)及び図4(F)に示す関
係と成るように、タイミング調整回路51及び61の遅
延時間がそれぞれ設定されている。
Bits below the decimal point of the Y signal and the C signal output from the DLs 53 to 58, 63, and 64 are supplied to the selector 66. On the other hand, the data of the integer part of the C signal output from the timing adjusting circuit 61 is also supplied to the selector 66, and these are selected and supplied to the memory 33b shown in FIG. The data of the integer part of the Y signal output from the timing adjustment circuit 51 is supplied to the memory 33a shown in FIG. Here, Y for the clock (illustrated in FIG. 4A)
The delay times of the timing adjustment circuits 51 and 61 are set so that the timing relationship between the signal integer part, the C signal integer part, and the data after the decimal point becomes the relationship shown in FIGS. 4 (C) and 4 (F). There is.

【0035】次に、図6はデータ処理回路42の詳細な
ブロック構成図である。端子70及び80には、それぞ
れず3に示すメモリ33a及び33bの出力が供給さ
れ、それぞれタイミング調整回路71及び81に供給さ
れている。また端子80に供給される8ビットのデータ
はそれぞれDL73〜78,83,及び84にも供給さ
れる。DL73〜78の出力はセレクタ79によって、
C信号の間に挿入されたY信号の小数点以下のビットの
みがサンプル毎に順次選択され、タイミング調整回路7
1の出力である対応する8ビットのY信号と共に9ビッ
トのデータとして端子72をへて図3に示す減算回路2
8に供給される。一方、DL83及び84の出力はセレ
クタ89によってC信号の間に挿入されたC信号の小数
点以下のビットのみがサンプル毎に順次選択され、タイ
ミング調整回路81の出力である対応する8ビットのC
信号と共に9ビットのデータとして端子82をへて図3
に示す減算回路38に供給される。
Next, FIG. 6 is a detailed block diagram of the data processing circuit 42. The outputs of the memories 33a and 33b shown in FIG. 3 are supplied to the terminals 70 and 80, respectively, and are supplied to the timing adjustment circuits 71 and 81, respectively. The 8-bit data supplied to the terminal 80 is also supplied to the DLs 73 to 78, 83, and 84, respectively. The outputs of DL73 to 78 are set by the selector 79.
Only the bits after the decimal point of the Y signal inserted between the C signals are sequentially selected for each sample, and the timing adjustment circuit 7
The corresponding subtraction circuit 2 shown in FIG.
8 are supplied. On the other hand, for the outputs of the DLs 83 and 84, only the bits after the decimal point of the C signal inserted between the C signals are sequentially selected for each sample by the selector 89, and the corresponding 8-bit C output from the timing adjustment circuit 81 is output.
As a 9-bit data together with the signal, the terminal 82 is connected to
Is supplied to the subtraction circuit 38 shown in FIG.

【0036】このようにしてデータ処理回路42は、図
4(E)に示すC信号のC0とC3の間に挿入された図
4(F)に示す小数点以下のデータ(Y09〜Y59,
C09,C39)を、図4(D),(G)に示すよう
に、それぞれに対応するサンプル毎のY信号及びC信号
の整数部分に一致させるように並べ変えて、9ビットの
Y信号及びC信号に復元してそれぞれ図3に示す減算回
路28及び38に出力する。従って、図3に示した第2
の実施例においては、C信号用のテンポラルディエンフ
ァシス回路のメモリ33bの空アドレスの部分に映像信
号の小数点以下のビットを書き込むようにして、帰還ル
ープを構成しているメモリに、入力映像信号のビット数
よりも多いビット数のY信号及びC信号を書き込むこと
ができる。これによって、入力された再生映像信号の時
間軸方向の高域成分と映像信号の記録再生によって生じ
たノイズ成分が低下することがなく、これを入力映像信
号から減算できるので、簡単な構成でテンポラルディエ
ンファシス回路のノイズ低減効果を高めることができ、
SN比改善度を上げることができる。
In this way, the data processing circuit 42 inserts the data after the decimal point (Y09 to Y59, shown in FIG. 4F) inserted between C0 and C3 of the C signal shown in FIG. 4E.
C09, C39) are rearranged so as to match the integer part of the Y signal and the C signal corresponding to each sample, as shown in FIGS. The signal is restored to the C signal and output to the subtraction circuits 28 and 38 shown in FIG. 3, respectively. Therefore, the second shown in FIG.
In the embodiment, the bit after the decimal point of the video signal is written in the empty address portion of the memory 33b of the temporal de-emphasis circuit for the C signal so that the input video signal of the input video signal is written in the memory forming the feedback loop. It is possible to write Y signals and C signals having more bits than the number of bits. As a result, the high-frequency component of the input playback video signal in the time axis direction and the noise component generated by recording / playback of the video signal do not decrease, and can be subtracted from the input video signal, so that the temporal component is simple and simple. The noise reduction effect of the de-emphasis circuit can be increased,
The degree of improvement in the SN ratio can be increased.

【0037】上述した本発明の第1の実施例及び第2の
実施例では、テンポラルディエンファシス回路に関して
説明したが、このテンポラルディエンファシス回路と相
補的な特性を有するテンポラルプリエンファシス回路に
ついても同様に適用することができる。例えば、減算回
路29又は減算回路39を加算回路に、係数回路24及
び25の係数を変更することによりテンポラルプリエン
ファシス回路を構成することができる。更にエンファシ
ス回路だけではなく、巡回型ノイズ低減回路など帰還ル
ープ内にメモリと係数回路を少なくとも有する映像信号
処理回路に適用し、帰還される映像信号の小数点以下の
ビットを切り捨てることがないので、帰還量を正確に設
定でき正確な映像信号の処理を行うことができる。
In the above-described first and second embodiments of the present invention, the temporal de-emphasis circuit has been described, but the temporal pre-emphasis circuit having a characteristic complementary to the temporal de-emphasis circuit is also the same. Can be applied. For example, the temporal pre-emphasis circuit can be configured by using the subtraction circuit 29 or the subtraction circuit 39 as an addition circuit and changing the coefficients of the coefficient circuits 24 and 25. Furthermore, it is applied not only to the emphasis circuit but also to a video signal processing circuit that has at least a memory and a coefficient circuit in the feedback loop such as a cyclic noise reduction circuit, and the bits after the decimal point of the video signal to be fed back are not truncated. The amount can be set accurately, and accurate video signal processing can be performed.

【0038】[0038]

【発明の効果】上述したように、本発明の映像信号処理
回路によれば、サンプル当たりNビットにデジタル化さ
れた映像信号が入力されて、少なくともメモリ及び係数
回路を含む帰還ループを有する映像信号処理回路におい
て、前記メモリは前記係数回路を経て少なくとも帰還し
た映像信号をサンプル当たりのビット数がNビットより
大なる映像信号として書き込むようにしたから、従来N
ビットより大なるデータとして切り捨てられていた帰還
ループで帰還される映像信号の小数点以下のビットが切
り捨てられないので、帰還量を正確に設定でき正確な映
像信号の処理を行うことができる。
As described above, according to the video signal processing circuit of the present invention, the video signal digitized into N bits per sample is input, and the video signal has a feedback loop including at least a memory and a coefficient circuit. In the processing circuit, the memory writes at least the video signal fed back through the coefficient circuit as a video signal having a bit number per sample larger than N bits.
Since the bits after the decimal point of the video signal fed back by the feedback loop which has been truncated as data larger than the bits are not truncated, the feedback amount can be set accurately and the video signal can be processed accurately.

【0039】特に映像信号処理回路がテンポラルディエ
ンファシス回路や巡回型のノイズ低減回路の場合には、
帰還ループによって抽出する高域成分やノイズ成分のレ
ベルが低下することがないので、ノイズ低減効果を高め
ることができる。更にこのようなテンポラルディエンフ
ァシス回路と相補的に用いられるテンポラルプリエンフ
ァシス回路では、テンポラルディエンファシス回路との
演算誤差を低減することができる。
Particularly when the video signal processing circuit is a temporal de-emphasis circuit or a cyclic noise reduction circuit,
Since the levels of high frequency components and noise components extracted by the feedback loop do not decrease, the noise reduction effect can be enhanced. Further, in the temporal pre-emphasis circuit used complementarily to such a temporal de-emphasis circuit, it is possible to reduce the calculation error with the temporal de-emphasis circuit.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の映像信号処理回路の第1実施例のブロ
ック構成図である。
FIG. 1 is a block configuration diagram of a first embodiment of a video signal processing circuit of the present invention.

【図2】第1の実施例におけるメモリの動作を説明する
ための図である。
FIG. 2 is a diagram for explaining the operation of the memory in the first embodiment.

【図3】本発明の映像信号処理回路の第2実施例のブロ
ック構成図である。
FIG. 3 is a block configuration diagram of a second embodiment of a video signal processing circuit of the present invention.

【図4】第2の実施例におけるメモリの動作を説明する
ための図である。
FIG. 4 is a diagram for explaining the operation of the memory according to the second embodiment.

【図5】図4に示した映像信号処理回路のデータ処理回
路41の詳細を示す図である。
5 is a diagram showing details of a data processing circuit 41 of the video signal processing circuit shown in FIG.

【図6】図4に示した映像信号処理回路のデータ処理回
路42の詳細を示す図である。
6 is a diagram showing details of a data processing circuit of the video signal processing circuit shown in FIG.

【図7】従来のテンポラルエンファシス回路が用いられ
る映像信号記録再生装置の概略のブロック系統を示す図
である。
FIG. 7 is a diagram showing a schematic block system of a video signal recording / reproducing apparatus in which a conventional temporal emphasis circuit is used.

【図8】従来のテンポラルプリエンファシス回路のブロ
ック構成図である。
FIG. 8 is a block diagram of a conventional temporal pre-emphasis circuit.

【図9】従来のテンポラルディエンファシス回路のブロ
ック構成図である。
FIG. 9 is a block diagram of a conventional temporal de-emphasis circuit.

【図10】磁気テープ上での記録の様子を説明するため
の図である。
FIG. 10 is a diagram for explaining how recording is performed on a magnetic tape.

【図11】従来のテンポラルディエンファシス回路の動
作を説明するための図である。
FIG. 11 is a diagram for explaining the operation of the conventional temporal de-emphasis circuit.

【図12】従来のテンポラルディエンファシス回路のメ
モリの動作を説明するための図である。
FIG. 12 is a diagram for explaining the operation of the memory of the conventional temporal de-emphasis circuit.

【符号の説明】[Explanation of symbols]

23a,23b,33a,33b メモリ 27,28,29,37,38,39 減算回路 24,25,34、35 係数回路 41,42 データ処理回路 51,61,71,81 タイミング調整回路 53〜58,63,64,73〜78,83,84 遅
延素子 66,79,89 セレクタ
23a, 23b, 33a, 33b Memory 27, 28, 29, 37, 38, 39 Subtraction circuit 24, 25, 34, 35 Coefficient circuit 41, 42 Data processing circuit 51, 61, 71, 81 Timing adjustment circuit 53-58, 63, 64, 73 to 78, 83, 84 Delay element 66, 79, 89 Selector

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】サンプル当たりNビットにデジタル化され
た映像信号が入力されて、少なくともメモリ及び係数回
路を含む帰還ループを有する映像信号処理回路におい
て、 前記メモリは、前記係数回路を経て少なくとも帰還した
映像信号を、サンプル当たりのビット数がNビットより
大なる映像信号として書き込むように構成されているこ
とを特徴とする映像信号処理回路。
1. A video signal processing circuit having a feedback loop including at least a N-bit digitized video signal per sample and including at least a memory and a coefficient circuit, wherein the memory feeds back at least through the coefficient circuit. A video signal processing circuit configured to write a video signal as a video signal in which the number of bits per sample is greater than N bits.
JP5212209A 1993-08-04 1993-08-04 Video signal processing circuit Pending JPH0750808A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5212209A JPH0750808A (en) 1993-08-04 1993-08-04 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5212209A JPH0750808A (en) 1993-08-04 1993-08-04 Video signal processing circuit

Publications (1)

Publication Number Publication Date
JPH0750808A true JPH0750808A (en) 1995-02-21

Family

ID=16618739

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5212209A Pending JPH0750808A (en) 1993-08-04 1993-08-04 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JPH0750808A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040008565A (en) * 2002-07-18 2004-01-31 삼성전자주식회사 Apparatus for compensation of quantization error, and method thereof
JP2008306378A (en) * 2007-06-06 2008-12-18 Sony Corp Data processing device and method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040008565A (en) * 2002-07-18 2004-01-31 삼성전자주식회사 Apparatus for compensation of quantization error, and method thereof
JP2008306378A (en) * 2007-06-06 2008-12-18 Sony Corp Data processing device and method

Similar Documents

Publication Publication Date Title
US4963992A (en) Apparatus for recording/reproducing digital video signals in both a standard mode and a long playing mode
JPH0677767A (en) Non-linear canceler
US5587807A (en) Apparatus for processing digital video data with error correction parity comprising error concealment means
JPS61271625A (en) Digital dubbing method
US5270876A (en) Apparatus for reproducing data recorded on a magnetic recording medium
JPH01102777A (en) Digital signal recording and reproducing device
JP2840747B2 (en) Digital signal reproduction device
EP0338812A2 (en) Magnetic tape recording/reproducing apparatus for digital video signals and associated digital sound signals, and corresponding recording/reproducing method
US5668746A (en) Reproduced waveform equalization circuit
JPH0750808A (en) Video signal processing circuit
JPH0675339B2 (en) Magnetic tape recording / playback device
JPH0319094Y2 (en)
JP3439680B2 (en) Digital modulation circuit
KR0121703Y1 (en) Audio record and reproduction apparatus with error block compensation circuit
JP3286025B2 (en) Digital signal detection circuit
JPS63113982A (en) Digital signal detecting circuit
JP2824731B2 (en) Signal reproduction method and signal recording / reproduction method
JP4249424B2 (en) Waveform equalizer and recorded information reproducing apparatus
JPH04372774A (en) Digital data reproducing method
JPS63113981A (en) Digital signal detecting circuit
JPS60111581A (en) Processor of still picture signal
JPH03296904A (en) Automatic gain control circuit
JPS60191476A (en) Reproducing circuit for digital signal
JP2001209902A (en) Reproducing device, reproducing method and signal processor
JPH04265577A (en) Digital signal interpolating circuit